altos/test: Adjust CRC error rate after FEC fix
[fw/altos] / src / stm32f4 / ao_arch.h
1 /*
2  * Copyright © 2018 Keith Packard <keithp@keithp.com>
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License as published by
6  * the Free Software Foundation, either version 2 of the License, or
7  * (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful, but
10  * WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
12  * General Public License for more details.
13  */
14
15 #ifndef _AO_ARCH_H_
16 #define _AO_ARCH_H_
17
18 #include <stdio.h>
19 #include <stm32f4.h>
20
21 #ifndef AO_STACK_SIZE
22 #define AO_STACK_SIZE   2048
23 #endif
24
25 #define AO_STACK_ALIGNMENT __attribute__ ((aligned(8)))
26
27 #define AO_PORT_TYPE    uint16_t
28
29 #define ao_arch_reboot() \
30         (stm_scb.aircr = ((STM_SCB_AIRCR_VECTKEY_KEY << STM_SCB_AIRCR_VECTKEY) | \
31                           (1 << STM_SCB_AIRCR_SYSRESETREQ)))
32
33 #define ao_arch_nop()           asm("nop")
34
35 #define AO_ROMCONFIG_SYMBOL __attribute__((section(".romconfig"))) const
36
37 #define ao_arch_naked_declare   __attribute__((naked))
38 #define ao_arch_naked_define
39
40 /*
41  * ao_timer.c
42  *
43  * We'll generally use the HSE clock through the PLL
44  */
45
46 #define AO_STM_NVIC_CLOCK_PRIORITY      0xf0    /* low priority for clock */
47
48 #if AO_HSE
49 #define AO_PLLSRC       AO_HSE
50 #endif
51
52 #if AO_HSI
53 #define AO_PLLSRC       STM_HSI_FREQ
54 #endif
55
56 #if AO_PLL_M
57 #define AO_PLLIN        (AO_PLLSRC / AO_PLL_M)
58 #endif
59
60 #if AO_PLL1_N
61
62 #define AO_PLL1_VCO     (AO_PLLIN * AO_PLL1_N)
63 #define AO_PLL1_CLK_P   (AO_PLL1_VCO / AO_PLL1_P)
64 #define AO_SYSCLK       (AO_PLL1_CLK_P)
65
66 # if AO_PLL1_Q
67 #define AO_PLL1_CLK_Q   (AO_PLL1_VCO / AO_PLL1_Q)
68 # endif
69
70 #else
71
72 #define AO_SYSCLK       AO_PLLSRC
73
74 #endif
75
76 #if AO_PLL2_N
77
78 #define AO_PLL2_VCO     (AO_PLLIN * AO_PLL2_N)
79
80 # if AO_PLL2_Q
81 #define AO_PLL2_CLK_Q   (AL_PLL2_VCO / AO_PLL2_Q)
82 # endif
83
84 # if AO_PLL2_R
85 #define AO_PLL2_CLK_R   (AL_PLL2_VCO / AO_PLL2_R)
86 # endif
87
88 #endif
89
90 #define AO_HCLK         (AO_SYSCLK / AO_AHB_PRESCALER)
91 #define AO_P1CLK        (AO_HCLK / AO_APB1_PRESCALER)
92 #if AO_ABP1_PRESCALER == 1
93 #define AO_P1_TIMER_CLK AO_P1CLK
94 #else
95 #define AO_P1_TIMER_CLK (AO_P1CLK * 2)
96 #endif
97 #define AO_P2CLK        (AO_HCLK / AO_APB2_PRESCALER)
98 #if AO_ABP2_PRESCALER == 1
99 #define AO_P2_TIMER_CLK AO_P2CLK
100 #else
101 #define AO_P2_TIMER_CLK (AO_P2CLK * 2)
102 #endif
103 #define AO_SYSTICK      (AO_HCLK)
104 #define AO_PANIC_DELAY_SCALE  (AO_SYSCLK / 12000000)
105
106 /* The stm32f413 implements only 4 bits of the priority fields? */
107
108 #if AO_NONMASK_INTERRUPT
109 #define AO_STM_NVIC_NONMASK_PRIORITY    0x00
110
111 /* Set the basepri register to this value to mask all
112  * non-maskable priorities
113  */
114 #define AO_STM_NVIC_BASEPRI_MASK        0x10
115 #endif
116
117 #define AO_STM_NVIC_HIGH_PRIORITY       0x40
118 #define AO_STM_NVIC_MED_PRIORITY        0x80
119 #define AO_STM_NVIC_LOW_PRIORITY        0xC0
120 #define AO_STM_NVIC_CLOCK_PRIORITY      0xf0
121
122 #define AO_GPIO_MODE_PULL_NONE  0
123 #define AO_GPIO_MODE_PULL_UP    4
124 #define AO_GPIO_MODE_PULL_DOWN  8
125
126 /* usart stuff */
127
128 #define AO_SERIAL_SPEED_4800    4800
129 #define AO_SERIAL_SPEED_9600    9600
130 #define AO_SERIAL_SPEED_19200   19200
131 #define AO_SERIAL_SPEED_57600   57600
132 #define AO_SERIAL_SPEED_115200  115200
133
134 #endif /* _AO_ARCH_H_ */