altos/test: Adjust CRC error rate after FEC fix
[fw/altos] / src / cortexelf-v1 / ao_pins.h
1 /*
2  * Copyright © 2012 Keith Packard <keithp@keithp.com>
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License as published by
6  * the Free Software Foundation; either version 2 of the License, or
7  * (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful, but
10  * WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
12  * General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License along
15  * with this program; if not, write to the Free Software Foundation, Inc.,
16  * 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA.
17  */
18
19 #ifndef _AO_PINS_H_
20 #define _AO_PINS_H_
21
22
23 /* 8MHz High speed external crystal */
24 #define AO_HSE                  8000000
25
26 /* PLLVCO = 96MHz (so that USB will work) */
27 #define AO_PLLMUL               12
28 #define AO_RCC_CFGR_PLLMUL      (STM_RCC_CFGR_PLLMUL_12)
29
30 /* SYSCLK = 24MHz */
31 #define AO_PLLDIV               4
32 #define AO_RCC_CFGR_PLLDIV      (STM_RCC_CFGR_PLLDIV_4)
33
34 /* HCLK = 24MHz (CPU clock) */
35 #define AO_AHB_PRESCALER        1
36 #define AO_RCC_CFGR_HPRE_DIV    STM_RCC_CFGR_HPRE_DIV_1
37
38 /* Run APB1 at HCLK/1 */
39 #define AO_APB1_PRESCALER       1
40 #define AO_RCC_CFGR_PPRE1_DIV   STM_RCC_CFGR_PPRE1_DIV_1
41
42 /* Run APB2 at HCLK/1 */
43 #define AO_APB2_PRESCALER       1
44 #define AO_RCC_CFGR_PPRE2_DIV   STM_RCC_CFGR_PPRE2_DIV_1
45
46 /* Allow for non-maskable interrupts at priority 0 */
47 #define AO_NONMASK_INTERRUPT    1
48
49 /* PS/2 keyboard connection */
50 #define AO_PS2_CLOCK_PORT       (&stm_gpiod)
51 #define AO_PS2_CLOCK_BIT        9
52 #define AO_PS2_DATA_PORT        (&stm_gpiod)
53 #define AO_PS2_DATA_BIT         8
54
55 #define HAS_SERIAL_1            1
56 #define USE_SERIAL_1_STDIN      1
57 #define SERIAL_1_PB6_PB7        1
58 #define SERIAL_1_PA9_PA10       0
59
60 #define HAS_SERIAL_2            1
61 #define USE_SERIAL_2_STDIN      1
62 #define SERIAL_2_PA2_PA3        0
63 #define SERIAL_2_PD5_PD6        1
64 #define USE_SERIAL_2_FLOW       0
65 #define USE_SERIAL_2_SW_FLOW    0
66
67 #define HAS_SERIAL_3            0
68 #define USE_SERIAL_3_STDIN      0
69 #define SERIAL_3_PB10_PB11      0
70 #define SERIAL_3_PC10_PC11      0
71 #define SERIAL_3_PD8_PD9        0
72
73 #define HAS_EEPROM              0
74 #define USE_INTERNAL_FLASH      0
75 #define USE_EEPROM_CONFIG       0
76 #define USE_STORAGE_CONFIG      0
77 #define HAS_USB                 1
78 #define HAS_BEEP                0
79 #define HAS_BATTERY_REPORT      0
80 #define HAS_RADIO               0
81 #define HAS_TELEMETRY           0
82 #define HAS_APRS                0
83 #define HAS_COMPANION           0
84
85 #define HAS_SPI_1               0
86 #define SPI_1_PA5_PA6_PA7       0
87 #define SPI_1_PB3_PB4_PB5       0
88 #define SPI_1_PE13_PE14_PE15    0
89 #define SPI_1_OSPEEDR           STM_OSPEEDR_10MHz
90
91 #define HAS_SPI_2               1
92 #define SPI_2_PB13_PB14_PB15    0
93 #define SPI_2_PD1_PD3_PD4       1       /* LED displays, microSD */
94 #define SPI_2_OSPEEDR           STM_OSPEEDR_40MHz
95
96 #define SPI_2_PORT              (&stm_gpiod)
97 //#define SPI_2_SCK_PIN         1
98 //#define SPI_2_MISO_PIN                3
99 //#define SPI_2_MOSI_PIN                4
100
101 #define HAS_I2C_1               0
102 #define I2C_1_PB8_PB9           0
103
104 #define HAS_I2C_2               0
105 #define I2C_2_PB10_PB11         0
106
107 #define PACKET_HAS_SLAVE        0
108 #define PACKET_HAS_MASTER       0
109
110 #define LOW_LEVEL_DEBUG         0
111
112 #define HAS_GPS                 0
113 #define HAS_FLIGHT              0
114 #define HAS_ADC                 0
115 #define HAS_ADC_TEMP            0
116 #define HAS_LOG                 0
117
118 #define NUM_CMDS                16
119
120 /* SD card */
121 #define AO_SDCARD_SPI_BUS       AO_SPI_2_PD1_PD3_PD4
122 #define AO_SDCARD_SPI_CS_PORT   (&stm_gpiod)
123 #define AO_SDCARD_SPI_CS_PIN    2
124 #define AO_SDCARD_SPI_PORT      (&stm_gpiod)
125 #define AO_SDCARD_SPI_SCK_PIN   1
126 #define AO_SDCARD_SPI_MISO_PIN  3
127 #define AO_SDCARD_SPI_MOSI_PIN  4
128
129 /* VGA */
130 #define STM_DMA1_3_STOLEN       1
131 /* Buttons */
132
133 #define AO_EVENT                1
134
135 #define AO_BUTTON_COUNT         4
136 #define AO_BUTTON_MODE          AO_EXTI_MODE_PULL_DOWN
137 #define AO_BUTTON_INVERTED      0
138
139 /* INPUT */
140 #define AO_BUTTON_0_PORT        (&stm_gpioc)
141 #define AO_BUTTON_0             8
142
143 /* MP */
144 #define AO_BUTTON_1_PORT        (&stm_gpioc)
145 #define AO_BUTTON_1             9
146
147 /* RUN */
148 #define AO_BUTTON_2_PORT        (&stm_gpioc)
149 #define AO_BUTTON_2             10
150
151 /* LOAD */
152 #define AO_BUTTON_3_PORT        (&stm_gpioc)
153 #define AO_BUTTON_3             11
154
155 /* AS1107 */
156 #define AO_AS1107_NUM_DIGITS    8
157
158 /* Set the hex digits up for decode, leave the extra leds alone */
159
160 #define AO_AS1107_DECODE        ((1 << 7) |     \
161                                  (1 << 6) |     \
162                                  (1 << 4) |     \
163                                  (1 << 3) |     \
164                                  (1 << 1) |     \
165                                  (1 << 0))
166
167 #define AO_AS1107_SPI_INDEX     AO_SPI_2_PD1_PD3_PD4
168 #define AO_AS1107_SPI_SPEED     AO_SPI_SPEED_8MHz
169 #define AO_AS1107_CS_PORT       (&stm_gpiod)
170 #define AO_AS1107_CS_PIN        0
171
172 /* Hex keypad */
173
174 #define AO_MATRIX_ROWS  4
175 #define AO_MATRIX_COLS  4
176
177 #define AO_MATRIX_KEYCODES {                    \
178                 { 0x0, 0x1, 0x2, 0x3 },         \
179                 { 0x4, 0x5, 0x6, 0x7 },         \
180                 { 0x8, 0x9, 0xa, 0xb },         \
181                 { 0xc, 0xd, 0xe, 0xf }          \
182         }
183
184 #include <ao_matrix.h>
185
186 #define AO_TIMER_HOOK   ao_matrix_poll()
187
188 #define AO_MATRIX_ROW_0_PORT    (&stm_gpioc)
189 #define AO_MATRIX_ROW_0_PIN     4
190
191 #define AO_MATRIX_ROW_1_PORT    (&stm_gpioc)
192 #define AO_MATRIX_ROW_1_PIN     1
193
194 #define AO_MATRIX_ROW_2_PORT    (&stm_gpioc)
195 #define AO_MATRIX_ROW_2_PIN     7
196
197 #define AO_MATRIX_ROW_3_PORT    (&stm_gpioc)
198 #define AO_MATRIX_ROW_3_PIN     0
199
200 #define AO_MATRIX_COL_0_PORT    (&stm_gpioc)
201 #define AO_MATRIX_COL_0_PIN     2
202
203 #define AO_MATRIX_COL_1_PORT    (&stm_gpioc)
204 #define AO_MATRIX_COL_1_PIN     3
205
206 #define AO_MATRIX_COL_2_PORT    (&stm_gpioc)
207 #define AO_MATRIX_COL_2_PIN     5
208
209 #define AO_MATRIX_COL_3_PORT    (&stm_gpioc)
210 #define AO_MATRIX_COL_3_PIN     6
211
212 /* 1802 connections */
213 #define MRD_PORT                (&stm_gpiob)
214 #define MRD_BIT                 15
215
216 #define MWR_PORT                (&stm_gpioa)
217 #define MWR_BIT                 3
218
219 #define TPB_PORT                (&stm_gpioa)
220 #define TPB_BIT                 7
221
222 #define TPA_PORT                (&stm_gpioa)
223 #define TPA_BIT                 6
224
225 #define MA_PORT                 (&stm_gpioe)
226 #define MA_SHIFT                0
227 #define MA_MASK                 0xff
228
229 #define BUS_PORT                (&stm_gpioe)
230 #define BUS_SHIFT               8
231 #define BUS_MASK                0xff
232
233 #define SC_PORT                 (&stm_gpiob)
234 #define SC_SHIFT                13
235 #define SC_MASK                 3
236
237 #define Q_PORT                  (&stm_gpiob)
238 #define Q_BIT                   12
239
240 #define N_PORT                  (&stm_gpiod)
241 #define N_SHIFT                 13
242 #define N_MASK                  7
243
244 #define EF_PORT                 (&stm_gpiob)
245 #define EF_SHIFT                8
246 #define EF_MASK                 0xf
247
248 #define DMA_IN_PORT             (&stm_gpioa)
249 #define DMA_IN_BIT              0
250
251 #define DMA_OUT_PORT            (&stm_gpioa)
252 #define DMA_OUT_BIT             9
253
254 #define INT_PORT                (&stm_gpioa)
255 #define INT_BIT                 2
256
257 #define CLEAR_PORT              (&stm_gpioa)
258 #define CLEAR_BIT               10
259
260 #define WAIT_PORT               (&stm_gpioa)
261 #define WAIT_BIT                4
262
263 #define MUX_PORT                (&stm_gpiob)
264 #define MUX_BIT                 1
265
266 #endif /* _AO_PINS_H_ */