Merge branch 'master' of ssh://git.gag.com/scm/git/fw/altos
[fw/altos] / src / stm-bringup / bringup.ld
1 /*
2  * Copyright © 2012 Keith Packard <keithp@keithp.com>
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License as published by
6  * the Free Software Foundation; either version 2 of the License, or
7  * (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful, but
10  * WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
12  * General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License along
15  * with this program; if not, write to the Free Software Foundation, Inc.,
16  * 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA.
17  */
18
19 MEMORY {
20         rom (rx) : ORIGIN = 0x08000000, LENGTH = 128K
21         ram (!w) : ORIGIN = 0x20000000, LENGTH = 16K
22 }
23
24 INCLUDE registers.ld
25
26 EXTERN (stm_interrupt_vector)
27
28 SECTIONS {
29         /*
30          * Rom contents
31          */
32
33         .text ORIGIN(rom) : {
34                 __text_start__ = .;
35                 *(.interrupt)   /* Interrupt vectors */
36
37                 *(.text*)       /* Executable code */
38                 *(.rodata*)     /* Constants */
39         } > rom
40
41         .ARM.exidx : {
42                 *(.ARM.exidx* .gnu.linkonce.armexidx.*)
43                 __text_end__ = .;
44         } > rom
45
46         . = ORIGIN(ram);
47         _start__ = .;
48
49         /* Data -- relocated to RAM, but written to ROM
50          */
51         .data : AT (ADDR(.ARM.exidx) + SIZEOF (.ARM.exidx)) {
52                 *(.data)        /* initialized data */
53                 _end__ = .;
54                 __bss_start__ = .;
55         } >ram
56
57         .bss : {
58                 *(.bss)
59                 *(COMMON)
60                 __bss_end__ = .;
61         } >ram
62
63         PROVIDE(__stack__ = ORIGIN(ram) + LENGTH(ram));
64         PROVIDE(end = .);
65
66 }
67
68 ENTRY(start);
69
70