]> git.gag.com Git - fw/altos/blob - src/telefiretwo-v0.2/ao_pins.h
altos: Fix up HAS_FLIGHT_DEBUG
[fw/altos] / src / telefiretwo-v0.2 / ao_pins.h
1 /*
2  * Copyright © 2010 Keith Packard <keithp@keithp.com>
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License as published by
6  * the Free Software Foundation; either version 2 of the License, or
7  * (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful, but
10  * WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
12  * General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License along
15  * with this program; if not, write to the Free Software Foundation, Inc.,
16  * 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA.
17  */
18
19 #ifndef _AO_PINS_H_
20 #define _AO_PINS_H_
21
22 #define HAS_RADIO               1
23 #define HAS_RADIO_RATE          1
24 #define HAS_TELEMETRY           0
25
26 #define HAS_FLIGHT              0
27 #define HAS_USB                 1
28 #define HAS_BEEP                1
29 #define BEEPER_CHANNEL          4
30 #define BEEPER_TIMER            3
31 #define HAS_GPS                 0
32 #define HAS_SERIAL_1            0
33 #define HAS_ADC                 1
34 #define HAS_DBG                 0
35 #define HAS_EEPROM              1
36 #define HAS_LOG                 0
37 #define HAS_PAD                 1
38 #define USE_INTERNAL_FLASH      1
39 #define IGNITE_ON_P0            0
40 #define PACKET_HAS_MASTER       0
41 #define PACKET_HAS_SLAVE        0
42 #define AO_DATA_RING            32
43 #define HAS_FIXED_PAD_BOX       1
44
45 /* 8MHz High speed external crystal */
46 #define AO_HSE                  8000000
47
48 /* PLLVCO = 96MHz (so that USB will work) */
49 #define AO_PLLMUL               12
50 #define AO_RCC_CFGR_PLLMUL      (STM_RCC_CFGR_PLLMUL_12)
51
52 #define AO_CC1200_FOSC          40000000
53
54 /* SYSCLK = 32MHz (no need to go faster than CPU) */
55 #define AO_PLLDIV               3
56 #define AO_RCC_CFGR_PLLDIV      (STM_RCC_CFGR_PLLDIV_3)
57
58 /* HCLK = 32MHz (CPU clock) */
59 #define AO_AHB_PRESCALER        1
60 #define AO_RCC_CFGR_HPRE_DIV    STM_RCC_CFGR_HPRE_DIV_1
61
62 /* Run APB1 at 16MHz (HCLK/2) */
63 #define AO_APB1_PRESCALER       2
64 #define AO_RCC_CFGR_PPRE1_DIV   STM_RCC_CFGR_PPRE2_DIV_2
65
66 /* Run APB2 at 16MHz (HCLK/2) */
67 #define AO_APB2_PRESCALER       2
68 #define AO_RCC_CFGR_PPRE2_DIV   STM_RCC_CFGR_PPRE2_DIV_2
69
70 #define HAS_EEPROM              1
71 #define USE_INTERNAL_FLASH      1
72 #define USE_EEPROM_CONFIG       1
73 #define USE_STORAGE_CONFIG      0
74 #define HAS_USB                 1
75 #define HAS_RADIO               1
76 #define HAS_RADIO_RATE          1
77 #define HAS_TELEMETRY           0
78 #define HAS_AES                 1
79
80 #define HAS_SPI_1               0
81 #define SPI_1_PA5_PA6_PA7       0
82 #define SPI_1_PB3_PB4_PB5       0
83 #define SPI_1_PE13_PE14_PE15    0
84
85 #define HAS_SPI_2               1       /* CC1200 */
86 #define SPI_2_PB13_PB14_PB15    1
87 #define SPI_2_PD1_PD3_PD4       0
88 #define SPI_2_GPIO              (&stm_gpiob)
89 #define SPI_2_SCK               13
90 #define SPI_2_MISO              14
91 #define SPI_2_MOSI              15
92 #define SPI_2_OSPEEDR           STM_OSPEEDR_10MHz
93
94 #define HAS_I2C_1               0
95
96 #define HAS_I2C_2               0
97
98 #define PACKET_HAS_SLAVE        0
99 #define PACKET_HAS_MASTER       0
100
101 #define FAST_TIMER_FREQ         10000   /* .1ms for debouncing */
102
103 /*
104  * Radio is a cc1200 connected via SPI
105  */
106
107 #define AO_RADIO_CAL_DEFAULT    5695733
108
109 #define AO_FEC_DEBUG            0
110 #define AO_CC1200_SPI_CS_PORT   (&stm_gpioa)
111 #define AO_CC1200_SPI_CS_PIN    7
112 #define AO_CC1200_SPI_BUS       AO_SPI_2_PB13_PB14_PB15
113 #define AO_CC1200_SPI           stm_spi2
114
115 #define AO_CC1200_INT_PORT              (&stm_gpiob)
116 #define AO_CC1200_INT_PIN               (11)
117
118 #define AO_CC1200_INT_GPIO      2
119 #define AO_CC1200_INT_GPIO_IOCFG        CC1200_IOCFG2
120
121 #define LED_PORT_0              (&stm_gpioa)
122 #define LED_PORT_1              (&stm_gpiob)
123
124 #define LED_PORT_0_ENABLE       STM_RCC_AHBENR_GPIOAEN
125 #define LED_PORT_1_ENABLE       STM_RCC_AHBENR_GPIOBEN
126
127 /* Port A, pins 4-6 */
128 #define LED_PORT_0_SHIFT        4
129 #define LED_PORT_0_MASK         0x7
130 #define LED_PIN_GREEN           0
131 #define LED_PIN_AMBER           1
132 #define LED_PIN_RED             2
133 #define AO_LED_RED              (1 << LED_PIN_RED)
134 #define AO_LED_AMBER            (1 << LED_PIN_AMBER)
135 #define AO_LED_GREEN            (1 << LED_PIN_GREEN)
136
137 /* Port B, pins 4-5 */
138 #define LED_PORT_1_SHIFT        0
139 #define LED_PORT_1_MASK         (0x3 << 4)
140 #define LED_PIN_CONT_0          4
141 #define LED_PIN_ARMED           5
142
143 #define AO_LED_ARMED            (1 << LED_PIN_ARMED)
144 #define AO_LED_CONTINUITY(c)    (1 << (4 - (c)))
145 #define AO_LED_CONTINUITY_MASK  (0x1 << 4)
146
147 #define LEDS_AVAILABLE          (LED_PORT_0_MASK|LED_PORT_1_MASK)
148
149 /* Alarm A */
150 #define AO_SIREN
151 #define AO_SIREN_PORT           (&stm_gpiob)
152 #define AO_SIREN_PIN            8
153
154 /* Alarm B */
155 #define AO_STROBE
156 #define AO_STROBE_PORT          (&stm_gpiob)
157 #define AO_STROBE_PIN           9
158
159 #define SPI_CONST       0x00
160
161 #define AO_PAD_NUM              1
162 #define AO_PAD_PORT             (&stm_gpioa)
163
164 #define AO_PAD_PIN_0            1
165 #define AO_PAD_ADC_0            0
166
167 #define AO_PAD_ALL_PINS         ((1 << AO_PAD_PIN_0))
168 #define AO_PAD_ALL_CHANNELS     ((1 << 0))
169
170 /* test these values with real igniters */
171 #define AO_PAD_RELAY_CLOSED     3524
172 #define AO_PAD_NO_IGNITER       16904
173 #define AO_PAD_GOOD_IGNITER     22514
174
175 #define AO_PAD_ADC_PYRO         2
176 #define AO_PAD_ADC_BATT         8
177
178 #define AO_ADC_FIRST_PIN        0
179
180 #define AO_NUM_ADC              3
181
182 #define AO_ADC_SQ1              AO_PAD_ADC_0
183 #define AO_ADC_SQ2              AO_PAD_ADC_PYRO
184 #define AO_ADC_SQ3              AO_PAD_ADC_BATT
185
186 #define AO_PYRO_R_PYRO_SENSE    200
187 #define AO_PYRO_R_SENSE_GND     22
188
189 #define AO_FIRE_R_POWER_FET     0
190 #define AO_FIRE_R_FET_SENSE     200
191 #define AO_FIRE_R_SENSE_GND     22
192
193 #define HAS_ADC_TEMP            0
194
195 struct ao_adc {
196         int16_t         sense[AO_PAD_NUM];
197         int16_t         pyro;
198         int16_t         batt;
199 };
200
201 #define AO_ADC_DUMP(p)                                                  \
202         printf ("tick: %5u 0: %5d pyro: %5d batt %5d\n", \
203                 (p)->tick,                                              \
204                 (p)->adc.sense[0],                                      \
205                 (p)->adc.pyro,                                          \
206                 (p)->adc.batt)
207
208 #define AO_ADC_PINS     ((1 << AO_PAD_ADC_0) | \
209                          (1 << AO_PAD_ADC_PYRO) | \
210                          (1 << AO_PAD_ADC_BATT))
211
212 #endif /* _AO_PINS_H_ */