altos/test: Adjust CRC error rate after FEC fix
[fw/altos] / src / telefiretwo-v0.2 / ao_pins.h
1 /*
2  * Copyright © 2010 Keith Packard <keithp@keithp.com>
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License as published by
6  * the Free Software Foundation; either version 2 of the License, or
7  * (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful, but
10  * WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
12  * General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License along
15  * with this program; if not, write to the Free Software Foundation, Inc.,
16  * 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA.
17  */
18
19 #ifndef _AO_PINS_H_
20 #define _AO_PINS_H_
21
22 #define HAS_RADIO               1
23 #define HAS_RADIO_RATE          1
24 #define HAS_TELEMETRY           0
25
26 #define HAS_FLIGHT              0
27 #define HAS_USB                 1
28 #define HAS_BEEP                1
29 #define BEEPER_PORT             (&stm_gpiob)
30 #define BEEPER_PIN              1
31 #define BEEPER_TIMER            3
32 #define BEEPER_CHANNEL          4
33 #define HAS_GPS                 0
34 #define HAS_SERIAL_1            0
35 #define HAS_ADC                 1
36 #define HAS_DBG                 0
37 #define HAS_EEPROM              1
38 #define HAS_LOG                 0
39 #define HAS_PAD                 1
40 #define USE_INTERNAL_FLASH      1
41 #define IGNITE_ON_P0            0
42 #define PACKET_HAS_MASTER       0
43 #define PACKET_HAS_SLAVE        0
44 #define AO_DATA_RING            32
45 #define HAS_FIXED_PAD_BOX       1
46
47 /* 8MHz High speed external crystal */
48 #define AO_HSE                  8000000
49
50 /* PLLVCO = 96MHz (so that USB will work) */
51 #define AO_PLLMUL               12
52 #define AO_RCC_CFGR_PLLMUL      (STM_RCC_CFGR_PLLMUL_12)
53
54 #define AO_CC1200_FOSC          40000000
55
56 /* SYSCLK = 32MHz (no need to go faster than CPU) */
57 #define AO_PLLDIV               3
58 #define AO_RCC_CFGR_PLLDIV      (STM_RCC_CFGR_PLLDIV_3)
59
60 /* HCLK = 32MHz (CPU clock) */
61 #define AO_AHB_PRESCALER        1
62 #define AO_RCC_CFGR_HPRE_DIV    STM_RCC_CFGR_HPRE_DIV_1
63
64 /* Run APB1 at 16MHz (HCLK/2) */
65 #define AO_APB1_PRESCALER       2
66 #define AO_RCC_CFGR_PPRE1_DIV   STM_RCC_CFGR_PPRE2_DIV_2
67
68 /* Run APB2 at 16MHz (HCLK/2) */
69 #define AO_APB2_PRESCALER       2
70 #define AO_RCC_CFGR_PPRE2_DIV   STM_RCC_CFGR_PPRE2_DIV_2
71
72 #define HAS_EEPROM              1
73 #define USE_INTERNAL_FLASH      1
74 #define USE_EEPROM_CONFIG       1
75 #define USE_STORAGE_CONFIG      0
76 #define HAS_USB                 1
77 #define HAS_RADIO               1
78 #define HAS_RADIO_RATE          1
79 #define HAS_TELEMETRY           0
80 #define HAS_AES                 1
81
82 #define HAS_SPI_1               0
83 #define SPI_1_PA5_PA6_PA7       0
84 #define SPI_1_PB3_PB4_PB5       0
85 #define SPI_1_PE13_PE14_PE15    0
86
87 #define HAS_SPI_2               1       /* CC1200 */
88 #define SPI_2_PB13_PB14_PB15    1
89 #define SPI_2_PD1_PD3_PD4       0
90 #define SPI_2_GPIO              (&stm_gpiob)
91 #define SPI_2_SCK               13
92 #define SPI_2_MISO              14
93 #define SPI_2_MOSI              15
94 #define SPI_2_OSPEEDR           STM_OSPEEDR_10MHz
95
96 #define HAS_I2C_1               0
97
98 #define HAS_I2C_2               0
99
100 #define PACKET_HAS_SLAVE        0
101 #define PACKET_HAS_MASTER       0
102
103 #define FAST_TIMER_FREQ         10000   /* .1ms for debouncing */
104
105 /*
106  * Radio is a cc1200 connected via SPI
107  */
108
109 #define AO_RADIO_CAL_DEFAULT    5695733
110
111 #define AO_FEC_DEBUG            0
112 #define AO_CC1200_SPI_CS_PORT   (&stm_gpioa)
113 #define AO_CC1200_SPI_CS_PIN    7
114 #define AO_CC1200_SPI_BUS       AO_SPI_2_PB13_PB14_PB15
115 #define AO_CC1200_SPI           stm_spi2
116
117 #define AO_CC1200_INT_PORT              (&stm_gpiob)
118 #define AO_CC1200_INT_PIN               (11)
119
120 #define AO_CC1200_INT_GPIO      2
121 #define AO_CC1200_INT_GPIO_IOCFG        CC1200_IOCFG2
122
123 #define HAS_LED                 1
124
125 /* Port A, pins 4-6 */
126 #define LED_0_PORT              (&stm_gpioa)
127 #define LED_0_PIN               4
128 #define LED_1_PORT              (&stm_gpioa)
129 #define LED_1_PIN               5
130 #define LED_2_PORT              (&stm_gpioa)
131 #define LED_2_PIN               6
132
133 #define AO_LED_GREEN            AO_LED_0
134 #define AO_LED_AMBER            AO_LED_1
135 #define AO_LED_RED              AO_LED_2
136
137 /* Port B, pins 4-5 */
138 #define LED_3_PORT              (&stm_gpiob)
139 #define LED_3_PIN               4
140 #define LED_4_PORT              (&stm_gpiob)
141 #define LED_4_PIN               5
142 #define LED_PORT_1_SHIFT        0
143 #define LED_PORT_1_MASK         (0x3 << 4)
144 #define LED_PIN_CONT_0          4
145 #define LED_PIN_ARMED           5
146
147 #define AO_LED_ARMED            AO_LED_3
148 #define AO_LED_CONTINUITY(c)    AO_LED_4
149 #define AO_LED_CONTINUITY_MASK  AO_LED_4
150
151 /* Alarm A */
152 #define AO_SIREN
153 #define AO_SIREN_PORT           (&stm_gpiob)
154 #define AO_SIREN_PIN            8
155
156 /* Alarm B */
157 #define AO_STROBE
158 #define AO_STROBE_PORT          (&stm_gpiob)
159 #define AO_STROBE_PIN           9
160
161 #define SPI_CONST       0x00
162
163 #define AO_PAD_NUM              1
164 #define AO_PAD_PORT             (&stm_gpioa)
165
166 #define AO_PAD_PIN_0            1
167 #define AO_PAD_ADC_0            0
168
169 #define AO_PAD_ALL_PINS         ((1 << AO_PAD_PIN_0))
170 #define AO_PAD_ALL_CHANNELS     ((1 << 0))
171
172 /* test these values with real igniters */
173 #define AO_PAD_RELAY_CLOSED     3524
174 #define AO_PAD_NO_IGNITER       16904
175 #define AO_PAD_GOOD_IGNITER     22514
176
177 #define AO_PAD_ADC_PYRO         2
178 #define AO_PAD_ADC_BATT         8
179
180 #define AO_ADC_FIRST_PIN        0
181
182 #define AO_NUM_ADC              3
183
184 #define AO_ADC_SQ1              AO_PAD_ADC_0
185 #define AO_ADC_SQ2              AO_PAD_ADC_PYRO
186 #define AO_ADC_SQ3              AO_PAD_ADC_BATT
187
188 #define AO_PAD_R_V_BATT_BATT_SENSE      200
189 #define AO_PAD_R_BATT_SENSE_GND         22
190 #define AO_PAD_R_V_PYRO_PYRO_SENSE      200
191 #define AO_PAD_R_PYRO_SENSE_GND         22
192
193 #define AO_PAD_R_IGNITER_IGNITER_SENSE  200
194 #define AO_PAD_R_IGNITER_SENSE_GND      22
195
196 #define AO_FIRE_R_POWER_FET     0
197 #define AO_FIRE_R_FET_SENSE     200
198 #define AO_FIRE_R_SENSE_GND     22
199
200 #define HAS_ADC_TEMP            0
201
202 #define AO_ADC_REFERENCE_DV     33
203
204 struct ao_adc {
205         int16_t         sense[AO_PAD_NUM];
206         int16_t         pyro;
207         int16_t         batt;
208 };
209
210 #define AO_ADC_DUMP(p)                                                  \
211         printf ("tick: %5lu 0: %5d pyro: %5d batt %5d\n", \
212                 (p)->tick,                                              \
213                 (p)->adc.sense[0],                                      \
214                 (p)->adc.pyro,                                          \
215                 (p)->adc.batt)
216
217 #define AO_ADC_PINS     ((1 << AO_PAD_ADC_0) | \
218                          (1 << AO_PAD_ADC_PYRO) | \
219                          (1 << AO_PAD_ADC_BATT))
220
221 #endif /* _AO_PINS_H_ */