added mounting holes, cleaned up back-side silk (product name, etc)
[hw/telenano] / telenano.pcb
index d7a7080d7f5678033547435ef9393e6d5dad983b..e6d64d2e46bcb3800f107ae388e0ccf30d178365 100644 (file)
@@ -1,5 +1,5 @@
 # release: pcb 20091103
-# date:    Wed Nov  3 12:31:26 2010
+# date:    Wed Nov  3 13:03:57 2010
 # user:    bdale (Bdale Garbee,KB0G)
 # host:    rover
 
@@ -798,12 +798,12 @@ Symbol('~' 12)
        SymbolLine(20 35 25 30 8)
 )
 Via[96000 35000 3600 0 4200 2000 "" "thermal(0X,1X)"]
-Via[96000 15000 3600 2000 4200 2000 "" "thermal(0X,1X)"]
+Via[96000 15000 3600 2000 4200 2000 "" "thermal(0X,1S)"]
 Via[31600 1600 2800 2000 0 1500 "" "thermal(1t)"]
 Via[59400 40100 3600 2000 0 2000 "" "thermal(1X)"]
 Via[9400 43500 3600 2000 0 2000 "" "thermal(1X)"]
-Via[75900 11600 3600 2000 0 2000 "" "thermal(1X)"]
-Via[78200 35100 3600 2000 0 2000 "" "thermal(1X)"]
+Via[72800 11600 2800 2000 0 1500 "" "thermal(1X)"]
+Via[64800 2000 2800 2000 0 1500 "" "thermal(1X)"]
 Via[77800 47600 3600 2000 0 2000 "" "thermal(1X)"]
 Via[24900 43200 2800 2000 0 1500 "" ""]
 Via[30600 26100 2800 2000 0 1500 "" ""]
@@ -819,10 +819,6 @@ Via[60100 11200 2800 2000 0 1500 "" "thermal(1X)"]
 Via[26100 4400 2800 2000 0 1500 "" ""]
 Via[13700 36400 2800 2000 0 1500 "" ""]
 Via[6500 26600 2800 2000 0 1500 "" ""]
-Via[68200 11600 2800 2000 0 1500 "" "thermal(1X)"]
-Via[64800 2000 2800 2000 0 1500 "" "thermal(1X)"]
-Via[96000 2500 3600 0 4200 2000 "" "thermal(0X,1X)"]
-Via[96000 47500 3600 2000 4200 2000 "" ""]
 
 Element["" "0402" "C9" "0.1uF" 66207 16326 -3068 -8116 0 100 ""]
 (
@@ -1215,6 +1211,20 @@ Element["onsolder" "MOT1317" "U6" "MP3H6115A" 44980 25056 13011 2761 3 100 "auto
        ElementLine [-14566 -14567 -14566 14566 1000]
        ElementArc [-12499 -16693 500 500 0 360 1000]
 
+       )
+
+Element["" "hole-M2.5" "H1" "unknown" 90000 10000 -2352 -3100 0 100 ""]
+(
+       Pin[0 0 11000 2000 11000 9800 "pin1" "1" "usetherm,thermal(1S)"]
+       ElementArc [0 0 8000 8000 0 360 1000]
+
+       )
+
+Element["" "hole-M2.5" "H2" "unknown" 90000 40000 -4900 -1000 0 100 ""]
+(
+       Pin[0 0 11000 2000 11000 9800 "pin1" "1" "usetherm,thermal(1S)"]
+       ElementArc [0 0 8000 8000 0 360 1000]
+
        )
 Layer(1 "top")
 (
@@ -1243,7 +1253,7 @@ Layer(1 "top")
        Line[4000 47300 2700 47300 1000 2000 "clearline"]
        Line[9400 43500 17462 43500 2500 2000 "clearline"]
        Line[35386 1600 35800 2014 1000 2000 "clearline"]
-       Line[78200 35100 81100 35100 1000 2000 "clearline"]
+       Line[58000 2000 64800 2000 1000 2000 "clearline"]
        Line[2700 47300 1500 46100 1000 2000 "clearline"]
        Line[77374 17874 77400 17848 1000 2000 "clearline"]
        Line[77374 20807 77374 17874 1000 2000 "clearline"]
@@ -1252,8 +1262,8 @@ Layer(1 "top")
        Line[71034 27800 70748 27514 1000 2000 ""]
        Line[74100 27800 71034 27800 1000 2000 ""]
        Line[70748 27514 70748 24438 1000 2000 ""]
-       Line[78200 33286 77000 32086 1000 2000 "clearline"]
-       Line[78200 35100 78200 33286 1000 2000 "clearline"]
+       Line[61014 5148 61014 8286 1000 2000 "clearline"]
+       Line[61014 8286 61000 8300 1000 2000 "clearline"]
        Line[69300 19700 69300 18181 1000 2000 "clearline"]
        Line[31600 1600 35386 1600 1000 2000 "clearline"]
        Line[5600 43400 9300 43400 2500 2000 "clearline"]
@@ -1411,17 +1421,20 @@ Layer(1 "top")
        Line[6500 26600 6500 13100 2500 2000 "clearline"]
        Line[6500 13100 15200 4400 2500 2000 "clearline"]
        Line[15200 4400 26100 4400 2500 2000 "clearline"]
-       Line[66600 14752 66600 13200 1000 2000 "clearline"]
-       Line[66600 13200 68200 11600 1000 2000 "clearline"]
-       Line[69607 14726 69607 13007 1000 2000 "clearline"]
-       Line[69607 13007 68200 11600 1000 2000 "clearline"]
+       Line[77414 32500 77000 32086 1000 2000 "clearline"]
+       Line[80200 32500 77414 32500 1000 2000 "clearline"]
+       Line[90000 40000 87700 40000 1000 2000 "clearline"]
+       Line[87700 40000 80200 32500 1000 2000 "clearline"]
        Line[74200 14700 74200 13300 1000 2000 "clearline"]
        Line[74200 13300 75900 11600 1000 2000 "clearline"]
        Line[77400 14700 77400 13100 1000 2000 "clearline"]
        Line[77400 13100 75900 11600 1000 2000 "clearline"]
-       Line[61014 5148 61014 8286 1000 2000 "clearline"]
-       Line[61014 8286 61000 8300 1000 2000 "clearline"]
-       Line[58000 2000 64800 2000 1000 2000 "clearline"]
+       Line[69607 14726 69226 14726 1000 2000 "clearline"]
+       Line[81000 11600 67800 11700 2500 2000 "clearline"]
+       Line[66600 14752 66600 12700 1000 2000 "clearline"]
+       Line[66600 12700 67600 11700 1000 2000 "clearline"]
+       Line[70393 14726 70393 14007 1000 2000 "clearline"]
+       Line[70393 14007 72800 11600 1000 2000 "clearline"]
        Polygon("")
        (
                [99100 49500] [80100 49500] [80100 32000] [99100 32000] 
@@ -1469,10 +1482,9 @@ Layer(2 "bottom")
 )
 Layer(3 "silk")
 (
-       Text[72466 49000 3 100 "License TAPR OHL" "auto"]
-       Text[92693 46768 3 100 "TeleNano v0.1" "auto"]
-       Text[86536 44393 3 100 "Copyright 2010" "auto"]
-       Text[79227 46529 3 100 "by Bdale Garbee" "auto"]
+       Text[77215 35422 3 100 "(c) 2010" "auto"]
+       Text[84093 42768 3 100 "TeleNano v0.1" "auto"]
+       Text[71400 43400 3 100 "Bdale Garbee" "auto"]
 )
 Layer(4 "silk")
 (
@@ -1534,6 +1546,8 @@ NetList()
                Connect("C37-1")
                Connect("D2-3")
                Connect("D2-4")
+               Connect("H1-1")
+               Connect("H2-1")
                Connect("J6-1")
                Connect("J8-2")
                Connect("R4-1")