re-arrange pins to route both e-match sense lines to ADC inputs
authorBdale Garbee <bdale@gag.com>
Thu, 4 Dec 2008 21:05:16 +0000 (14:05 -0700)
committerBdale Garbee <bdale@gag.com>
Thu, 4 Dec 2008 21:05:16 +0000 (14:05 -0700)
beacon.sch

index 873eb31322101dd6f41c46c7db04719579e5480a..2db20b945f66709c91a0fbf81c32b1c14fd17df0 100644 (file)
@@ -602,38 +602,38 @@ N 58400 52000 58400 63900 4
 N 58000 51600 58000 64300 4
 N 62500 63600 70200 63600 4
 N 70200 63600 70200 65900 4
-C 50500 54800 1 0 0 MP3H6115A.sym
+C 47700 62300 1 0 0 MP3H6115A.sym
 {
-T 51095 55695 5 10 1 1 0 0 1
+T 48295 63195 5 10 1 1 0 0 1
 device=MP3H6115A
-T 50895 55995 5 10 1 1 0 0 1
+T 48095 63495 5 10 1 1 0 0 1
 refdes=U6
-T 50495 54795 5 10 0 1 0 0 1
+T 47695 62295 5 10 0 1 0 0 1
 footprint=MOT1317
-T 50500 54800 5 10 0 1 0 0 1
+T 47700 62300 5 10 0 1 0 0 1
 digikey=MP3H6115A6U-ND
 }
-C 50100 55800 1 0 0 3.3V-plus-1.sym
-N 50300 55800 50300 55400 4
-N 50300 55400 50500 55400 4
-C 51400 54200 1 0 0 gnd-1.sym
-C 50500 54500 1 90 0 capacitor.sym
+C 47300 63300 1 0 0 3.3V-plus-1.sym
+N 47500 63300 47500 62900 4
+N 47500 62900 47700 62900 4
+C 48600 61700 1 0 0 gnd-1.sym
+C 47700 62000 1 90 0 capacitor.sym
 {
-T 49800 54700 5 10 0 0 90 0 1
+T 47000 62200 5 10 0 0 90 0 1
 device=CAPACITOR
-T 50600 55200 5 10 1 1 180 0 1
+T 47800 62700 5 10 1 1 180 0 1
 refdes=C19
-T 49600 54700 5 10 0 0 90 0 1
+T 46800 62200 5 10 0 0 90 0 1
 symversion=0.1
-T 50400 54700 5 10 1 1 0 0 1
+T 47600 62200 5 10 1 1 0 0 1
 value=0.1uF
-T 50500 54500 5 10 0 1 0 0 1
+T 47700 62000 5 10 0 1 0 0 1
 digikey=399-3027-1-ND
-T 50500 54500 5 10 0 0 0 0 1
+T 47700 62000 5 10 0 0 0 0 1
 footprint=0402
 }
-N 50300 54500 51500 54500 4
-N 51500 54500 51500 54800 4
+N 47500 62000 48700 62000 4
+N 48700 62000 48700 62300 4
 C 47200 51500 1 270 1 FDN335N.sym
 {
 T 47100 51200 5 10 0 0 90 2 1
@@ -708,27 +708,27 @@ N 47200 50700 45200 50700 4
 T 45200 50800 5 10 1 1 0 0 1
 netname=main
 }
-C 53100 54500 1 90 0 capacitor.sym
+C 50300 62000 1 90 0 capacitor.sym
 {
-T 52400 54700 5 10 0 0 90 0 1
+T 49600 62200 5 10 0 0 90 0 1
 device=CAPACITOR
-T 52900 55200 5 10 1 1 180 0 1
+T 50100 62700 5 10 1 1 180 0 1
 refdes=C20
-T 52200 54700 5 10 0 0 90 0 1
+T 49400 62200 5 10 0 0 90 0 1
 symversion=0.1
-T 52400 54700 5 10 1 1 0 0 1
+T 49600 62200 5 10 1 1 0 0 1
 value=47pF
-T 53100 54500 5 10 0 1 0 0 1
+T 50300 62000 5 10 0 1 0 0 1
 digikey=311-1158-1-ND
-T 53100 54500 5 10 0 0 0 0 1
+T 50300 62000 5 10 0 0 0 0 1
 footprint=0402
 }
-N 54100 55400 52700 55400 4
+N 51300 62900 49900 62900 4
 {
-T 53700 55500 5 10 1 1 0 0 1
+T 50900 63000 5 10 1 1 0 0 1
 netname=pres
 }
-C 52800 54200 1 0 0 gnd-1.sym
+C 50000 61700 1 0 0 gnd-1.sym
 C 49200 52200 1 0 0 conn-2.sym
 {
 T 48800 52800 5 10 0 1 0 0 1
@@ -751,24 +751,24 @@ value=1984617
 T 49200 50800 5 10 0 1 0 0 1
 digikey=277-1721-ND
 }
-C 50800 57000 1 0 0 MCP9700.sym
+C 47600 55800 1 0 0 MCP9700.sym
 {
-T 50995 57995 5 10 1 1 0 0 1
+T 47795 56795 5 10 1 1 0 0 1
 refdes=U5
-T 51495 57995 5 10 1 1 0 0 1
+T 48295 56795 5 10 1 1 0 0 1
 device=MCP9700
-T 50795 56995 5 10 0 1 0 0 1
+T 47595 55795 5 10 0 1 0 0 1
 footprint=TO92
-T 50800 57000 5 10 0 0 0 0 1
+T 47600 55800 5 10 0 0 0 0 1
 digikey=MCP9700A-E/TO-ND
 }
-C 50300 57900 1 0 0 3.3V-plus-1.sym
-N 50500 57900 50500 57700 4
-N 50500 57700 50800 57700 4
-C 51600 56700 1 0 0 gnd-1.sym
-N 52600 57700 54100 57700 4
+C 47100 56700 1 0 0 3.3V-plus-1.sym
+N 47300 56700 47300 56500 4
+N 47300 56500 47600 56500 4
+C 48400 55500 1 0 0 gnd-1.sym
+N 49400 56500 50900 56500 4
 {
-T 53600 57800 5 10 1 1 0 0 1
+T 50400 56600 5 10 1 1 0 0 1
 netname=temp
 }
 C 49000 51700 1 0 0 resistor.sym
@@ -825,43 +825,43 @@ N 66200 64700 66200 64300 4
 T 66100 66700 9 10 1 0 0 0 2
 Power
 Switch
-C 47800 57700 1 90 0 resistor-1.sym
+C 48800 59100 1 90 0 resistor-1.sym
 {
-T 47400 58000 5 10 0 0 90 0 1
+T 48400 59400 5 10 0 0 90 0 1
 device=RESISTOR
-T 48200 58400 5 10 1 1 180 0 1
+T 49200 59800 5 10 1 1 180 0 1
 refdes=R12
-T 47900 57900 5 10 1 1 0 0 1
+T 48900 59300 5 10 1 1 0 0 1
 value=5k
-T 47800 57700 5 10 0 0 0 0 1
+T 48800 59100 5 10 0 0 0 0 1
 footprint=0402
 }
-C 47800 56600 1 90 0 resistor-1.sym
+C 48800 58000 1 90 0 resistor-1.sym
 {
-T 47400 56900 5 10 0 0 90 0 1
+T 48400 58300 5 10 0 0 90 0 1
 device=RESISTOR
-T 48200 57300 5 10 1 1 180 0 1
+T 49200 58700 5 10 1 1 180 0 1
 refdes=R13
-T 47900 56800 5 10 1 1 0 0 1
+T 48900 58200 5 10 1 1 0 0 1
 value=10K
-T 47800 56600 5 10 0 0 0 0 1
+T 48800 58000 5 10 0 0 0 0 1
 digikey=RMCF1/16S10K1%RCT-ND
-T 47800 56600 5 10 0 0 0 0 1
+T 48800 58000 5 10 0 0 0 0 1
 footprint=0402
 }
-N 47700 57700 47700 57500 4
-N 47700 57600 49000 57600 4
+N 48700 59100 48700 58900 4
+N 48700 59000 50000 59000 4
 {
-T 48500 57700 5 10 1 1 0 0 1
+T 49500 59100 5 10 1 1 0 0 1
 netname=v_batt
 }
-N 47700 58600 46800 58600 4
+N 48700 60000 47800 60000 4
 {
-T 46800 58700 5 10 1 1 0 0 1
+T 47800 60100 5 10 1 1 0 0 1
 netname=v_lipo
 }
-C 47600 56300 1 0 0 gnd-1.sym
-T 46600 59000 9 10 1 0 0 0 2
+C 48600 57700 1 0 0 gnd-1.sym
+T 47600 60400 9 10 1 0 0 0 2
 Make it possible to sample 
 LiPo battery voltage with ADC
 N 62900 54800 61600 54800 4
@@ -882,7 +882,7 @@ netname=accel_x
 N 62900 53200 61600 53200 4
 {
 T 61600 53300 5 10 1 1 0 0 1
-netname=accel_st
+netname=sense_d
 }
 N 62900 54000 61600 54000 4
 {
@@ -964,7 +964,7 @@ netname=c0
 N 61600 57600 62900 57600 4
 {
 T 61600 57700 5 10 1 1 0 0 1
-netname=sense_d
+netname=accel_st
 }
 C 54700 44800 1 0 0 gnd-1.sym
 N 55000 45900 53900 45900 4
@@ -1122,15 +1122,15 @@ T 60600 49500 5 10 1 1 0 0 1
 netname=reset_n
 }
 N 62800 50500 62800 50800 4
-C 48200 45100 1 0 0 25LC1024.sym
+C 47800 44900 1 0 0 25LC1024.sym
 {
-T 49255 46700 5 10 1 1 0 0 1
+T 48855 46500 5 10 1 1 0 0 1
 device=25LC1024
-T 48195 45095 5 10 0 1 0 0 1
+T 47795 44895 5 10 0 1 0 0 1
 footprint=SOIJ-8
-T 48200 45100 5 10 0 0 0 0 1
+T 47800 44900 5 10 0 0 0 0 1
 digikey=25LC1024-I/SM-ND
-T 48500 48400 5 10 1 1 0 0 1
+T 48100 48200 5 10 1 1 0 0 1
 refdes=U10
 }
 C 55000 47000 1 0 0 conn-4.sym
@@ -1140,27 +1140,27 @@ refdes=J7
 T 55000 47000 5 10 0 0 0 0 1
 footprint=100mil4pin
 }
-N 48200 46300 47300 46300 4
+N 47800 46100 46900 46100 4
 {
-T 47300 46400 5 10 1 1 0 0 1
+T 46900 46200 5 10 1 1 0 0 1
 netname=mi0
 }
-N 48200 46700 47300 46700 4
+N 47800 46500 46900 46500 4
 {
-T 47300 46800 5 10 1 1 0 0 1
+T 46900 46600 5 10 1 1 0 0 1
 netname=mo0
 }
-N 48200 47100 47300 47100 4
+N 47800 46900 46900 46900 4
 {
-T 47300 47200 5 10 1 1 0 0 1
+T 46900 47000 5 10 1 1 0 0 1
 netname=c0
 }
-C 49200 48600 1 0 0 3.3V-plus-1.sym
-C 49300 44800 1 0 0 gnd-1.sym
-N 49400 48600 50600 48600 4
-N 50600 47500 50600 48600 4
-N 50600 45900 50600 45100 4
-N 50600 45100 49400 45100 4
+C 48800 48400 1 0 0 3.3V-plus-1.sym
+C 48900 44600 1 0 0 gnd-1.sym
+N 49000 48400 50200 48400 4
+N 50200 47300 50200 48400 4
+N 50200 45700 50200 44900 4
+N 50200 44900 49000 44900 4
 C 51000 64700 1 0 0 gnd-1.sym
 C 55500 64900 1 90 0 capacitor.sym
 {