more schematic work
authorBdale Garbee <bdale@gag.com>
Mon, 5 Dec 2022 16:27:09 +0000 (09:27 -0700)
committerBdale Garbee <bdale@gag.com>
Mon, 5 Dec 2022 16:27:09 +0000 (09:27 -0700)
quantimotor.sch

index 8a5354d06c111aaacb6af37983737cc4eb1ad83d..f1eb70a562d206ac2744a5dda256f1a81f3f8901 100644 (file)
@@ -20,19 +20,19 @@ T 13300 -8600 8 10 0 1 0 0 1
 vendor_part_number=MMA7260QT-ND
 T 13300 -8600 8 10 0 1 0 0 1
 vendor_part_number=MCP9700-E/TO-ND
-N 52300 65000 51100 65000 4
+N 52800 64300 51600 64300 4
 {
-T 52300 65100 5 10 1 1 0 6 1
+T 52800 64400 5 10 1 1 0 6 1
 netname=fire_1
 }
-N 43600 69800 42300 69800 4
+N 44100 69100 42800 69100 4
 {
-T 42300 69900 5 10 1 1 0 0 1
+T 42800 69200 5 10 1 1 0 0 1
 netname=alarm_b
 }
-N 43600 70200 42300 70200 4
+N 44100 69500 42800 69500 4
 {
-T 42300 70300 5 10 1 1 0 0 1
+T 42800 69600 5 10 1 1 0 0 1
 netname=alarm_a
 }
 T -30400 -57400 8 10 0 1 0 0 1
@@ -143,63 +143,63 @@ T 77100 40600 9 10 1 0 0 0 3
            Copyright 2022 by Bdale Garbee <bdale@gag.com>
 Licensed under the TAPR Open Hardware License, http://tapr.org/OHL
 
-C 41900 62500 1 0 1 conn-2.sym
+C 42400 61800 1 0 1 conn-2.sym
 {
-T 41595 63145 5 10 1 1 0 6 1
+T 42095 62445 5 10 1 1 0 6 1
 refdes=J8
-T 41900 62500 5 10 0 1 0 6 1
+T 42400 61800 5 10 0 1 0 6 1
 footprint=rpsma-th
-T 41100 62700 5 10 1 1 0 6 1
+T 41600 62000 5 10 1 1 0 6 1
 value=RP-SMA
 }
-C 47800 52700 1 0 0 microSD.sym
+C 79000 58700 1 0 0 microSD.sym
 {
-T 49095 54895 5 10 0 1 0 0 1
+T 80295 60895 5 10 0 1 0 0 1
 device=IC
-T 48095 56395 5 10 1 1 0 0 1
+T 79295 62395 5 10 1 1 0 0 1
 refdes=J6
-T 49095 56395 5 10 1 1 0 0 1
+T 80295 62395 5 10 1 1 0 0 1
 value=microSD
-T 48300 52500 5 10 0 1 0 0 1
+T 79500 58500 5 10 0 1 0 0 1
 footprint=microSD
 }
-N 46300 54500 44100 54500 4
+N 77500 60500 75300 60500 4
 {
-T 45600 54550 5 10 1 1 0 0 1
+T 76800 60550 5 10 1 1 0 0 1
 netname=sd_ck
 }
-N 44700 55300 47800 55300 4
+N 75900 61300 79000 61300 4
 {
-T 46300 55350 5 10 1 1 0 0 1
+T 77500 61350 5 10 1 1 0 0 1
 netname=sd_cmd
 }
-N 45900 56100 47800 56100 4
+N 77100 62100 79000 62100 4
 {
-T 46300 56150 5 10 1 1 0 0 1
+T 77500 62150 5 10 1 1 0 0 1
 netname=sd_d2
 }
-N 45300 55700 47800 55700 4
+N 76500 61700 79000 61700 4
 {
-T 46300 55750 5 10 1 1 0 0 1
+T 77500 61750 5 10 1 1 0 0 1
 netname=sd_d3
 }
-N 43500 53700 47800 53700 4
+N 74700 59700 79000 59700 4
 {
-T 46300 53750 5 10 1 1 0 0 1
+T 77500 59750 5 10 1 1 0 0 1
 netname=sd_d0
 }
-N 42900 53300 47800 53300 4
+N 74100 59300 79000 59300 4
 {
-T 46300 53350 5 10 1 1 0 0 1
+T 77500 59350 5 10 1 1 0 0 1
 netname=sd_d1
 }
-C 47600 52500 1 0 0 gnd.sym
-N 47800 54100 47700 54100 4
-N 47700 54100 47700 52800 4
-N 47800 52900 47700 52900 4
-C 47500 56300 1 0 0 3.3V-plus.sym
-N 47700 56300 47700 54900 4
-N 47700 54900 47800 54900 4
+C 78800 58500 1 0 0 gnd.sym
+N 79000 60100 78900 60100 4
+N 78900 60100 78900 58800 4
+N 79000 58900 78900 58900 4
+C 78700 62300 1 0 0 3.3V-plus.sym
+N 78900 62300 78900 60900 4
+N 78900 60900 79000 60900 4
 C 81800 45400 1 0 0 hole_plated.sym
 {
 T 81900 47200 5 10 0 1 0 0 1
@@ -250,57 +250,57 @@ refdes=H4
 }
 N 82400 44200 83000 44200 4
 N 82400 43500 83000 43500 4
-C 62500 62400 1 0 0 header40-2.sym
+C 63900 58500 1 0 0 header40-2.sym
 {
-T 62750 70900 5 10 0 1 0 0 1
+T 64150 67000 5 10 0 1 0 0 1
 device=CONNECTOR
-T 62500 62400 5 10 0 1 0 0 1
+T 63900 58500 5 10 0 1 0 0 1
 footprint=100mil20x2
-T 62500 62400 5 10 0 1 0 0 1
+T 63900 58500 5 10 0 1 0 0 1
 value=male
-T 63100 70500 5 10 1 1 0 0 1
+T 64500 66600 5 10 1 1 0 0 1
 refdes=J1
 }
-N 62500 69000 61200 69000 4
+N 63900 65100 62600 65100 4
 {
-T 61200 69050 5 10 1 1 0 0 1
+T 62600 65150 5 10 1 1 0 0 1
 netname=analog3
 }
-N 63900 69000 65200 69000 4
+N 65300 65100 66600 65100 4
 {
-T 65200 69050 5 10 1 1 0 6 1
+T 66600 65150 5 10 1 1 0 6 1
 netname=analog4
 }
-C 65500 63400 1 0 0 3.3V-plus.sym
-C 63900 62300 1 0 0 gnd.sym
-C 60500 63400 1 0 0 5V-plus.sym
-N 62500 63400 60700 63400 4
-C 62300 62300 1 0 0 gnd.sym
-N 62400 62600 62500 62600 4
-N 64000 62600 63900 62600 4
-N 62400 62600 62400 63000 4
-N 63900 63400 65700 63400 4
-N 62500 63000 62400 63000 4
-N 63900 63000 64000 63000 4
-N 64000 63000 64000 62600 4
-N 62500 70200 61200 70200 4
-{
-T 61200 70250 5 10 1 1 0 0 1
+C 66900 59500 1 0 0 3.3V-plus.sym
+C 65300 58400 1 0 0 gnd.sym
+C 61900 59500 1 0 0 5V-plus.sym
+N 63900 59500 62100 59500 4
+C 63700 58400 1 0 0 gnd.sym
+N 63800 58700 63900 58700 4
+N 65400 58700 65300 58700 4
+N 63800 58700 63800 59100 4
+N 65300 59500 67100 59500 4
+N 63900 59100 63800 59100 4
+N 65300 59100 65400 59100 4
+N 65400 59100 65400 58700 4
+N 63900 66300 62600 66300 4
+{
+T 62600 66350 5 10 1 1 0 0 1
 netname=v_pyro
 }
-N 62500 69800 61200 69800 4
+N 63900 65900 62600 65900 4
 {
-T 61200 69850 5 10 1 1 0 0 1
+T 62600 65950 5 10 1 1 0 0 1
 netname=v_pyro
 }
-N 65200 70200 63900 70200 4
+N 66600 66300 65300 66300 4
 {
-T 65200 70250 5 10 1 1 0 6 1
+T 66600 66350 5 10 1 1 0 6 1
 netname=v_pyro
 }
-N 65200 69800 63900 69800 4
+N 66600 65900 65300 65900 4
 {
-T 65200 69850 5 10 1 1 0 6 1
+T 66600 65950 5 10 1 1 0 6 1
 netname=v_pyro
 }
 T 81500 46200 9 10 1 0 0 0 2
@@ -364,23 +364,23 @@ value=150
 N 77000 44200 76400 44200 4
 N 76400 43400 76400 45100 4
 N 77000 43800 76400 43800 4
-N 41800 71800 43600 71800 4
+N 42300 71100 44100 71100 4
 {
-T 41800 71900 5 10 1 1 0 0 1
+T 42300 71200 5 10 1 1 0 0 1
 netname=led_continuity
 }
-N 52400 67800 51100 67800 4
+N 52900 67100 51600 67100 4
 {
-T 52400 67900 5 10 1 1 0 6 1
+T 52900 67200 5 10 1 1 0 6 1
 netname=led_armed
 }
-T 66400 65700 9 10 1 0 0 0 1
+T 68000 60900 9 10 1 0 0 0 1
 staticstrand assumes 22-25 are ADC inputs
-C 63900 69100 1 0 0 gnd.sym
-C 62300 69100 1 0 0 gnd.sym
-N 62400 69400 62500 69400 4
-N 64000 69400 63900 69400 4
-T 65400 68300 9 10 1 0 0 0 1
+C 65300 65200 1 0 0 gnd.sym
+C 63700 65200 1 0 0 gnd.sym
+N 63800 65500 63900 65500 4
+N 65400 65500 65300 65500 4
+T 67700 63300 9 10 1 0 0 0 1
 staticstrand assumes 10-16 even are gpio
 N 78300 45100 80500 45100 4
 {
@@ -410,652 +410,652 @@ T 78400 44800 5 10 1 1 0 6 1
 value=12.7
 }
 N 77000 45100 76400 45100 4
-C 44600 41300 1 0 0 lpc11u1x.sym
+C 44800 43000 1 0 0 lpc11u1x.sym
 {
-T 44595 41300 5 10 0 1 0 0 1
+T 44795 43000 5 10 0 1 0 0 1
 footprint=hvqfn33
-T 44600 41300 5 10 0 1 0 0 1
+T 44800 43000 5 10 0 1 0 0 1
 device=IC
-T 44995 51200 5 10 1 1 0 0 1
+T 45195 52900 5 10 1 1 0 0 1
 refdes=U7
-T 48700 51200 5 10 1 1 0 0 1
+T 48900 52900 5 10 1 1 0 0 1
 value=LPC11U12FHI33
 }
-C 41900 43900 1 0 1 USBmicroB.sym
+C 42100 45600 1 0 1 USBmicroB.sym
 {
-T 41545 44295 5 10 0 1 0 6 1
+T 41745 45995 5 10 0 1 0 6 1
 footprint=11071
-T 41900 43900 5 10 0 0 0 0 1
+T 42100 45600 5 10 0 0 0 0 1
 device=CONNECTOR
-T 41900 43900 5 10 0 0 0 0 1
+T 42100 45600 5 10 0 0 0 0 1
 value=USBmicroB
-T 40905 46300 5 10 1 1 0 6 1
+T 41105 48000 5 10 1 1 0 6 1
 refdes=J5
 }
-C 41800 44000 1 0 0 gnd.sym
-C 43700 45400 1 0 0 resistor.sym
+C 42000 45700 1 0 0 gnd.sym
+C 43900 47100 1 0 0 resistor.sym
 {
-T 44000 45800 5 10 0 0 0 0 1
+T 44200 47500 5 10 0 0 0 0 1
 device=RESISTOR
-T 43700 45400 5 10 0 1 0 0 1
+T 43900 47100 5 10 0 1 0 0 1
 footprint=0402
-T 43850 45650 5 10 1 1 0 0 1
+T 44050 47350 5 10 1 1 0 0 1
 refdes=R10
-T 44300 45650 5 10 1 1 0 0 1
+T 44500 47350 5 10 1 1 0 0 1
 value=33
 }
-C 43700 45000 1 0 0 resistor.sym
+C 43900 46700 1 0 0 resistor.sym
 {
-T 44000 45400 5 10 0 0 0 0 1
+T 44200 47100 5 10 0 0 0 0 1
 device=RESISTOR
-T 43700 45000 5 10 0 1 0 0 1
+T 43900 46700 5 10 0 1 0 0 1
 footprint=0402
-T 43850 44750 5 10 1 1 0 0 1
+T 44050 46450 5 10 1 1 0 0 1
 refdes=R11
-T 44300 44750 5 10 1 1 0 0 1
+T 44500 46450 5 10 1 1 0 0 1
 value=33
 }
-N 41900 45500 43700 45500 4
-N 41900 45100 43700 45100 4
-C 43500 41900 1 90 0 capacitor.sym
+N 42100 47200 43900 47200 4
+N 42100 46800 43900 46800 4
+C 43700 43600 1 90 0 capacitor.sym
 {
-T 42800 42100 5 10 0 0 90 0 1
+T 43000 43800 5 10 0 0 90 0 1
 device=CAPACITOR
-T 42600 42100 5 10 0 0 90 0 1
+T 42800 43800 5 10 0 0 90 0 1
 symversion=0.1
-T 43500 41900 5 10 0 0 0 0 1
+T 43700 43600 5 10 0 0 0 0 1
 footprint=0402
-T 43100 42700 5 10 1 1 180 0 1
+T 43300 44400 5 10 1 1 180 0 1
 refdes=C7
-T 42700 42000 5 10 1 1 0 0 1
+T 42900 43700 5 10 1 1 0 0 1
 value=0.1uF
 }
-C 44400 41600 1 90 0 capacitor.sym
+C 44600 43300 1 90 0 capacitor.sym
 {
-T 43700 41800 5 10 0 0 90 0 1
+T 43900 43500 5 10 0 0 90 0 1
 device=CAPACITOR
-T 43500 41800 5 10 0 0 90 0 1
+T 43700 43500 5 10 0 0 90 0 1
 symversion=0.1
-T 44400 41600 5 10 0 0 0 0 1
+T 44600 43300 5 10 0 0 0 0 1
 footprint=0402
-T 44000 42400 5 10 1 1 180 0 1
+T 44200 44100 5 10 1 1 180 0 1
 refdes=C9
-T 43600 41700 5 10 1 1 0 0 1
+T 43800 43400 5 10 1 1 0 0 1
 value=0.1uF
 }
-C 44000 43300 1 0 0 3.3V-plus.sym
-C 44100 41000 1 0 0 gnd.sym
-C 43950 50300 1 270 0 capacitor.sym
+C 44200 45000 1 0 0 3.3V-plus.sym
+C 44300 42700 1 0 0 gnd.sym
+C 44150 52000 1 270 0 capacitor.sym
 {
-T 44650 50100 5 10 0 0 270 0 1
+T 44850 51800 5 10 0 0 270 0 1
 device=CAPACITOR
-T 44850 50100 5 10 0 0 270 0 1
+T 45050 51800 5 10 0 0 270 0 1
 symversion=0.1
-T 43950 50300 5 10 0 0 0 0 1
+T 44150 52000 5 10 0 0 0 0 1
 footprint=0402
-T 44350 50000 5 10 1 1 0 0 1
+T 44550 51700 5 10 1 1 0 0 1
 refdes=C3
-T 44350 49500 5 10 1 1 0 0 1
+T 44550 51200 5 10 1 1 0 0 1
 value=18pF
 }
-C 42650 50300 1 270 0 capacitor.sym
+C 42850 52000 1 270 0 capacitor.sym
 {
-T 43350 50100 5 10 0 0 270 0 1
+T 43550 51800 5 10 0 0 270 0 1
 device=CAPACITOR
-T 43550 50100 5 10 0 0 270 0 1
+T 43750 51800 5 10 0 0 270 0 1
 symversion=0.1
-T 42650 50300 5 10 0 0 0 0 1
+T 42850 52000 5 10 0 0 0 0 1
 footprint=0402
-T 42350 50000 5 10 1 1 0 0 1
+T 42550 51700 5 10 1 1 0 0 1
 refdes=C2
-T 42250 49500 5 10 1 1 0 0 1
+T 42450 51200 5 10 1 1 0 0 1
 value=18pF
 }
-C 44050 49100 1 0 0 gnd.sym
-C 42750 49100 1 0 0 gnd.sym
-C 43150 49900 1 0 0 ABM8.sym
+C 44250 50800 1 0 0 gnd.sym
+C 42950 50800 1 0 0 gnd.sym
+C 43350 51600 1 0 0 ABM8.sym
 {
-T 43350 50400 5 10 0 0 0 0 1
+T 43550 52100 5 10 0 0 0 0 1
 device=CRYSTAL
-T 43350 50600 5 10 0 0 0 0 1
+T 43550 52300 5 10 0 0 0 0 1
 symversion=0.1
-T 43150 49900 5 10 0 0 0 0 1
+T 43350 51600 5 10 0 0 0 0 1
 footprint=ABM8
-T 43050 50400 5 10 1 1 0 0 1
+T 43250 52100 5 10 1 1 0 0 1
 refdes=X1
-T 43750 50400 5 10 1 1 0 0 1
+T 43950 52100 5 10 1 1 0 0 1
 value=12MHz
 }
-C 43750 49600 1 0 0 gnd.sym
-C 43050 49600 1 0 0 gnd.sym
-N 43150 50300 42850 50300 4
-N 42850 50300 42850 50700 4
-N 43850 50300 44600 50300 4
-N 42850 50700 44600 50700 4
-C 43450 45700 1 90 0 resistor.sym
+C 43950 51300 1 0 0 gnd.sym
+C 43250 51300 1 0 0 gnd.sym
+N 43350 52000 43050 52000 4
+N 43050 52000 43050 52400 4
+N 44050 52000 44800 52000 4
+N 43050 52400 44800 52400 4
+C 43650 47400 1 90 0 resistor.sym
 {
-T 43050 46000 5 10 0 0 90 0 1
+T 43250 47700 5 10 0 0 90 0 1
 device=RESISTOR
-T 43450 45700 5 10 0 1 0 0 1
+T 43650 47400 5 10 0 1 0 0 1
 footprint=0402
-T 42850 46200 5 10 1 1 0 0 1
+T 43050 47900 5 10 1 1 0 0 1
 refdes=R9
-T 42850 45950 5 10 1 1 0 0 1
+T 43050 47650 5 10 1 1 0 0 1
 value=1.5k
 }
-N 43350 45700 43350 45100 4
-N 50600 44700 52300 44700 4
+N 43550 47400 43550 46800 4
+N 50800 46400 52500 46400 4
 {
-T 51900 44750 5 10 1 1 0 6 1
+T 52100 46450 5 10 1 1 0 6 1
 netname=swdio
 }
-N 50600 50700 52300 50700 4
+N 50800 52400 52500 52400 4
 {
-T 51900 50750 5 10 1 1 0 6 1
+T 52100 52450 5 10 1 1 0 6 1
 netname=reset_lpc
 }
-N 50600 46700 52800 46700 4
+N 50800 48400 53000 48400 4
 {
-T 51850 46800 5 10 1 1 0 6 1
+T 52050 48500 5 10 1 1 0 6 1
 netname=swclk
 }
-N 50600 43500 51900 43500 4
+N 50800 45200 52100 45200 4
 {
-T 51850 43550 5 10 1 1 0 6 1
+T 52050 45250 5 10 1 1 0 6 1
 netname=console_out
 }
-N 50600 43100 51900 43100 4
+N 50800 44800 52100 44800 4
 {
-T 51850 43150 5 10 1 1 0 6 1
+T 52050 44850 5 10 1 1 0 6 1
 netname=console_in
 }
-C 41900 44600 1 0 0 nc-right.sym
+C 42100 46300 1 0 0 nc-right.sym
 {
-T 42000 45100 5 10 0 0 0 0 1
+T 42200 46800 5 10 0 0 0 0 1
 value=NoConnection
-T 42000 45300 5 10 0 0 0 0 1
+T 42200 47000 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-N 44200 41300 44200 41600 4
-N 44200 42500 44200 43300 4
-N 44600 42700 44200 42700 4
-N 44600 43100 44200 43100 4
-N 44600 41500 44200 41500 4
-N 43300 42800 43300 43100 4
-N 43300 43100 44200 43100 4
-N 43300 41900 43300 41500 4
-N 43300 41500 44200 41500 4
-N 43350 47250 43350 46600 4
-{
-T 42900 47350 5 10 1 1 0 0 1
+N 44400 43000 44400 43300 4
+N 44400 44200 44400 45000 4
+N 44800 44400 44400 44400 4
+N 44800 44800 44400 44800 4
+N 44800 43200 44400 43200 4
+N 43500 44500 43500 44800 4
+N 43500 44800 44400 44800 4
+N 43500 43600 43500 43200 4
+N 43500 43200 44400 43200 4
+N 43550 48950 43550 48300 4
+{
+T 43100 49050 5 10 1 1 0 0 1
 netname=usb_pullup
 }
-N 51900 42700 50600 42700 4
+N 52100 44400 50800 44400 4
 {
-T 51850 42750 5 10 1 1 0 6 1
+T 52050 44450 5 10 1 1 0 6 1
 netname=usb_pullup
 }
-C 40900 43500 1 0 0 gnd.sym
-C 52800 46600 1 0 0 conn-4.sym
+C 41100 45200 1 0 0 gnd.sym
+C 53000 48300 1 0 0 conn-4.sym
 {
-T 52800 46600 5 10 0 0 0 0 1
+T 53000 48300 5 10 0 0 0 0 1
 footprint=0-215079-4
-T 52800 46600 5 10 0 0 0 0 1
+T 53000 48300 5 10 0 0 0 0 1
 loadstatus=noload
-T 52800 46600 5 10 0 0 0 0 1
+T 53000 48300 5 10 0 0 0 0 1
 device=CONNECTOR
-T 53200 48200 5 10 1 1 0 0 1
+T 53400 49900 5 10 1 1 0 0 1
 refdes=J6
-T 53000 46400 5 10 1 1 0 0 1
+T 53200 48100 5 10 1 1 0 0 1
 value=Debug
 }
-C 52400 47600 1 0 0 gnd.sym
-N 52500 47900 52800 47900 4
-N 52800 47500 52300 47500 4
-N 52300 47500 52300 50700 4
-N 52800 47100 52300 47100 4
-N 52300 47100 52300 44700 4
-C 43600 60800 1 0 0 Omega2S.sym
+C 52600 49300 1 0 0 gnd.sym
+N 52700 49600 53000 49600 4
+N 53000 49200 52500 49200 4
+N 52500 49200 52500 52400 4
+N 53000 48800 52500 48800 4
+N 52500 48800 52500 46400 4
+C 44100 60100 1 0 0 Omega2S.sym
 {
-T 44000 72600 5 10 1 1 0 0 1
+T 44500 71900 5 10 1 1 0 0 1
 refdes=U?
-T 44000 73500 5 10 0 0 0 0 1
+T 44500 72800 5 10 0 0 0 0 1
 footprint=Omega2S
-T 44000 73200 5 10 0 0 0 0 1
+T 44500 72500 5 10 0 0 0 0 1
 device=IC
-T 50700 72600 5 10 1 1 0 6 1
+T 51200 71900 5 10 1 1 0 6 1
 value=Omega2S+
 }
-C 41400 69400 1 0 0 3.3V-plus.sym
-N 43600 69400 41600 69400 4
-N 41600 69400 41600 69000 4
-N 41600 69000 43600 69000 4
-N 51100 69800 52600 69800 4
+C 41900 68700 1 0 0 3.3V-plus.sym
+N 44100 68700 42100 68700 4
+N 42100 68700 42100 68300 4
+N 42100 68300 44100 68300 4
+N 51600 69100 53100 69100 4
 {
-T 52600 69850 5 10 1 1 0 6 1
+T 53100 69150 5 10 1 1 0 6 1
 netname=sd_ck
 }
-N 51100 70200 52600 70200 4
+N 51600 69500 53100 69500 4
 {
-T 52600 70250 5 10 1 1 0 6 1
+T 53100 69550 5 10 1 1 0 6 1
 netname=sd_cmd
 }
-N 51100 71000 52600 71000 4
+N 51600 70300 53100 70300 4
 {
-T 52600 71050 5 10 1 1 0 6 1
+T 53100 70350 5 10 1 1 0 6 1
 netname=sd_d2
 }
-N 51100 70600 52600 70600 4
+N 51600 69900 53100 69900 4
 {
-T 52600 70650 5 10 1 1 0 6 1
+T 53100 69950 5 10 1 1 0 6 1
 netname=sd_d3
 }
-N 51100 69400 52600 69400 4
+N 51600 68700 53100 68700 4
 {
-T 52600 69450 5 10 1 1 0 6 1
+T 53100 68750 5 10 1 1 0 6 1
 netname=sd_d0
 }
-N 51100 69000 52600 69000 4
+N 51600 68300 53100 68300 4
 {
-T 52600 69050 5 10 1 1 0 6 1
+T 53100 68350 5 10 1 1 0 6 1
 netname=sd_d1
 }
-C 51300 71900 1 0 0 gnd.sym
-N 51100 72200 51400 72200 4
-C 43300 71900 1 0 0 gnd.sym
-N 43600 72200 43400 72200 4
-C 43200 62300 1 0 0 gnd.sym
-N 41900 62600 43600 62600 4
-N 43300 62600 43300 63800 4
-N 43300 63400 43600 63400 4
-N 43300 63800 43600 63800 4
-N 48500 59600 48500 60800 4
-{
-T 48700 59600 5 10 1 1 270 8 1
+C 51800 71200 1 0 0 gnd.sym
+N 51600 71500 51900 71500 4
+C 43800 71200 1 0 0 gnd.sym
+N 44100 71500 43900 71500 4
+C 43700 61600 1 0 0 gnd.sym
+N 42400 61900 44100 61900 4
+N 43800 61900 43800 63100 4
+N 43800 62700 44100 62700 4
+N 43800 63100 44100 63100 4
+N 49000 58900 49000 60100 4
+{
+T 49200 58900 5 10 1 1 270 8 1
 netname=adc_miso
 }
-N 48900 59600 48900 60800 4
+N 49400 58900 49400 60100 4
 {
-T 49100 59600 5 10 1 1 270 8 1
+T 49600 58900 5 10 1 1 270 8 1
 netname=adc_mosi
 }
-N 48100 59600 48100 60800 4
+N 48600 58900 48600 60100 4
 {
-T 48300 59600 5 10 1 1 270 8 1
+T 48800 58900 5 10 1 1 270 8 1
 netname=adc_sck
 }
-N 47700 59600 47700 60800 4
+N 48200 58900 48200 60100 4
 {
-T 47900 59600 5 10 1 1 270 8 1
+T 48400 58900 5 10 1 1 270 8 1
 netname=adc_cs
 }
-N 49700 59600 49700 60800 4
+N 50200 58900 50200 60100 4
 {
-T 49900 59600 5 10 1 1 270 8 1
+T 50400 58900 5 10 1 1 270 8 1
 netname=adc_reset
 }
-C 49100 60400 1 0 0 nc-bottom.sym
+C 49600 59700 1 0 0 nc-bottom.sym
 {
-T 49100 61000 5 10 0 0 0 0 1
+T 49600 60300 5 10 0 0 0 0 1
 value=NoConnection
-T 49100 61400 5 10 0 0 0 0 1
+T 49600 60700 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-N 43600 63000 41900 63000 4
+N 44100 62300 42400 62300 4
 {
-T 42100 63050 5 10 1 1 0 0 1
+T 42600 62350 5 10 1 1 0 0 1
 netname=rf
 }
-C 55300 70600 1 0 0 USB.sym
+C 55800 69900 1 0 0 USB.sym
 {
-T 55595 72600 5 10 1 1 0 0 1
+T 56095 71900 5 10 1 1 0 0 1
 refdes=J?
-T 55655 70995 5 10 0 1 0 0 1
+T 56155 70295 5 10 0 1 0 0 1
 footprint=548190572
 }
-C 55100 70600 1 0 0 gnd.sym
-N 55300 71000 55200 71000 4
-N 55200 71000 55200 70900 4
-C 46300 54400 1 0 0 resistor.sym
+C 55600 69900 1 0 0 gnd.sym
+N 55800 70300 55700 70300 4
+N 55700 70300 55700 70200 4
+C 77500 60400 1 0 0 resistor.sym
 {
-T 46600 54800 5 10 0 0 0 0 1
+T 77800 60800 5 10 0 0 0 0 1
 device=RESISTOR
-T 46400 54700 5 10 1 1 0 0 1
+T 77600 60700 5 10 1 1 0 0 1
 refdes=R?
-T 47100 54700 5 10 1 1 0 6 1
+T 78300 60700 5 10 1 1 0 6 1
 value=33
-T 46300 54400 5 10 0 1 0 0 1
+T 77500 60400 5 10 0 1 0 0 1
 footprint=0402
 }
-N 47200 54500 47800 54500 4
-C 45800 57200 1 270 0 resistor.sym
+N 78400 60500 79000 60500 4
+C 77000 63200 1 270 0 resistor.sym
 {
-T 46200 56900 5 10 0 0 270 0 1
+T 77400 62900 5 10 0 0 270 0 1
 device=RESISTOR
-T 46100 57100 5 10 1 1 270 0 1
+T 77300 63100 5 10 1 1 270 0 1
 refdes=R?
-T 46100 56400 5 10 1 1 270 6 1
+T 77300 62400 5 10 1 1 270 6 1
 value=10k
-T 45800 57200 5 10 0 1 270 0 1
+T 77000 63200 5 10 0 1 270 0 1
 footprint=0402
 }
-C 45200 57200 1 270 0 resistor.sym
+C 76400 63200 1 270 0 resistor.sym
 {
-T 45600 56900 5 10 0 0 270 0 1
+T 76800 62900 5 10 0 0 270 0 1
 device=RESISTOR
-T 45500 57100 5 10 1 1 270 0 1
+T 76700 63100 5 10 1 1 270 0 1
 refdes=R?
-T 45500 56400 5 10 1 1 270 6 1
+T 76700 62400 5 10 1 1 270 6 1
 value=10k
-T 45200 57200 5 10 0 1 270 0 1
+T 76400 63200 5 10 0 1 270 0 1
 footprint=0402
 }
-C 44600 57200 1 270 0 resistor.sym
+C 75800 63200 1 270 0 resistor.sym
 {
-T 45000 56900 5 10 0 0 270 0 1
+T 76200 62900 5 10 0 0 270 0 1
 device=RESISTOR
-T 44600 57200 5 10 0 1 270 0 1
+T 75800 63200 5 10 0 1 270 0 1
 footprint=0402
-T 44900 57100 5 10 1 1 270 0 1
+T 76100 63100 5 10 1 1 270 0 1
 refdes=R?
-T 44900 56400 5 10 1 1 270 6 1
+T 76100 62400 5 10 1 1 270 6 1
 value=10k
 }
-C 44000 57200 1 270 0 resistor.sym
+C 75200 63200 1 270 0 resistor.sym
 {
-T 44400 56900 5 10 0 0 270 0 1
+T 75600 62900 5 10 0 0 270 0 1
 device=RESISTOR
-T 44000 57200 5 10 0 1 270 0 1
+T 75200 63200 5 10 0 1 270 0 1
 footprint=0402
-T 44300 57100 5 10 1 1 270 0 1
+T 75500 63100 5 10 1 1 270 0 1
 refdes=R?
-T 44300 56400 5 10 1 1 270 6 1
+T 75500 62400 5 10 1 1 270 6 1
 value=10k
 }
-C 43400 57200 1 270 0 resistor.sym
+C 74600 63200 1 270 0 resistor.sym
 {
-T 43800 56900 5 10 0 0 270 0 1
+T 75000 62900 5 10 0 0 270 0 1
 device=RESISTOR
-T 43400 57200 5 10 0 1 270 0 1
+T 74600 63200 5 10 0 1 270 0 1
 footprint=0402
-T 43700 57100 5 10 1 1 270 0 1
+T 74900 63100 5 10 1 1 270 0 1
 refdes=R?
-T 43700 56400 5 10 1 1 270 6 1
+T 74900 62400 5 10 1 1 270 6 1
 value=10k
 }
-C 42800 57200 1 270 0 resistor.sym
+C 74000 63200 1 270 0 resistor.sym
 {
-T 43200 56900 5 10 0 0 270 0 1
+T 74400 62900 5 10 0 0 270 0 1
 device=RESISTOR
-T 42800 57200 5 10 0 1 270 0 1
+T 74000 63200 5 10 0 1 270 0 1
 footprint=0402
-T 43100 57100 5 10 1 1 270 0 1
+T 74300 63100 5 10 1 1 270 0 1
 refdes=R?
-T 43100 56400 5 10 1 1 270 6 1
+T 74300 62400 5 10 1 1 270 6 1
 value=10k
 }
-N 45900 56300 45900 56100 4
-N 45300 56300 45300 55700 4
-N 44700 56300 44700 55300 4
-N 44100 56300 44100 54500 4
-N 43500 56300 43500 53700 4
-N 42900 56300 42900 53300 4
-C 44200 57500 1 0 0 3.3V-plus.sym
-N 42900 57200 42900 57500 4
-N 42900 57500 45900 57500 4
-N 45900 57500 45900 57200 4
-N 45300 57200 45300 57500 4
-N 44700 57200 44700 57500 4
-N 44100 57200 44100 57500 4
-N 43500 57200 43500 57500 4
-C 53400 71300 1 0 0 resistor.sym
-{
-T 53700 71700 5 10 0 0 0 0 1
+N 77100 62300 77100 62100 4
+N 76500 62300 76500 61700 4
+N 75900 62300 75900 61300 4
+N 75300 62300 75300 60500 4
+N 74700 62300 74700 59700 4
+N 74100 62300 74100 59300 4
+C 75400 63500 1 0 0 3.3V-plus.sym
+N 74100 63200 74100 63500 4
+N 74100 63500 77100 63500 4
+N 77100 63500 77100 63200 4
+N 76500 63200 76500 63500 4
+N 75900 63200 75900 63500 4
+N 75300 63200 75300 63500 4
+N 74700 63200 74700 63500 4
+C 53900 70600 1 0 0 resistor.sym
+{
+T 54200 71000 5 10 0 0 0 0 1
 device=RESISTOR
-T 53400 71300 5 10 0 1 0 0 1
+T 53900 70600 5 10 0 1 0 0 1
 footprint=0402
-T 53550 71050 5 10 1 1 0 0 1
+T 54050 70350 5 10 1 1 0 0 1
 refdes=R?
-T 54000 71050 5 10 1 1 0 0 1
+T 54500 70350 5 10 1 1 0 0 1
 value=22
 }
-C 53400 71900 1 180 1 resistor.sym
+C 53900 71200 1 180 1 resistor.sym
 {
-T 53700 71500 5 10 0 0 180 6 1
+T 54200 70800 5 10 0 0 180 6 1
 device=RESISTOR
-T 53400 71900 5 10 0 1 180 6 1
+T 53900 71200 5 10 0 1 180 6 1
 footprint=0402
-T 53550 72150 5 10 1 1 180 6 1
+T 54050 71450 5 10 1 1 180 6 1
 refdes=R?
-T 54000 72150 5 10 1 1 180 6 1
+T 54500 71450 5 10 1 1 180 6 1
 value=22
 }
-N 51100 71800 53400 71800 4
-N 51100 71400 53400 71400 4
-N 54300 71400 55300 71400 4
-N 54300 71800 55300 71800 4
-C 54600 72300 1 0 0 5V-plus.sym
-N 55300 72200 54800 72200 4
-N 54800 72200 54800 72300 4
-T 53700 70100 9 10 1 0 0 0 1
+N 51600 71100 53900 71100 4
+N 51600 70700 53900 70700 4
+N 54800 70700 55800 70700 4
+N 54800 71100 55800 71100 4
+C 55100 71600 1 0 0 5V-plus.sym
+N 55800 71500 55300 71500 4
+N 55300 71500 55300 71600 4
+T 54200 69400 9 10 1 0 0 0 1
 needs ESD suppressor?
-T 55400 73000 9 10 1 0 0 0 2
+T 55900 72300 9 10 1 0 0 0 2
 USB A socket
 for USB stick
-N 51100 62600 52300 62600 4
+N 51600 61900 52800 61900 4
 {
-T 52250 62650 5 10 1 1 0 6 1
+T 52750 61950 5 10 1 1 0 6 1
 netname=console_out
 }
-N 51100 63000 52300 63000 4
+N 51600 62300 52800 62300 4
 {
-T 52250 63050 5 10 1 1 0 6 1
+T 52750 62350 5 10 1 1 0 6 1
 netname=console_in
 }
-N 50600 46300 51900 46300 4
+N 50800 48000 52100 48000 4
 {
-T 51900 46400 5 10 1 1 0 6 1
+T 52100 48100 5 10 1 1 0 6 1
 netname=sense_batt
 }
-N 51900 45900 50600 45900 4
+N 52100 47600 50800 47600 4
 {
-T 51900 46000 5 10 1 1 0 6 1
+T 52100 47700 5 10 1 1 0 6 1
 netname=sense_pyro
 }
-N 50600 49100 52800 49100 4
+N 50800 50800 53000 50800 4
 {
-T 51900 49200 5 10 1 1 0 6 1
+T 52100 50900 5 10 1 1 0 6 1
 netname=scl
 }
-N 50600 48700 53600 48700 4
+N 50800 50400 53800 50400 4
 {
-T 51900 48800 5 10 1 1 0 6 1
+T 52100 50500 5 10 1 1 0 6 1
 netname=sda
 }
-N 46500 60800 46500 59600 4
+N 47000 60100 47000 58900 4
 {
-T 46600 59600 5 10 1 1 270 6 1
+T 47100 58900 5 10 1 1 270 6 1
 netname=scl
 }
-N 46900 60800 46900 59600 4
+N 47400 60100 47400 58900 4
 {
-T 47000 59600 5 10 1 1 270 6 1
+T 47500 58900 5 10 1 1 270 6 1
 netname=sda
 }
-N 50600 45500 51900 45500 4
+N 50800 47200 52100 47200 4
 {
-T 51900 45600 5 10 1 1 0 6 1
+T 52100 47300 5 10 1 1 0 6 1
 netname=sense_1
 }
-N 50600 45100 51900 45100 4
+N 50800 46800 52100 46800 4
 {
-T 51900 45200 5 10 1 1 0 6 1
+T 52100 46900 5 10 1 1 0 6 1
 netname=adc3
 }
-N 50600 44300 51900 44300 4
+N 50800 46000 52100 46000 4
 {
-T 51900 44400 5 10 1 1 0 6 1
+T 52100 46100 5 10 1 1 0 6 1
 netname=adc5
 }
-N 50600 41900 51900 41900 4
+N 50800 43600 52100 43600 4
 {
-T 51900 42000 5 10 1 1 0 6 1
+T 52100 43700 5 10 1 1 0 6 1
 netname=adc6
 }
-N 50600 41500 51900 41500 4
+N 50800 43200 52100 43200 4
 {
-T 51900 41600 5 10 1 1 0 6 1
+T 52100 43300 5 10 1 1 0 6 1
 netname=adc7
 }
-N 63900 66200 65200 66200 4
+N 65300 62300 66600 62300 4
 {
-T 65200 66250 5 10 1 1 0 6 1
+T 66600 62350 5 10 1 1 0 6 1
 netname=adc3
 }
-N 62500 65800 61200 65800 4
+N 63900 61900 62600 61900 4
 {
-T 61200 65850 5 10 1 1 0 0 1
+T 62600 61950 5 10 1 1 0 0 1
 netname=adc5
 }
-N 62500 65400 61200 65400 4
+N 63900 61500 62600 61500 4
 {
-T 61200 65450 5 10 1 1 0 0 1
+T 62600 61550 5 10 1 1 0 0 1
 netname=adc7
 }
-N 63900 65800 65200 65800 4
+N 65300 61900 66600 61900 4
 {
-T 65200 65850 5 10 1 1 0 6 1
+T 66600 61950 5 10 1 1 0 6 1
 netname=adc6
 }
-C 44100 48100 1 0 0 nc-left.sym
+C 44300 49800 1 0 0 nc-left.sym
 {
-T 44100 48500 5 10 0 0 0 0 1
+T 44300 50200 5 10 0 0 0 0 1
 value=NoConnection
-T 44100 48900 5 10 0 0 0 0 1
+T 44300 50600 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 44100 47700 1 0 0 nc-left.sym
+C 44300 49400 1 0 0 nc-left.sym
 {
-T 44100 48100 5 10 0 0 0 0 1
+T 44300 49800 5 10 0 0 0 0 1
 value=NoConnection
-T 44100 48500 5 10 0 0 0 0 1
+T 44300 50200 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 50600 50200 1 0 0 nc-right.sym
+C 50800 51900 1 0 0 nc-right.sym
 {
-T 50700 50700 5 10 0 0 0 0 1
+T 50900 52400 5 10 0 0 0 0 1
 value=NoConnection
-T 50700 50900 5 10 0 0 0 0 1
+T 50900 52600 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 50600 49800 1 0 0 nc-right.sym
+C 50800 51500 1 0 0 nc-right.sym
 {
-T 50700 50300 5 10 0 0 0 0 1
+T 50900 52000 5 10 0 0 0 0 1
 value=NoConnection
-T 50700 50500 5 10 0 0 0 0 1
+T 50900 52200 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 50600 49400 1 0 0 nc-right.sym
+C 50800 51100 1 0 0 nc-right.sym
 {
-T 50700 49900 5 10 0 0 0 0 1
+T 50900 51600 5 10 0 0 0 0 1
 value=NoConnection
-T 50700 50100 5 10 0 0 0 0 1
+T 50900 51800 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 50600 48200 1 0 0 nc-right.sym
+C 50800 49900 1 0 0 nc-right.sym
 {
-T 50700 48700 5 10 0 0 0 0 1
+T 50900 50400 5 10 0 0 0 0 1
 value=NoConnection
-T 50700 48900 5 10 0 0 0 0 1
+T 50900 50600 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 50600 47800 1 0 0 nc-right.sym
+C 50800 49500 1 0 0 nc-right.sym
 {
-T 50700 48300 5 10 0 0 0 0 1
+T 50900 50000 5 10 0 0 0 0 1
 value=NoConnection
-T 50700 48500 5 10 0 0 0 0 1
+T 50900 50200 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 50600 47400 1 0 0 nc-right.sym
+C 50800 49100 1 0 0 nc-right.sym
 {
-T 50700 47900 5 10 0 0 0 0 1
+T 50900 49600 5 10 0 0 0 0 1
 value=NoConnection
-T 50700 48100 5 10 0 0 0 0 1
+T 50900 49800 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 50600 47000 1 0 0 nc-right.sym
+C 50800 48700 1 0 0 nc-right.sym
 {
-T 50700 47500 5 10 0 0 0 0 1
+T 50900 49200 5 10 0 0 0 0 1
 value=NoConnection
-T 50700 47700 5 10 0 0 0 0 1
+T 50900 49400 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 50600 43800 1 0 0 nc-right.sym
+C 50800 45500 1 0 0 nc-right.sym
 {
-T 50700 44300 5 10 0 0 0 0 1
+T 50900 46000 5 10 0 0 0 0 1
 value=NoConnection
-T 50700 44500 5 10 0 0 0 0 1
+T 50900 46200 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 50600 42200 1 0 0 nc-right.sym
+C 50800 43900 1 0 0 nc-right.sym
 {
-T 50700 42700 5 10 0 0 0 0 1
+T 50900 44400 5 10 0 0 0 0 1
 value=NoConnection
-T 50700 42900 5 10 0 0 0 0 1
+T 50900 44600 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 41900 45800 1 0 0 nc-right.sym
+C 42100 47500 1 0 0 nc-right.sym
 {
-T 42000 46300 5 10 0 0 0 0 1
+T 42200 48000 5 10 0 0 0 0 1
 value=NoConnection
-T 42000 46500 5 10 0 0 0 0 1
+T 42200 48200 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 43100 68500 1 0 0 nc-left.sym
+C 43600 67800 1 0 0 nc-left.sym
 {
-T 43100 68900 5 10 0 0 0 0 1
+T 43600 68200 5 10 0 0 0 0 1
 value=NoConnection
-T 43100 69300 5 10 0 0 0 0 1
+T 43600 68600 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 43100 68100 1 0 0 nc-left.sym
+C 43600 67400 1 0 0 nc-left.sym
 {
-T 43100 68500 5 10 0 0 0 0 1
+T 43600 67800 5 10 0 0 0 0 1
 value=NoConnection
-T 43100 68900 5 10 0 0 0 0 1
+T 43600 68200 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 43100 67700 1 0 0 nc-left.sym
+C 43600 67000 1 0 0 nc-left.sym
 {
-T 43100 68100 5 10 0 0 0 0 1
+T 43600 67400 5 10 0 0 0 0 1
 value=NoConnection
-T 43100 68500 5 10 0 0 0 0 1
+T 43600 67800 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 43100 67300 1 0 0 nc-left.sym
+C 43600 66600 1 0 0 nc-left.sym
 {
-T 43100 67700 5 10 0 0 0 0 1
+T 43600 67000 5 10 0 0 0 0 1
 value=NoConnection
-T 43100 68100 5 10 0 0 0 0 1
+T 43600 67400 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 43100 66900 1 0 0 nc-left.sym
+C 43600 66200 1 0 0 nc-left.sym
 {
-T 43100 67300 5 10 0 0 0 0 1
+T 43600 66600 5 10 0 0 0 0 1
 value=NoConnection
-T 43100 67700 5 10 0 0 0 0 1
+T 43600 67000 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 43100 66500 1 0 0 nc-left.sym
+C 43600 65800 1 0 0 nc-left.sym
 {
-T 43100 66900 5 10 0 0 0 0 1
+T 43600 66200 5 10 0 0 0 0 1
 value=NoConnection
-T 43100 67300 5 10 0 0 0 0 1
+T 43600 66600 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-N 42300 65000 43600 65000 4
+N 42800 64300 44100 64300 4
 {
-T 42300 65100 5 10 1 1 0 0 1
+T 42800 64400 5 10 1 1 0 0 1
 netname=led_wlan
 }
 C 78800 45400 1 0 1 led.sym
@@ -1088,629 +1088,629 @@ N 78400 45500 76400 45500 4
 T 76400 45550 5 10 1 1 0 0 1
 netname=led_wlan
 }
-C 42500 68100 1 90 0 capacitor.sym
+C 43000 67400 1 90 0 capacitor.sym
 {
-T 41800 68300 5 10 0 1 90 0 1
+T 42300 67600 5 10 0 1 90 0 1
 device=CAPACITOR
-T 42500 68100 5 10 0 1 0 0 1
+T 43000 67400 5 10 0 1 0 0 1
 footprint=0402
-T 42400 68300 5 10 1 1 0 0 1
+T 42900 67600 5 10 1 1 0 0 1
 refdes=C2
-T 42400 68700 5 10 1 1 0 0 1
+T 42900 68000 5 10 1 1 0 0 1
 value=0.1uF
 }
-C 41800 68100 1 90 0 capacitor.sym
+C 42300 67400 1 90 0 capacitor.sym
 {
-T 41100 68300 5 10 0 1 90 0 1
+T 41600 67600 5 10 0 1 90 0 1
 device=CAPACITOR
-T 41800 68100 5 10 0 1 0 0 1
+T 42300 67400 5 10 0 1 0 0 1
 footprint=0603
-T 41700 68300 5 10 1 1 0 0 1
+T 42200 67600 5 10 1 1 0 0 1
 refdes=C1
-T 41700 68700 5 10 1 1 0 0 1
+T 42200 68000 5 10 1 1 0 0 1
 value=10uF
 }
-C 41500 67800 1 0 0 gnd.sym
-C 42200 67800 1 0 0 gnd.sym
-C 45000 58700 1 0 0 diode.sym
+C 42000 67100 1 0 0 gnd.sym
+C 42700 67100 1 0 0 gnd.sym
+C 45500 58000 1 0 0 diode.sym
 {
-T 45400 59300 5 10 0 0 0 0 1
+T 45900 58600 5 10 0 0 0 0 1
 device=DIODE
-T 45200 59200 5 10 1 1 0 6 1
+T 45700 58500 5 10 1 1 0 6 1
 refdes=D?
-T 45300 59200 5 10 1 1 0 0 1
+T 45800 58500 5 10 1 1 0 0 1
 value=1N5819
-T 45000 58700 5 10 0 1 0 0 1
+T 45500 58000 5 10 0 1 0 0 1
 footprint=sod123f
 }
-C 46200 58800 1 0 0 resistor.sym
+C 46700 58100 1 0 0 resistor.sym
 {
-T 46500 59200 5 10 0 0 0 0 1
+T 47000 58500 5 10 0 0 0 0 1
 device=RESISTOR
-T 46500 59100 5 10 1 1 0 6 1
+T 47000 58400 5 10 1 1 0 6 1
 refdes=R?
-T 46800 59100 5 10 1 1 0 0 1
+T 47300 58400 5 10 1 1 0 0 1
 value=50
-T 46200 58800 5 10 0 1 0 0 1
+T 46700 58100 5 10 0 1 0 0 1
 footprint=0402
 }
-N 45900 58900 46200 58900 4
-C 44300 58900 1 0 0 3.3V-plus.sym
-N 45000 58900 44500 58900 4
-N 47300 60800 47300 58900 4
-N 47300 58900 47100 58900 4
-T 46500 40900 9 10 1 0 0 0 1
+N 46400 58200 46700 58200 4
+C 44800 58200 1 0 0 3.3V-plus.sym
+N 45500 58200 45000 58200 4
+N 47800 60100 47800 58200 4
+N 47800 58200 47600 58200 4
+T 46700 42600 9 10 1 0 0 0 1
 USB to async and I2C ADC
-C 52900 49100 1 90 0 resistor.sym
+C 53100 50800 1 90 0 resistor.sym
 {
-T 52500 49400 5 10 0 0 90 0 1
+T 52700 51100 5 10 0 0 90 0 1
 device=RESISTOR
-T 53000 49600 5 10 1 1 0 0 1
+T 53200 51300 5 10 1 1 0 0 1
 refdes=R?
-T 52900 49100 5 10 0 1 0 0 1
+T 53100 50800 5 10 0 1 0 0 1
 footprint=0402
-T 53000 49300 5 10 1 1 0 0 1
+T 53200 51000 5 10 1 1 0 0 1
 value=1.8k
 }
-C 53700 49100 1 90 0 resistor.sym
+C 53900 50800 1 90 0 resistor.sym
 {
-T 53300 49400 5 10 0 0 90 0 1
+T 53500 51100 5 10 0 0 90 0 1
 device=RESISTOR
-T 53800 49600 5 10 1 1 0 0 1
+T 54000 51300 5 10 1 1 0 0 1
 refdes=R?
-T 53700 49100 5 10 0 1 0 0 1
+T 53900 50800 5 10 0 1 0 0 1
 footprint=0402
-T 53800 49300 5 10 1 1 0 0 1
+T 54000 51000 5 10 1 1 0 0 1
 value=1.8k
 }
-N 53600 48700 53600 49100 4
-C 52600 50000 1 0 0 3.3V-plus.sym
-C 53400 50000 1 0 0 3.3V-plus.sym
-C 57700 55900 1 0 0 tps70933.sym
+N 53800 50400 53800 50800 4
+C 52800 51700 1 0 0 3.3V-plus.sym
+C 53600 51700 1 0 0 3.3V-plus.sym
+C 57700 55800 1 0 0 tps70933.sym
 {
-T 58295 56595 5 10 0 1 0 0 1
+T 58295 56495 5 10 0 1 0 0 1
 device=IC
-T 57695 55895 5 10 0 1 0 0 1
+T 57695 55795 5 10 0 1 0 0 1
 footprint=SOT23-5
-T 57700 55900 5 10 0 1 0 0 1
+T 57700 55800 5 10 0 1 0 0 1
 motortest=true
-T 58095 57095 5 10 1 1 0 0 1
+T 58095 56995 5 10 1 1 0 0 1
 refdes=U5
-T 57700 55900 5 10 1 1 0 0 1
+T 57700 55800 5 10 1 1 0 0 1
 value=TPS70950
 }
-C 57200 56300 1 0 0 nc-left.sym
+C 57200 56200 1 0 0 nc-left.sym
 {
-T 57200 56700 5 10 0 0 0 0 1
+T 57200 56600 5 10 0 0 0 0 1
 value=NoConnection
-T 57200 57100 5 10 0 0 0 0 1
+T 57200 57000 5 10 0 0 0 0 1
 device=DRC_Directive
-T 57200 56300 5 10 0 1 0 0 1
+T 57200 56200 5 10 0 1 0 0 1
 motortest=true
 }
-C 60400 55900 1 90 0 capacitor.sym
+C 60400 55800 1 90 0 capacitor.sym
 {
-T 59700 56100 5 10 0 1 90 0 1
+T 59700 56000 5 10 0 1 90 0 1
 device=CAPACITOR
-T 60400 55900 5 10 0 1 0 0 1
+T 60400 55800 5 10 0 1 0 0 1
 footprint=0402
-T 60400 55900 5 10 0 1 0 0 1
+T 60400 55800 5 10 0 1 0 0 1
 motortest=true
-T 60700 56700 5 10 1 1 180 0 1
+T 60700 56600 5 10 1 1 180 0 1
 refdes=C38
-T 60300 56000 5 10 1 1 0 0 1
+T 60300 55900 5 10 1 1 0 0 1
 value=2.2uF
 }
-C 60100 55600 1 0 0 gnd.sym
+C 60100 55500 1 0 0 gnd.sym
 {
-T 60100 55600 5 10 0 1 0 0 1
+T 60100 55500 5 10 0 1 0 0 1
 motortest=true
 }
-N 59800 56800 78500 56800 4
-C 60000 56800 1 0 0 5V-plus.sym
+N 59800 56700 78500 56700 4
+C 60000 56700 1 0 0 5V-plus.sym
 {
-T 60000 56800 5 10 0 1 0 0 1
+T 60000 56700 5 10 0 1 0 0 1
 motortest=true
 }
-N 69900 56000 70400 56000 4
-N 70400 56000 70400 56800 4
-C 69900 54500 1 0 0 gnd.sym
+N 69900 55900 70400 55900 4
+N 70400 55900 70400 56700 4
+C 69900 54400 1 0 0 gnd.sym
 {
-T 71500 54400 5 10 0 1 0 0 1
+T 71500 54300 5 10 0 1 0 0 1
 motortest=true
 }
-N 69900 54800 70000 54800 4
-N 70000 54800 70000 55200 4
-N 69900 55200 70000 55200 4
-N 58800 55900 60200 55900 4
-N 57700 56800 56400 56800 4
+N 69900 54700 70000 54700 4
+N 70000 54700 70000 55100 4
+N 69900 55100 70000 55100 4
+N 58800 55800 60200 55800 4
+N 57700 56700 56400 56700 4
 {
-T 56400 56900 5 10 1 1 0 0 1
+T 56400 56800 5 10 1 1 0 0 1
 netname=v_ldo_in
 }
-C 76700 55900 1 0 0 3.3V-plus.sym
-C 76800 48000 1 0 0 gnd.sym
-C 78000 55300 1 0 0 gnd.sym
-N 77900 52800 76700 52800 4
+C 76700 55800 1 0 0 3.3V-plus.sym
+C 76800 47900 1 0 0 gnd.sym
+C 78000 55200 1 0 0 gnd.sym
+N 77900 52700 76700 52700 4
 {
-T 77900 53000 5 10 1 1 180 0 1
+T 77900 52900 5 10 1 1 180 0 1
 netname=adc_miso
 }
-N 77900 53200 76700 53200 4
+N 77900 53100 76700 53100 4
 {
-T 77900 53400 5 10 1 1 180 0 1
+T 77900 53300 5 10 1 1 180 0 1
 netname=adc_mosi
 }
-N 77900 53600 76700 53600 4
+N 77900 53500 76700 53500 4
 {
-T 77900 53800 5 10 1 1 180 0 1
+T 77900 53700 5 10 1 1 180 0 1
 netname=adc_sck
 }
-N 77900 54000 76700 54000 4
+N 77900 53900 76700 53900 4
 {
-T 77900 54200 5 10 1 1 180 0 1
+T 77900 54100 5 10 1 1 180 0 1
 netname=adc_cs
 }
-N 76700 48800 76900 48800 4
-N 76900 48300 76900 52400 4
-N 77900 54400 76700 54400 4
+N 76700 48700 76900 48700 4
+N 76900 48200 76900 52300 4
+N 77900 54300 76700 54300 4
 {
-T 77900 54600 5 10 1 1 180 0 1
+T 77900 54500 5 10 1 1 180 0 1
 netname=adc_reset
 }
-C 69900 54700 1 0 1 conn-4.sym
+C 69900 54600 1 0 1 conn-4.sym
 {
-T 69900 54700 5 10 0 1 0 0 1
+T 69900 54600 5 10 0 1 0 0 1
 device=CONNECTOR
-T 69900 54700 5 10 0 1 0 0 1
+T 69900 54600 5 10 0 1 0 0 1
 footprint=282834-4
-T 71500 54600 5 10 0 1 0 0 1
+T 71500 54500 5 10 0 1 0 0 1
 motortest=true
-T 69500 56300 5 10 1 1 0 6 1
+T 69500 56200 5 10 1 1 0 6 1
 refdes=J13
-T 69100 54400 5 10 1 1 0 0 1
+T 69100 54300 5 10 1 1 0 0 1
 value=4screws
 }
-C 63600 47900 1 0 0 INA125.sym
+C 63600 47800 1 0 0 INA125.sym
 {
-T 63600 47900 5 10 0 1 0 0 1
+T 63600 47800 5 10 0 1 0 0 1
 device=IC
-T 63600 47900 5 10 0 1 0 0 1
+T 63600 47800 5 10 0 1 0 0 1
 value=INA125
-T 63600 47900 5 10 0 1 0 0 1
+T 63600 47800 5 10 0 1 0 0 1
 footprint=SO16
-T 63600 47900 5 10 0 1 0 0 1
+T 63600 47800 5 10 0 1 0 0 1
 motortest=true
-T 64100 54200 5 10 1 1 0 0 1
+T 64100 54100 5 10 1 1 0 0 1
 refdes=U6
 }
-C 63400 53400 1 0 0 gnd.sym
+C 63400 53300 1 0 0 gnd.sym
 {
-T 63400 53400 5 10 0 1 0 0 1
+T 63400 53300 5 10 0 1 0 0 1
 motortest=true
 }
-N 63500 53700 63600 53700 4
-C 58800 48800 1 0 0 gnd.sym
+N 63500 53600 63600 53600 4
+C 58800 48700 1 0 0 gnd.sym
 {
-T 58800 48800 5 10 0 1 0 0 1
+T 58800 48700 5 10 0 1 0 0 1
 motortest=true
 }
-N 63300 50200 63300 50500 4
-N 63300 50500 63600 50500 4
-N 63300 49300 63300 48900 4
-N 63300 48900 63600 48900 4
-C 65500 47600 1 0 0 gnd.sym
+N 63300 50100 63300 50400 4
+N 63300 50400 63600 50400 4
+N 63300 49200 63300 48800 4
+N 63300 48800 63600 48800 4
+C 65500 47500 1 0 0 gnd.sym
 {
-T 65500 47600 5 10 0 1 0 0 1
+T 65500 47500 5 10 0 1 0 0 1
 motortest=true
 }
-N 65600 47900 67700 47900 4
-N 67700 47900 67700 48500 4
-N 67700 48500 67600 48500 4
-N 65600 54500 65600 54900 4
-N 57000 54900 66400 54900 4
-N 66400 54500 66400 54900 4
-N 70800 54800 73100 54800 4
+N 65600 47800 67700 47800 4
+N 67700 47800 67700 48400 4
+N 67700 48400 67600 48400 4
+N 65600 54400 65600 54800 4
+N 57000 54800 66400 54800 4
+N 66400 54400 66400 54800 4
+N 70800 54700 73100 54700 4
 {
-T 71400 54850 5 10 1 1 0 0 1
+T 71400 54750 5 10 1 1 0 0 1
 netname=thrust
 }
-C 63700 54000 1 90 0 capacitor.sym
+C 63700 53900 1 90 0 capacitor.sym
 {
-T 63000 54200 5 10 0 0 90 0 1
+T 63000 54100 5 10 0 0 90 0 1
 device=CAPACITOR
-T 63700 54000 5 10 0 1 0 0 1
+T 63700 53900 5 10 0 1 0 0 1
 footprint=0402
-T 63700 54000 5 10 0 1 0 0 1
+T 63700 53900 5 10 0 1 0 0 1
 motortest=true
-T 63400 54800 5 10 1 1 180 0 1
+T 63400 54700 5 10 1 1 180 0 1
 refdes=C101
-T 62900 54100 5 10 1 1 0 0 1
+T 62900 54000 5 10 1 1 0 0 1
 value=0.1uF
 }
-N 63600 50900 58800 50900 4
-N 63600 48500 62500 48500 4
-N 62500 48500 62500 50500 4
-N 62500 50500 58800 50500 4
-N 58800 50100 58900 50100 4
-N 58900 50100 58900 49100 4
-C 59300 52000 1 0 1 conn-5.sym
+N 63600 50800 58800 50800 4
+N 63600 48400 62500 48400 4
+N 62500 48400 62500 50400 4
+N 62500 50400 58800 50400 4
+N 58800 50000 58900 50000 4
+N 58900 50000 58900 49000 4
+C 59300 51900 1 0 1 conn-5.sym
 {
-T 59300 52000 5 10 0 1 0 0 1
+T 59300 51900 5 10 0 1 0 0 1
 footprint=100mil5pin
-T 59300 52000 5 10 0 1 0 0 1
+T 59300 51900 5 10 0 1 0 0 1
 device=CONNECTOR
-T 59300 52000 5 10 0 1 0 0 1
+T 59300 51900 5 10 0 1 0 0 1
 loadstatus=noload
-T 59300 52000 5 10 0 1 0 0 1
+T 59300 51900 5 10 0 1 0 0 1
 motortest=true
-T 58945 53895 5 10 1 1 0 6 1
+T 58945 53795 5 10 1 1 0 6 1
 refdes=J10
-T 58300 51800 5 10 1 1 0 0 1
+T 58300 51700 5 10 1 1 0 0 1
 value=vref_thrust
 }
-N 61700 51700 63600 51700 4
-C 58800 49200 1 0 1 conn-6.sym
+N 61700 51600 63600 51600 4
+C 58800 49100 1 0 1 conn-6.sym
 {
-T 58800 49200 5 10 0 0 0 0 1
+T 58800 49100 5 10 0 0 0 0 1
 footprint=282834-6
-T 58800 49200 5 10 0 1 0 0 1
+T 58800 49100 5 10 0 1 0 0 1
 device=CONNECTOR
-T 58800 49200 5 10 0 1 0 0 1
+T 58800 49100 5 10 0 1 0 0 1
 motortest=true
-T 58445 51495 5 10 1 1 0 6 1
+T 58445 51395 5 10 1 1 0 6 1
 refdes=J11
-T 57900 48900 5 10 1 1 0 0 1
+T 57900 48800 5 10 1 1 0 0 1
 value=6screws
 }
-N 58800 49700 58900 49700 4
-N 58900 49300 58800 49300 4
-L 58400 52500 58100 52500 3 0 0 0 -1 -1
-L 58100 52500 58100 52100 3 0 0 0 -1 -1
-L 58100 52100 58400 52100 3 0 0 0 -1 -1
-C 63400 49300 1 90 0 resistor.sym
+N 58800 49600 58900 49600 4
+N 58900 49200 58800 49200 4
+L 58400 52400 58100 52400 3 0 0 0 -1 -1
+L 58100 52400 58100 52000 3 0 0 0 -1 -1
+L 58100 52000 58400 52000 3 0 0 0 -1 -1
+C 63400 49200 1 90 0 resistor.sym
 {
-T 63000 49600 5 10 0 0 90 0 1
+T 63000 49500 5 10 0 0 90 0 1
 device=RESISTOR
-T 63400 49300 5 10 0 1 90 0 1
+T 63400 49200 5 10 0 1 90 0 1
 footprint=0.125W_Carbon_Resistor
-T 63400 49300 5 10 0 1 90 0 1
+T 63400 49200 5 10 0 1 90 0 1
 loadstatus=noload
-T 63400 49300 5 10 0 1 90 0 1
+T 63400 49200 5 10 0 1 90 0 1
 motortest=true
-T 63100 50000 5 10 1 1 180 0 1
+T 63100 49900 5 10 1 1 180 0 1
 refdes=R106
-T 62700 49500 5 10 1 1 0 0 1
+T 62700 49400 5 10 1 1 0 0 1
 value=374
 }
-C 61700 51200 1 0 1 npn.sym
+C 61700 51100 1 0 1 npn.sym
 {
-T 61100 51700 5 10 0 0 0 6 1
+T 61100 51600 5 10 0 0 0 6 1
 device=TRANSISTOR
-T 61700 51200 5 10 0 0 0 6 1
+T 61700 51100 5 10 0 0 0 6 1
 footprint=SOT23
-T 61100 51700 5 10 1 1 0 6 1
+T 61100 51600 5 10 1 1 0 6 1
 refdes=Q3
-T 61100 51500 5 10 1 1 0 6 1
+T 61100 51400 5 10 1 1 0 6 1
 value=MMBT2222A
 }
-N 59300 52500 61900 52500 4
-N 61900 52500 61900 52100 4
-N 61900 52100 63600 52100 4
-N 59300 52900 62300 52900 4
-N 62300 52900 62300 52500 4
-N 62300 52500 63600 52500 4
-N 59300 53300 62700 53300 4
-N 62700 52900 62700 53300 4
-N 62700 52900 63600 52900 4
-N 59300 53700 63100 53700 4
-N 63100 53700 63100 53300 4
-N 63100 53300 63600 53300 4
-N 63500 54000 63500 53700 4
-N 61200 52200 61200 54900 4
-N 61200 51200 59700 51200 4
-N 59300 52100 59700 52100 4
-N 59700 52100 59700 51200 4
-N 58800 51300 59700 51300 4
-N 57000 54900 57000 56800 4
-N 69900 55600 73100 55600 4
-{
-T 71400 55650 5 10 1 1 0 0 1
+N 59300 52400 61900 52400 4
+N 61900 52400 61900 52000 4
+N 61900 52000 63600 52000 4
+N 59300 52800 62300 52800 4
+N 62300 52800 62300 52400 4
+N 62300 52400 63600 52400 4
+N 59300 53200 62700 53200 4
+N 62700 52800 62700 53200 4
+N 62700 52800 63600 52800 4
+N 59300 53600 63100 53600 4
+N 63100 53600 63100 53200 4
+N 63100 53200 63600 53200 4
+N 63500 53900 63500 53600 4
+N 61200 52100 61200 54800 4
+N 61200 51100 59700 51100 4
+N 59300 52000 59700 52000 4
+N 59700 52000 59700 51100 4
+N 58800 51200 59700 51200 4
+N 57000 54800 57000 56700 4
+N 69900 55500 73100 55500 4
+{
+T 71400 55550 5 10 1 1 0 0 1
 netname=pressure
 }
-N 67600 50900 67700 50900 4
-N 67600 50100 67700 50100 4
-N 67700 50100 67700 53500 4
-N 73100 55200 72300 55200 4
-N 72300 48300 72300 55200 4
-N 73100 54400 72300 54400 4
-N 72300 52800 73100 52800 4
-C 82000 54200 1 0 0 gnd.sym
-N 82100 54100 80900 54100 4
-{
-T 80900 54150 5 10 1 1 0 0 1
+N 67600 50800 67700 50800 4
+N 67600 50000 67700 50000 4
+N 67700 50000 67700 53400 4
+N 73100 55100 72300 55100 4
+N 72300 48200 72300 55100 4
+N 73100 54300 72300 54300 4
+N 72300 52700 73100 52700 4
+C 82000 54100 1 0 0 gnd.sym
+N 82100 54000 80900 54000 4
+{
+T 80900 54050 5 10 1 1 0 0 1
 netname=adc_miso
 }
-N 82100 52900 80900 52900 4
+N 82100 52800 80900 52800 4
 {
-T 80900 52950 5 10 1 1 0 0 1
+T 80900 52850 5 10 1 1 0 0 1
 netname=adc_mosi
 }
-N 82100 52500 80900 52500 4
+N 82100 52400 80900 52400 4
 {
-T 80900 52700 5 10 1 1 180 6 1
+T 80900 52600 5 10 1 1 180 6 1
 netname=adc_reset
 }
-N 82100 53700 80900 53700 4
+N 82100 53600 80900 53600 4
 {
-T 80900 53900 5 10 1 1 180 6 1
+T 80900 53800 5 10 1 1 180 6 1
 netname=adc_sck
 }
-N 82100 53300 80900 53300 4
+N 82100 53200 80900 53200 4
 {
-T 80900 53500 5 10 1 1 180 6 1
+T 80900 53400 5 10 1 1 180 6 1
 netname=adc_cs
 }
-N 73100 53600 72300 53600 4
-N 71400 54000 73100 54000 4
+N 73100 53500 72300 53500 4
+N 71400 53900 73100 53900 4
 {
-T 71400 54050 5 10 1 1 0 0 1
+T 71400 53950 5 10 1 1 0 0 1
 netname=analog3
 }
-N 73100 53200 71400 53200 4
+N 73100 53100 71400 53100 4
 {
-T 71400 53250 5 10 1 1 0 0 1
+T 71400 53150 5 10 1 1 0 0 1
 netname=analog4
 }
-N 70800 52600 70800 54800 4
-C 73100 48200 1 0 0 ADS8684.sym
+N 70800 52500 70800 54700 4
+C 73100 48100 1 0 0 ADS8684.sym
 {
-T 77500 49100 5 10 0 0 0 0 1
+T 77500 49000 5 10 0 0 0 0 1
 device=IC
-T 77500 49400 5 10 0 0 0 0 1
+T 77500 49300 5 10 0 0 0 0 1
 footprint=TSSOP38
-T 73500 56000 5 10 1 1 0 0 1
+T 73500 55900 5 10 1 1 0 0 1
 refdes=U7
-T 76305 56000 5 10 1 1 0 6 1
+T 76305 55900 5 10 1 1 0 6 1
 value=ADS8684
 }
-C 72600 48300 1 0 0 nc-left.sym
+C 72600 48200 1 0 0 nc-left.sym
 {
-T 72600 48700 5 10 0 0 0 0 1
+T 72600 48600 5 10 0 0 0 0 1
 value=NoConnection
-T 72600 49100 5 10 0 0 0 0 1
+T 72600 49000 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 72600 49500 1 0 0 nc-left.sym
+C 72600 49400 1 0 0 nc-left.sym
 {
-T 72600 49900 5 10 0 0 0 0 1
+T 72600 49800 5 10 0 0 0 0 1
 value=NoConnection
-T 72600 50300 5 10 0 0 0 0 1
+T 72600 50200 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 72600 49900 1 0 0 nc-left.sym
+C 72600 49800 1 0 0 nc-left.sym
 {
-T 72600 50300 5 10 0 0 0 0 1
+T 72600 50200 5 10 0 0 0 0 1
 value=NoConnection
-T 72600 50700 5 10 0 0 0 0 1
+T 72600 50600 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 72600 50300 1 0 0 nc-left.sym
+C 72600 50200 1 0 0 nc-left.sym
 {
-T 72600 50700 5 10 0 0 0 0 1
+T 72600 50600 5 10 0 0 0 0 1
 value=NoConnection
-T 72600 51100 5 10 0 0 0 0 1
+T 72600 51000 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 72600 50700 1 0 0 nc-left.sym
+C 72600 50600 1 0 0 nc-left.sym
 {
-T 72600 51100 5 10 0 0 0 0 1
+T 72600 51000 5 10 0 0 0 0 1
 value=NoConnection
-T 72600 51500 5 10 0 0 0 0 1
+T 72600 51400 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 72600 51100 1 0 0 nc-left.sym
+C 72600 51000 1 0 0 nc-left.sym
 {
-T 72600 51500 5 10 0 0 0 0 1
+T 72600 51400 5 10 0 0 0 0 1
 value=NoConnection
-T 72600 51900 5 10 0 0 0 0 1
+T 72600 51800 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 72600 51500 1 0 0 nc-left.sym
+C 72600 51400 1 0 0 nc-left.sym
 {
-T 72600 51900 5 10 0 0 0 0 1
+T 72600 51800 5 10 0 0 0 0 1
 value=NoConnection
-T 72600 52300 5 10 0 0 0 0 1
+T 72600 52200 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 72600 51900 1 0 0 nc-left.sym
+C 72600 51800 1 0 0 nc-left.sym
 {
-T 72600 52300 5 10 0 0 0 0 1
+T 72600 52200 5 10 0 0 0 0 1
 value=NoConnection
-T 72600 52700 5 10 0 0 0 0 1
+T 72600 52600 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 72600 52300 1 0 0 nc-left.sym
+C 72600 52200 1 0 0 nc-left.sym
 {
-T 72600 52700 5 10 0 0 0 0 1
+T 72600 52600 5 10 0 0 0 0 1
 value=NoConnection
-T 72600 53100 5 10 0 0 0 0 1
+T 72600 53000 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-C 78100 55800 1 180 0 capacitor.sym
+C 78100 55700 1 180 0 capacitor.sym
 {
-T 77900 55100 5 10 0 0 180 0 1
+T 77900 55000 5 10 0 0 180 0 1
 device=CAPACITOR
-T 77900 54900 5 10 0 0 180 0 1
+T 77900 54800 5 10 0 0 180 0 1
 symversion=0.1
-T 78100 55800 5 10 0 1 90 0 1
+T 78100 55700 5 10 0 1 90 0 1
 footprint=0805
-T 77500 55700 5 10 1 1 0 6 1
+T 77500 55600 5 10 1 1 0 6 1
 refdes=C107
-T 77800 55700 5 10 1 1 0 0 1
+T 77800 55600 5 10 1 1 0 0 1
 value=10uF
 }
-C 79800 55400 1 180 0 capacitor.sym
+C 79800 55300 1 180 0 capacitor.sym
 {
-T 79600 54700 5 10 0 0 180 0 1
+T 79600 54600 5 10 0 0 180 0 1
 device=CAPACITOR
-T 79600 54500 5 10 0 0 180 0 1
+T 79600 54400 5 10 0 0 180 0 1
 symversion=0.1
-T 79800 55400 5 10 0 1 90 0 1
+T 79800 55300 5 10 0 1 90 0 1
 footprint=0603
-T 79200 55300 5 10 1 1 0 6 1
+T 79200 55200 5 10 1 1 0 6 1
 refdes=C108
-T 79500 55300 5 10 1 1 0 0 1
+T 79500 55200 5 10 1 1 0 0 1
 value=1uF
 }
-N 76700 55600 77200 55600 4
-N 76900 55600 76900 55900 4
-N 76700 48400 76900 48400 4
-N 76700 50800 76900 50800 4
-N 76700 50400 76900 50400 4
-N 76700 50000 76900 50000 4
-N 76700 49600 76900 49600 4
-N 76700 49200 76900 49200 4
-C 79800 55000 1 180 0 capacitor.sym
-{
-T 79600 54300 5 10 0 0 180 0 1
+N 76700 55500 77200 55500 4
+N 76900 55500 76900 55800 4
+N 76700 48300 76900 48300 4
+N 76700 50700 76900 50700 4
+N 76700 50300 76900 50300 4
+N 76700 49900 76900 49900 4
+N 76700 49500 76900 49500 4
+N 76700 49100 76900 49100 4
+C 79800 54900 1 180 0 capacitor.sym
+{
+T 79600 54200 5 10 0 0 180 0 1
 device=CAPACITOR
-T 79600 54100 5 10 0 0 180 0 1
+T 79600 54000 5 10 0 0 180 0 1
 symversion=0.1
-T 79800 55000 5 10 0 1 90 0 1
+T 79800 54900 5 10 0 1 90 0 1
 footprint=0603
-T 79200 54900 5 10 1 1 0 6 1
+T 79200 54800 5 10 1 1 0 6 1
 refdes=C109
-T 79500 54900 5 10 1 1 0 0 1
+T 79500 54800 5 10 1 1 0 0 1
 value=1uF
 }
-N 76700 55200 78900 55200 4
-N 76700 54800 78900 54800 4
-N 78500 56800 78500 55200 4
-N 78500 55200 78500 54800 4
-C 79900 54400 1 0 0 gnd.sym
-N 79800 55200 80000 55200 4
-N 80000 55200 80000 54700 4
-N 79800 54800 80000 54800 4
-C 72200 48000 1 0 0 gnd.sym
-C 77300 51200 1 270 0 capacitor.sym
-{
-T 78000 51000 5 10 0 0 270 0 1
+N 76700 55100 78900 55100 4
+N 76700 54700 78900 54700 4
+N 78500 56700 78500 55100 4
+N 78500 55100 78500 54700 4
+C 79900 54300 1 0 0 gnd.sym
+N 79800 55100 80000 55100 4
+N 80000 55100 80000 54600 4
+N 79800 54700 80000 54700 4
+C 72200 47900 1 0 0 gnd.sym
+C 77300 51100 1 270 0 capacitor.sym
+{
+T 78000 50900 5 10 0 0 270 0 1
 device=CAPACITOR
-T 78200 51000 5 10 0 0 270 0 1
+T 78200 50900 5 10 0 0 270 0 1
 symversion=0.1
-T 77300 51200 5 10 0 1 180 0 1
+T 77300 51100 5 10 0 1 180 0 1
 footprint=0603
-T 77600 50500 5 10 1 1 0 0 1
+T 77600 50400 5 10 1 1 0 0 1
 refdes=C102
-T 77600 50900 5 10 1 1 0 0 1
+T 77600 50800 5 10 1 1 0 0 1
 value=1uF
 }
-C 78200 51200 1 270 0 capacitor.sym
+C 78200 51100 1 270 0 capacitor.sym
 {
-T 78900 51000 5 10 0 0 270 0 1
+T 78900 50900 5 10 0 0 270 0 1
 device=CAPACITOR
-T 79100 51000 5 10 0 0 270 0 1
+T 79100 50900 5 10 0 0 270 0 1
 symversion=0.1
-T 78200 51200 5 10 0 1 180 0 1
+T 78200 51100 5 10 0 1 180 0 1
 footprint=1210
-T 78500 50500 5 10 1 1 0 0 1
+T 78500 50400 5 10 1 1 0 0 1
 refdes=C110
-T 78500 50900 5 10 1 1 0 0 1
+T 78500 50800 5 10 1 1 0 0 1
 value=22uF
 }
-N 76700 51200 78400 51200 4
-C 79500 50300 1 90 0 capacitor.sym
+N 76700 51100 78400 51100 4
+C 79500 50200 1 90 0 capacitor.sym
 {
-T 78800 50500 5 10 0 0 90 0 1
+T 78800 50400 5 10 0 0 90 0 1
 device=CAPACITOR
-T 78600 50500 5 10 0 0 90 0 1
+T 78600 50400 5 10 0 0 90 0 1
 symversion=0.1
-T 79500 50300 5 10 0 1 0 0 1
+T 79500 50200 5 10 0 1 0 0 1
 footprint=0805
-T 79400 50500 5 10 1 1 0 0 1
+T 79400 50400 5 10 1 1 0 0 1
 refdes=C111
-T 79400 50900 5 10 1 1 0 0 1
+T 79400 50800 5 10 1 1 0 0 1
 value=10uF
 }
-N 76700 51600 79300 51600 4
-N 79300 51600 79300 51200 4
-C 79200 50000 1 0 0 gnd.sym
-C 82100 52400 1 0 0 conn-6.sym
+N 76700 51500 79300 51500 4
+N 79300 51500 79300 51100 4
+C 79200 49900 1 0 0 gnd.sym
+C 82100 52300 1 0 0 conn-6.sym
 {
-T 82100 52400 5 10 0 0 0 0 1
+T 82100 52300 5 10 0 0 0 0 1
 footprint=50mil6pin
-T 82455 54695 5 10 1 1 0 0 1
+T 82455 54595 5 10 1 1 0 0 1
 refdes=J4
 }
-N 76700 52000 76900 52000 4
-N 73100 48800 72300 48800 4
-C 72600 49100 1 0 0 nc-left.sym
+N 76700 51900 76900 51900 4
+N 73100 48700 72300 48700 4
+C 72600 49000 1 0 0 nc-left.sym
 {
-T 72600 49500 5 10 0 0 0 0 1
+T 72600 49400 5 10 0 0 0 0 1
 value=NoConnection
-T 72600 49900 5 10 0 0 0 0 1
+T 72600 49800 5 10 0 0 0 0 1
 device=DRC_Directive
 }
-N 76700 52400 76900 52400 4
-C 78300 50000 1 0 0 gnd.sym
-C 77400 50000 1 0 0 gnd.sym
-N 59300 52500 59300 52100 4
-C 69800 52600 1 90 0 conn-2.sym
+N 76700 52300 76900 52300 4
+C 78300 49900 1 0 0 gnd.sym
+C 77400 49900 1 0 0 gnd.sym
+N 59300 52400 59300 52000 4
+C 69800 52500 1 90 0 conn-2.sym
 {
-T 69800 52600 5 10 0 1 0 0 1
+T 69800 52500 5 10 0 1 0 0 1
 footprint=100mil2pin
-T 69205 53445 5 10 1 1 0 0 1
+T 69205 53345 5 10 1 1 0 0 1
 refdes=J7
 }
-N 70800 52600 69700 52600 4
-C 71000 51700 1 90 0 zener.sym
+N 70800 52500 69700 52500 4
+C 71000 51600 1 90 0 zener.sym
 {
-T 70400 52100 5 10 0 0 90 0 1
+T 70400 52000 5 10 0 0 90 0 1
 device=DIODE
-T 71000 51700 5 10 0 1 0 0 1
+T 71000 51600 5 10 0 1 0 0 1
 footprint=0805diode
-T 70500 51900 5 10 1 1 0 6 1
+T 70500 51800 5 10 1 1 0 6 1
 refdes=Z1
-T 70500 52200 5 10 1 1 0 6 1
+T 70500 52100 5 10 1 1 0 6 1
 value=5.1V
 }
-C 70700 51400 1 0 0 gnd.sym
-C 68300 52600 1 90 0 resistor.sym
+C 70700 51300 1 0 0 gnd.sym
+C 68300 52500 1 90 0 resistor.sym
 {
-T 67900 52900 5 10 0 0 90 0 1
+T 67900 52800 5 10 0 0 90 0 1
 device=RESISTOR
-T 68300 52600 5 10 0 1 0 0 1
+T 68300 52500 5 10 0 1 0 0 1
 footprint=0402
-T 68400 53100 5 10 1 1 0 0 1
+T 68400 53000 5 10 1 1 0 0 1
 refdes=R18
-T 68400 52800 5 10 1 1 0 0 1
+T 68400 52700 5 10 1 1 0 0 1
 value=5.6k
 }
-C 68300 51700 1 90 0 resistor.sym
+C 68300 51600 1 90 0 resistor.sym
 {
-T 67900 52000 5 10 0 0 90 0 1
+T 67900 51900 5 10 0 0 90 0 1
 device=RESISTOR
-T 68300 51700 5 10 0 1 0 0 1
+T 68300 51600 5 10 0 1 0 0 1
 footprint=0402
-T 68400 52200 5 10 1 1 0 0 1
+T 68400 52100 5 10 1 1 0 0 1
 refdes=R19
-T 68400 51900 5 10 1 1 0 0 1
+T 68400 51800 5 10 1 1 0 0 1
 value=10k
 }
-N 68200 53500 67700 53500 4
-C 68100 51400 1 0 0 gnd.sym
-N 68200 52600 69300 52600 4
-T 67900 55700 9 10 1 0 0 0 2
+N 68200 53400 67700 53400 4
+C 68100 51300 1 0 0 gnd.sym
+N 68200 52500 69300 52500 4
+T 67900 55600 9 10 1 0 0 0 2
 5V Pressure
 Sensor Only
-T 67900 55700 9 10 1 0 0 0 2
+T 67900 55600 9 10 1 0 0 0 2
 5V Pressure
 Sensor Only
-T 66800 55000 9 10 1 0 0 0 2
+T 66800 54900 9 10 1 0 0 0 2
 Pressure sensor output
 assumed to be 0.5-4.5V.
-T 59200 48400 9 10 1 0 0 0 9
+T 59200 48300 9 10 1 0 0 0 9
 R106 sets gain, see INA125
 data sheet for details.
 
@@ -1720,9 +1720,9 @@ needs gain 167 to optimally drive
 The next higher std value is 374.
 
 ADS8684 could allow a 10V range?
-T 56900 52200 9 10 1 0 0 0 1
+T 56900 52100 9 10 1 0 0 0 1
 10V default
-T 57400 49600 9 10 1 0 0 0 9
+T 57400 49500 9 10 1 0 0 0 9
 excite +
 
 input +
@@ -1732,295 +1732,295 @@ input -
 excite -
 
 shield
-T 69900 50300 9 10 1 0 0 0 5
+T 69900 50200 9 10 1 0 0 0 5
 Protect ADC input 
 should INA125 output 
 exceed 5V ADC range
 
 Could be a 10V device?
-T 68000 50100 9 10 1 0 0 0 6
+T 68000 50000 9 10 1 0 0 0 6
 resistor divider
 in case we need
 a minimum load,
 values from my
 original working
 board design
-C 75900 70700 1 0 0 gnd.sym
-N 73600 71200 72200 71200 4
+C 75500 70400 1 0 0 gnd.sym
+N 73200 70900 71800 70900 4
 {
-T 72200 71300 5 10 1 1 0 0 1
+T 71800 71000 5 10 1 1 0 0 1
 netname=fire_1
 }
-N 77100 70900 78700 70900 4
+N 76700 70600 78300 70600 4
 {
-T 78000 71000 5 10 1 1 0 0 1
+T 77600 70700 5 10 1 1 0 0 1
 netname=sense_1
 }
-C 78700 67200 1 90 0 resistor.sym
+C 78300 66900 1 90 0 resistor.sym
 {
-T 78300 67500 5 10 0 1 90 0 1
+T 77900 67200 5 10 0 1 90 0 1
 device=RESISTOR
-T 78700 67200 5 10 0 1 0 0 1
+T 78300 66900 5 10 0 1 0 0 1
 footprint=0402
-T 79200 67900 5 10 1 1 180 0 1
+T 78800 67600 5 10 1 1 180 0 1
 refdes=R25
-T 78800 67400 5 10 1 1 0 0 1
+T 78400 67100 5 10 1 1 0 0 1
 value=200k
 }
-C 78700 66100 1 90 0 resistor.sym
+C 78300 65800 1 90 0 resistor.sym
 {
-T 78300 66400 5 10 0 1 90 0 1
+T 77900 66100 5 10 0 1 90 0 1
 device=RESISTOR
-T 78700 66100 5 10 0 1 0 0 1
+T 78300 65800 5 10 0 1 0 0 1
 footprint=0402
-T 79200 66800 5 10 1 1 180 0 1
+T 78800 66500 5 10 1 1 180 0 1
 refdes=R26
-T 78800 66300 5 10 1 1 0 0 1
+T 78400 66000 5 10 1 1 0 0 1
 value=22k
 }
-N 78600 67200 78600 67000 4
-N 78600 67100 79900 67100 4
+N 78200 66900 78200 66700 4
+N 78200 66800 79500 66800 4
 {
-T 79400 67200 5 10 1 1 0 0 1
+T 79000 66900 5 10 1 1 0 0 1
 netname=sense_batt
 }
-C 78500 65800 1 0 0 gnd.sym
-C 73400 70000 1 0 0 gnd.sym
-N 76000 71800 80400 71800 4
+C 78100 65500 1 0 0 gnd.sym
+C 73000 69700 1 0 0 gnd.sym
+N 75600 71500 80000 71500 4
 {
-T 79300 71900 5 10 1 1 0 0 1
+T 78900 71600 5 10 1 1 0 0 1
 netname=fet_1
 }
-C 73600 71100 1 0 0 resistor.sym
+C 73200 70800 1 0 0 resistor.sym
 {
-T 73900 71500 5 10 0 1 0 0 1
+T 73500 71200 5 10 0 1 0 0 1
 device=RESISTOR
-T 73600 71100 5 10 0 1 90 0 1
+T 73200 70800 5 10 0 1 90 0 1
 footprint=0402
-T 74000 71500 5 10 1 1 180 0 1
+T 73600 71200 5 10 1 1 180 0 1
 refdes=R8
-T 74400 71500 5 10 1 1 180 0 1
+T 74000 71200 5 10 1 1 180 0 1
 value=1k
 }
-N 74500 71200 75500 71200 4
-C 77000 71800 1 270 0 resistor.sym
+N 74100 70900 75100 70900 4
+C 76600 71500 1 270 0 resistor.sym
 {
-T 77400 71500 5 10 0 1 270 0 1
+T 77000 71200 5 10 0 1 270 0 1
 device=RESISTOR
-T 77000 71800 5 10 0 1 270 0 1
+T 76600 71500 5 10 0 1 270 0 1
 footprint=0402
-T 77300 71400 5 10 1 1 0 0 1
+T 76900 71100 5 10 1 1 0 0 1
 refdes=R14
-T 77300 71100 5 10 1 1 0 0 1
+T 76900 70800 5 10 1 1 0 0 1
 value=200k
 }
-C 77000 69700 1 0 0 gnd.sym
-C 77200 70000 1 90 0 resistor.sym
+C 76600 69400 1 0 0 gnd.sym
+C 76800 69700 1 90 0 resistor.sym
 {
-T 76800 70300 5 10 0 1 90 0 1
+T 76400 70000 5 10 0 1 90 0 1
 device=RESISTOR
-T 77200 69995 5 10 0 1 90 0 1
+T 76800 69695 5 10 0 1 90 0 1
 footprint=0402
-T 77300 70500 5 10 1 1 0 0 1
+T 76900 70200 5 10 1 1 0 0 1
 refdes=R20
-T 77300 70200 5 10 1 1 0 0 1
+T 76900 69900 5 10 1 1 0 0 1
 value=22k
 }
-C 73600 70300 1 90 0 resistor.sym
+C 73200 70000 1 90 0 resistor.sym
 {
-T 73200 70600 5 10 0 1 90 0 1
+T 72800 70300 5 10 0 1 90 0 1
 device=RESISTOR
-T 73600 70295 5 10 0 1 90 0 1
+T 73200 69995 5 10 0 1 90 0 1
 footprint=0402
-T 73300 71000 5 10 1 1 180 0 1
+T 72900 70700 5 10 1 1 180 0 1
 refdes=R501
-T 73000 70500 5 10 1 1 0 0 1
+T 72600 70200 5 10 1 1 0 0 1
 value=3.3k
 }
-C 73600 72800 1 0 0 3.3V-plus.sym
-N 72200 72200 73300 72200 4
+C 73200 72500 1 0 0 3.3V-plus.sym
+N 71800 71900 72900 71900 4
 {
-T 72200 72300 5 10 1 1 0 0 1
+T 71800 72000 5 10 1 1 0 0 1
 netname=cmp_rail
 }
-N 72200 72600 73300 72600 4
+N 71800 72300 72900 72300 4
 {
-T 72200 72700 5 10 1 1 0 0 1
+T 71800 72400 5 10 1 1 0 0 1
 netname=cmp_ldo_in
 }
-C 73300 72000 1 0 0 opamp-dual.sym
+C 72900 71700 1 0 0 opamp-dual.sym
 {
-T 74400 73300 5 10 0 1 0 0 1
+T 74000 73000 5 10 0 1 0 0 1
 device=IC
-T 73300 72000 5 10 0 1 0 0 1
+T 72900 71700 5 10 0 1 0 0 1
 slot=2
-T 73300 72000 5 10 0 1 0 0 1
+T 72900 71700 5 10 0 1 0 0 1
 footprint=8ufson2x2
-T 74100 72700 5 10 1 1 0 0 1
+T 73700 72400 5 10 1 1 0 0 1
 refdes=U13
-T 74100 72000 5 10 1 1 0 0 1
+T 73700 71700 5 10 1 1 0 0 1
 value=LM293
 }
-C 73700 71700 1 0 0 gnd.sym
-N 74300 72400 74800 72400 4
-N 74800 72400 74800 71200 4
-C 80300 67700 1 0 0 gnd.sym
-N 80400 69800 78600 69800 4
+C 73300 71400 1 0 0 gnd.sym
+N 73900 72100 74400 72100 4
+N 74400 72100 74400 70900 4
+C 79900 67400 1 0 0 gnd.sym
+N 80000 69500 78200 69500 4
 {
-T 79300 69900 5 10 1 1 0 0 1
+T 78900 69600 5 10 1 1 0 0 1
 netname=v_lipo
 }
-N 79300 70800 80400 70800 4
+N 78900 70500 80000 70500 4
 {
-T 79300 70900 5 10 1 1 0 0 1
+T 78900 70600 5 10 1 1 0 0 1
 netname=v_pyro
 }
-C 75500 71800 1 270 0 n-fet.sym
+C 75100 71500 1 270 0 n-fet.sym
 {
-T 75400 72100 5 10 0 0 270 0 1
+T 75000 71800 5 10 0 0 270 0 1
 device=MOSFET
-T 75470 71805 5 10 0 1 270 0 1
+T 75070 71505 5 10 0 1 270 0 1
 footprint=TO252FET
-T 75500 71900 5 10 1 1 0 0 1
+T 75100 71600 5 10 1 1 0 0 1
 refdes=Q1
-T 75300 72300 5 10 1 1 0 0 1
+T 74900 72000 5 10 1 1 0 0 1
 value=IRLR8743PbF
 }
-C 80400 69700 1 0 0 TE1217861.sym
+C 80000 69400 1 0 0 TE1217861.sym
 {
-T 81195 69700 5 10 0 1 0 0 1
+T 80795 69400 5 10 0 1 0 0 1
 footprint=TE1217861
-T 83150 68000 5 10 0 1 0 0 1
+T 82750 67700 5 10 0 1 0 0 1
 device=CONNECTOR
-T 81305 69720 5 10 1 1 0 0 1
+T 80905 69420 5 10 1 1 0 0 1
 refdes=J23
-T 80845 69725 5 10 1 1 0 0 1
+T 80445 69425 5 10 1 1 0 0 1
 value=0.25
 }
-C 80400 69300 1 0 0 TE1217861.sym
+C 80000 69000 1 0 0 TE1217861.sym
 {
-T 81195 69300 5 10 0 1 0 0 1
+T 80795 69000 5 10 0 1 0 0 1
 footprint=TE1217861
-T 83150 67600 5 10 0 1 0 0 1
+T 82750 67300 5 10 0 1 0 0 1
 device=CONNECTOR
-T 81305 69320 5 10 1 1 0 0 1
+T 80905 69020 5 10 1 1 0 0 1
 refdes=J22
-T 80845 69325 5 10 1 1 0 0 1
+T 80445 69025 5 10 1 1 0 0 1
 value=0.25
 }
-C 80400 68300 1 0 0 TE1217861.sym
+C 80000 68000 1 0 0 TE1217861.sym
 {
-T 81195 68300 5 10 0 1 0 0 1
+T 80795 68000 5 10 0 1 0 0 1
 footprint=TE1217861
-T 83150 66600 5 10 0 1 0 0 1
+T 82750 66300 5 10 0 1 0 0 1
 device=CONNECTOR
-T 81305 68320 5 10 1 1 0 0 1
+T 80905 68020 5 10 1 1 0 0 1
 refdes=J21
-T 80845 68325 5 10 1 1 0 0 1
+T 80445 68025 5 10 1 1 0 0 1
 value=0.25
 }
-C 80400 67900 1 0 0 TE1217861.sym
+C 80000 67600 1 0 0 TE1217861.sym
 {
-T 81195 67900 5 10 0 1 0 0 1
+T 80795 67600 5 10 0 1 0 0 1
 footprint=TE1217861
-T 83150 66200 5 10 0 1 0 0 1
+T 82750 65900 5 10 0 1 0 0 1
 device=CONNECTOR
-T 81305 67920 5 10 1 1 0 0 1
+T 80905 67620 5 10 1 1 0 0 1
 refdes=J20
-T 80845 67925 5 10 1 1 0 0 1
+T 80445 67625 5 10 1 1 0 0 1
 value=0.25
 }
-C 80400 71700 1 0 0 TE1217861.sym
+C 80000 71400 1 0 0 TE1217861.sym
 {
-T 81195 71700 5 10 0 1 0 0 1
+T 80795 71400 5 10 0 1 0 0 1
 footprint=TE1217861
-T 83150 70000 5 10 0 1 0 0 1
+T 82750 69700 5 10 0 1 0 0 1
 device=CONNECTOR
-T 81305 71720 5 10 1 1 0 0 1
+T 80905 71420 5 10 1 1 0 0 1
 refdes=J27
-T 80845 71725 5 10 1 1 0 0 1
+T 80445 71425 5 10 1 1 0 0 1
 value=0.25
 }
-C 80400 71300 1 0 0 TE1217861.sym
+C 80000 71000 1 0 0 TE1217861.sym
 {
-T 81195 71300 5 10 0 1 0 0 1
+T 80795 71000 5 10 0 1 0 0 1
 footprint=TE1217861
-T 83150 69600 5 10 0 1 0 0 1
+T 82750 69300 5 10 0 1 0 0 1
 device=CONNECTOR
-T 81305 71320 5 10 1 1 0 0 1
+T 80905 71020 5 10 1 1 0 0 1
 refdes=J26
-T 80845 71325 5 10 1 1 0 0 1
+T 80445 71025 5 10 1 1 0 0 1
 value=0.25
 }
-C 80400 70700 1 0 0 TE1217861.sym
+C 80000 70400 1 0 0 TE1217861.sym
 {
-T 81195 70700 5 10 0 1 0 0 1
+T 80795 70400 5 10 0 1 0 0 1
 footprint=TE1217861
-T 83150 69000 5 10 0 1 0 0 1
+T 82750 68700 5 10 0 1 0 0 1
 device=CONNECTOR
-T 81305 70720 5 10 1 1 0 0 1
+T 80905 70420 5 10 1 1 0 0 1
 refdes=J25
-T 80845 70725 5 10 1 1 0 0 1
+T 80445 70425 5 10 1 1 0 0 1
 value=0.25
 }
-C 80400 70300 1 0 0 TE1217861.sym
+C 80000 70000 1 0 0 TE1217861.sym
 {
-T 81195 70300 5 10 0 1 0 0 1
+T 80795 70000 5 10 0 1 0 0 1
 footprint=TE1217861
-T 83150 68600 5 10 0 1 0 0 1
+T 82750 68300 5 10 0 1 0 0 1
 device=CONNECTOR
-T 81305 70320 5 10 1 1 0 0 1
+T 80905 70020 5 10 1 1 0 0 1
 refdes=J24
-T 80845 70325 5 10 1 1 0 0 1
+T 80445 70025 5 10 1 1 0 0 1
 value=0.25
 }
-N 80400 69800 80400 70400 4
-N 80400 70800 80400 71400 4
-N 78600 69800 78600 68100 4
-C 77000 72700 1 270 0 resistor.sym
+N 80000 69500 80000 70100 4
+N 80000 70500 80000 71100 4
+N 78200 69500 78200 67800 4
+C 76600 72400 1 270 0 resistor.sym
 {
-T 77400 72400 5 10 0 1 270 0 1
+T 77000 72100 5 10 0 1 270 0 1
 device=RESISTOR
-T 77000 72700 5 10 0 1 270 0 1
+T 76600 72400 5 10 0 1 270 0 1
 footprint=0402
-T 77300 72300 5 10 1 1 0 0 1
+T 76900 72000 5 10 1 1 0 0 1
 refdes=R17
-T 77300 72000 5 10 1 1 0 0 1
+T 76900 71700 5 10 1 1 0 0 1
 value=200k
 }
-N 77100 72700 76300 72700 4
+N 76700 72400 75900 72400 4
 {
-T 76800 72750 5 10 1 1 0 6 1
+T 76400 72450 5 10 1 1 0 6 1
 netname=v_lipo
 }
-N 80400 69400 80105 69400 4
-N 80105 69400 80105 69395 4
-N 80400 68400 80105 68400 4
-N 80105 68400 80105 68395 4
-N 79505 68895 79505 68000 4
-N 79505 68000 80400 68000 4
-C 79500 69400 1 180 1 p-fet.sym
+N 80000 69100 79705 69100 4
+N 79705 69100 79705 69095 4
+N 80000 68100 79705 68100 4
+N 79705 68100 79705 68095 4
+N 79105 68595 79105 67700 4
+N 79105 67700 80000 67700 4
+C 79100 69100 1 180 1 p-fet.sym
 {
-T 80405 68895 5 10 0 0 180 6 1
+T 80005 68595 5 10 0 0 180 6 1
 device=MOSFET
-T 79500 69400 5 10 0 1 0 0 1
+T 79100 69100 5 10 0 1 0 0 1
 footprint=TO252FET
-T 79505 69295 5 10 1 1 180 6 1
+T 79105 68995 5 10 1 1 180 6 1
 refdes=Q6
-T 80400 68800 5 10 1 1 0 0 1
+T 80000 68500 5 10 1 1 0 0 1
 value=IPD068P03L3GATMA1
 }
-T 80200 66500 9 10 1 0 0 0 1
+T 79800 66200 9 10 1 0 0 0 1
 Tolerate power supply up to 30V
-T 81800 71500 9 10 1 0 0 0 1
+T 81400 71200 9 10 1 0 0 0 1
 Pyro Leads
-T 81800 70500 9 10 1 0 0 0 1
+T 81400 70200 9 10 1 0 0 0 1
 Arm Switch
-T 81800 69500 9 10 1 0 0 0 1
+T 81400 69200 9 10 1 0 0 0 1
 Power Switch
-T 81800 68300 9 10 1 0 0 0 1
+T 81400 68000 9 10 1 0 0 0 1
 Battery +
-T 81800 67900 9 10 1 0 0 0 1
+T 81400 67600 9 10 1 0 0 0 1
 Battery -
 N 65400 42000 71900 42000 4
 N 67900 42000 67900 43500 4
@@ -2162,135 +2162,135 @@ Trigger comparator at 3.844V:
 3.300 * 26.1/226.1 = 0.381
 T 66000 45600 9 10 1 0 0 0 1
 re-design for AP62150 1.5A switching regulator
-C 77500 62300 1 0 0 gnd.sym
-N 73800 60300 75200 60300 4
+C 64600 71300 1 0 0 gnd.sym
+N 60900 69300 62300 69300 4
 {
-T 73800 60400 5 10 1 1 0 0 1
+T 60900 69400 5 10 1 1 0 0 1
 netname=alarm_b
 }
-C 75200 61900 1 90 0 resistor.sym
+C 62300 70900 1 90 0 resistor.sym
 {
-T 74800 62200 5 10 0 0 90 0 1
+T 61900 71200 5 10 0 0 90 0 1
 device=RESISTOR
-T 75200 61895 5 10 0 1 90 0 1
+T 62300 70895 5 10 0 1 90 0 1
 footprint=0402
-T 74900 62600 5 10 1 1 180 0 1
+T 62000 71600 5 10 1 1 180 0 1
 refdes=R500
-T 74600 62100 5 10 1 1 0 0 1
+T 61700 71100 5 10 1 1 0 0 1
 value=3.3k
 }
-C 75000 61600 1 0 0 gnd.sym
-C 75200 62700 1 0 0 resistor.sym
+C 62100 70600 1 0 0 gnd.sym
+C 62300 71700 1 0 0 resistor.sym
 {
-T 75500 63100 5 10 0 0 0 0 1
+T 62600 72100 5 10 0 0 0 0 1
 device=RESISTOR
-T 75200 62700 5 10 0 0 90 0 1
+T 62300 71700 5 10 0 0 90 0 1
 footprint=0402
-T 75600 63100 5 10 1 1 180 0 1
+T 62700 72100 5 10 1 1 180 0 1
 refdes=R7
-T 76000 63100 5 10 1 1 180 0 1
+T 63100 72100 5 10 1 1 180 0 1
 value=1k
 }
-N 76100 62800 76600 62800 4
-C 76600 62500 1 0 0 FDS9926A.sym
+N 63200 71800 63700 71800 4
+C 63700 71500 1 0 0 FDS9926A.sym
 {
-T 76638 62508 5 10 0 1 0 0 1
+T 63738 71508 5 10 0 1 0 0 1
 device=MOSFET
-T 76295 62470 5 10 0 1 0 0 1
+T 63395 71470 5 10 0 1 0 0 1
 footprint=1212-8
-T 76600 62500 5 10 0 0 0 0 1
+T 63700 71500 5 10 0 0 0 0 1
 slot=1
-T 76600 63700 5 10 1 1 0 0 1
+T 63700 72700 5 10 1 1 0 0 1
 refdes=Q2
-T 76600 62500 5 10 1 1 0 0 1
+T 63700 71500 5 10 1 1 0 0 1
 value=Si7232DN
 }
-N 77500 62800 77600 62800 4
-N 77600 62800 77600 62600 4
-N 77500 63600 77600 63600 4
-N 77600 63600 77600 64000 4
-C 77500 59800 1 0 0 gnd.sym
-N 73800 62800 75200 62800 4
+N 64600 71800 64700 71800 4
+N 64700 71800 64700 71600 4
+N 64600 72600 64700 72600 4
+N 64700 72600 64700 73000 4
+C 64600 68800 1 0 0 gnd.sym
+N 60900 71800 62300 71800 4
 {
-T 73800 62900 5 10 1 1 0 0 1
+T 60900 71900 5 10 1 1 0 0 1
 netname=alarm_a
 }
-C 75200 59400 1 90 0 resistor.sym
+C 62300 68400 1 90 0 resistor.sym
 {
-T 74800 59700 5 10 0 0 90 0 1
+T 61900 68700 5 10 0 0 90 0 1
 device=RESISTOR
-T 75200 59395 5 10 0 1 90 0 1
+T 62300 68395 5 10 0 1 90 0 1
 footprint=0402
-T 74900 60100 5 10 1 1 180 0 1
+T 62000 69100 5 10 1 1 180 0 1
 refdes=R13
-T 74600 59600 5 10 1 1 0 0 1
+T 61700 68600 5 10 1 1 0 0 1
 value=3.3k
 }
-C 75000 59100 1 0 0 gnd.sym
-C 75200 60200 1 0 0 resistor.sym
+C 62100 68100 1 0 0 gnd.sym
+C 62300 69200 1 0 0 resistor.sym
 {
-T 75500 60600 5 10 0 0 0 0 1
+T 62600 69600 5 10 0 0 0 0 1
 device=RESISTOR
-T 75200 60200 5 10 0 0 90 0 1
+T 62300 69200 5 10 0 0 90 0 1
 footprint=0402
-T 75600 60600 5 10 1 1 180 0 1
+T 62700 69600 5 10 1 1 180 0 1
 refdes=R16
-T 76000 60600 5 10 1 1 180 0 1
+T 63100 69600 5 10 1 1 180 0 1
 value=1k
 }
-N 76100 60300 76600 60300 4
-C 76600 60000 1 0 0 FDS9926A.sym
+N 63200 69300 63700 69300 4
+C 63700 69000 1 0 0 FDS9926A.sym
 {
-T 76638 60008 5 10 0 1 0 0 1
+T 63738 69008 5 10 0 1 0 0 1
 device=MOSFET
-T 76295 59970 5 10 0 1 0 0 1
+T 63395 68970 5 10 0 1 0 0 1
 footprint=1212-8
-T 76600 60000 5 10 0 0 0 0 1
+T 63700 69000 5 10 0 0 0 0 1
 slot=2
-T 76600 61200 5 10 1 1 0 0 1
+T 63700 70200 5 10 1 1 0 0 1
 refdes=Q2
-T 76600 60000 5 10 1 1 0 0 1
+T 63700 69000 5 10 1 1 0 0 1
 value=Si7232DN
 }
-N 77500 60300 77600 60300 4
-N 77600 60300 77600 60100 4
-N 77500 61100 77600 61100 4
-N 77600 61100 77600 61500 4
-N 81000 63500 79900 63500 4
+N 64600 69300 64700 69300 4
+N 64700 69300 64700 69100 4
+N 64600 70100 64700 70100 4
+N 64700 70100 64700 70500 4
+N 68100 72500 67000 72500 4
 {
-T 79900 63600 5 10 1 1 0 0 1
+T 67000 72600 5 10 1 1 0 0 1
 netname=v_lipo
 }
-N 79000 63100 81000 63100 4
+N 66100 72100 68100 72100 4
 {
-T 79900 63200 5 10 1 1 0 0 1
+T 67000 72200 5 10 1 1 0 0 1
 netname=fet_a
 }
-N 81000 62300 78500 62300 4
+N 68100 71300 65600 71300 4
 {
-T 79900 62400 5 10 1 1 0 0 1
+T 67000 71400 5 10 1 1 0 0 1
 netname=fet_b
 }
-N 80700 62700 80700 63500 4
-N 80700 62700 81000 62700 4
-N 77500 64000 79000 64000 4
-N 79000 64000 79000 63100 4
-N 77500 61500 78500 61500 4
-N 78500 61500 78500 62300 4
-C 81000 62200 1 0 0 conn-4.sym
+N 67800 71700 67800 72500 4
+N 67800 71700 68100 71700 4
+N 64600 73000 66100 73000 4
+N 66100 73000 66100 72100 4
+N 64600 70500 65600 70500 4
+N 65600 70500 65600 71300 4
+C 68100 71200 1 0 0 conn-4.sym
 {
-T 81000 62200 5 10 0 1 0 0 1
+T 68100 71200 5 10 0 1 0 0 1
 footprint=tb003-500-04
-T 81000 62200 5 10 0 1 0 0 1
+T 68100 71200 5 10 0 1 0 0 1
 device=CONNECTOR
-T 81000 62200 5 10 0 1 0 0 1
+T 68100 71200 5 10 0 1 0 0 1
 value=4screws
-T 81300 63800 5 10 1 1 0 0 1
+T 68400 72800 5 10 1 1 0 0 1
 refdes=J3
 }
-T 81900 63300 9 10 1 0 0 0 1
+T 69000 72300 9 10 1 0 0 0 1
 Alarm A
-T 81900 62500 9 10 1 0 0 0 1
+T 69000 71500 9 10 1 0 0 0 1
 Alarm B
 C 59600 43000 1 90 0 resistor.sym
 {