ed44658beb28369c408dcb2694ec2a549f27d742
[fw/sdcc] / device / include / pic / pic16f628a.h
1 //
2 // Register Declarations for Microchip 16F628A Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V4585
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F628A_H
23 #define P16F628A_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PCLATH_ADDR     0x000A
36 #define INTCON_ADDR     0x000B
37 #define PIR1_ADDR       0x000C
38 #define TMR1L_ADDR      0x000E
39 #define TMR1H_ADDR      0x000F
40 #define T1CON_ADDR      0x0010
41 #define TMR2_ADDR       0x0011
42 #define T2CON_ADDR      0x0012
43 #define CCPR1L_ADDR     0x0015
44 #define CCPR1H_ADDR     0x0016
45 #define CCP1CON_ADDR    0x0017
46 #define RCSTA_ADDR      0x0018
47 #define TXREG_ADDR      0x0019
48 #define RCREG_ADDR      0x001A
49 #define CMCON_ADDR      0x001F
50 #define OPTION_REG_ADDR 0x0081
51 #define TRISA_ADDR      0x0085
52 #define TRISB_ADDR      0x0086
53 #define PIE1_ADDR       0x008C
54 #define PCON_ADDR       0x008E
55 #define PR2_ADDR        0x0092
56 #define TXSTA_ADDR      0x0098
57 #define SPBRG_ADDR      0x0099
58 #define EEDATA_ADDR     0x009A
59 #define EEADR_ADDR      0x009B
60 #define EECON1_ADDR     0x009C
61 #define EECON2_ADDR     0x009D
62 #define VRCON_ADDR      0x009F
63
64 //
65 // Memory organization.
66 //
67
68
69
70 //         LIST
71 // P16F628A.INC  Standard Header File, Version 1.10    Microchip Technology, Inc.
72 //         NOLIST
73
74 // This header file defines configurations, registers, and other useful bits of
75 // information for the PIC16F628A microcontroller.  These names are taken to match
76 // the data sheets as closely as possible.
77
78 // Note that the processor must be selected before this file is
79 // included.  The processor may be selected the following ways:
80
81 //       1. Command line switch:
82 //               C:\ MPASM MYFILE.ASM /PIC16F628A
83 //       2. LIST directive in the source file
84 //               LIST   P=PIC16F628A
85 //       3. Processor Type entry in the MPASM full-screen interface
86
87 //==========================================================================
88 //
89 //       Revision History
90 //
91 //==========================================================================
92
93 //Rev:   Date:    Reason:
94 //1.01   14 Nov 2002 Updated to reflect BOD terminology changed to BOR
95 //1.00   22 Aug 2002 Initial Release
96
97 //==========================================================================
98 //
99 //       Verify Processor
100 //
101 //==========================================================================
102
103 //        IFNDEF __16F628A
104 //            MESSG "Processor-header file mismatch.  Verify selected processor."
105 //         ENDIF
106
107 //==========================================================================
108 //
109 //       Register Definitions
110 //
111 //==========================================================================
112
113 #define W                    0x0000
114 #define F                    0x0001
115
116 //----- Register Files------------------------------------------------------
117
118 extern __sfr  __at (INDF_ADDR)                    INDF;
119 extern __sfr  __at (TMR0_ADDR)                    TMR0;
120 extern __sfr  __at (PCL_ADDR)                     PCL;
121 extern __sfr  __at (STATUS_ADDR)                  STATUS;
122 extern __sfr  __at (FSR_ADDR)                     FSR;
123 extern __sfr  __at (PORTA_ADDR)                   PORTA;
124 extern __sfr  __at (PORTB_ADDR)                   PORTB;
125 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
126 extern __sfr  __at (INTCON_ADDR)                  INTCON;
127 extern __sfr  __at (PIR1_ADDR)                    PIR1;
128 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;
129 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;
130 extern __sfr  __at (T1CON_ADDR)                   T1CON;
131 extern __sfr  __at (TMR2_ADDR)                    TMR2;
132 extern __sfr  __at (T2CON_ADDR)                   T2CON;
133 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
134 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
135 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
136 extern __sfr  __at (RCSTA_ADDR)                   RCSTA;
137 extern __sfr  __at (TXREG_ADDR)                   TXREG;
138 extern __sfr  __at (RCREG_ADDR)                   RCREG;
139 extern __sfr  __at (CMCON_ADDR)                   CMCON;
140
141 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
142 extern __sfr  __at (TRISA_ADDR)                   TRISA;
143 extern __sfr  __at (TRISB_ADDR)                   TRISB;
144 extern __sfr  __at (PIE1_ADDR)                    PIE1;
145 extern __sfr  __at (PCON_ADDR)                    PCON;
146 extern __sfr  __at (PR2_ADDR)                     PR2;
147 extern __sfr  __at (TXSTA_ADDR)                   TXSTA;
148 extern __sfr  __at (SPBRG_ADDR)                   SPBRG;
149 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
150 extern __sfr  __at (EEADR_ADDR)                   EEADR;
151 extern __sfr  __at (EECON1_ADDR)                  EECON1;
152 extern __sfr  __at (EECON2_ADDR)                  EECON2;
153 extern __sfr  __at (VRCON_ADDR)                   VRCON;
154
155 //----- STATUS Bits --------------------------------------------------------
156
157
158 //----- INTCON Bits --------------------------------------------------------
159
160
161 //----- PIR1 Bits ----------------------------------------------------------
162
163
164 //----- T1CON Bits ---------------------------------------------------------
165
166 //----- T2CON Bits ---------------------------------------------------------
167
168 //----- CCP1CON Bits ---------------------------------------------------------
169
170 //----- RCSTA Bits ---------------------------------------------------------
171
172 //----- CMCON Bits ---------------------------------------------------------
173
174
175 //----- OPTION Bits --------------------------------------------------------
176
177
178 //----- PIE1 Bits ----------------------------------------------------------
179
180
181 //----- PCON Bits ----------------------------------------------------------
182
183
184 //----- TXSTA Bits ----------------------------------------------------------
185
186 //----- EECON1 Bits ---------------------------------------------------------
187
188 //----- VRCON Bits ---------------------------------------------------------
189
190
191 //==========================================================================
192 //
193 //       RAM Definition
194 //
195 //==========================================================================
196
197 //     __MAXRAM H'01FF'
198 //     __BADRAM H'07'-H'09', H'0D', H'13'-H'14', H'1B'-H'1E'
199 //     __BADRAM H'87'-H'89', H'8D', H'8F'-H'91', H'93'-H'97', H'9E'
200 //     __BADRAM H'105', H'107'-H'109', H'10C'-H'11F', H'150'-H'16F'
201 //     __BADRAM H'185', H'187'-H'189', H'18C'-H'1EF'
202
203 //==========================================================================
204 //
205 //       Configuration Bits
206 //
207 //==========================================================================
208
209 #define _BODEN_ON            0x3FFF //Backwards compatability to 16F62X
210 #define _BODEN_OFF           0x3FBF //Backwards compatability to 16F62X
211 #define _BOREN_ON            0x3FFF
212 #define _BOREN_OFF           0x3FBF
213 #define _CP_ON               0x1FFF
214 #define _CP_OFF              0x3FFF
215 #define _DATA_CP_ON          0x3EFF
216 #define _DATA_CP_OFF         0x3FFF
217 #define _PWRTE_OFF           0x3FFF
218 #define _PWRTE_ON            0x3FF7
219 #define _WDT_ON              0x3FFF
220 #define _WDT_OFF             0x3FFB
221 #define _LVP_ON              0x3FFF
222 #define _LVP_OFF             0x3F7F
223 #define _MCLRE_ON            0x3FFF
224 #define _MCLRE_OFF           0x3FDF
225 #define _RC_OSC_CLKOUT       0x3FFF
226 #define _RC_OSC_NOCLKOUT     0x3FFE
227 #define _ER_OSC_CLKOUT       0x3FFF //Backwards compatability to 16F62X
228 #define _ER_OSC_NOCLKOUT     0x3FFE //Backwards compatability to 16F62X
229 #define _INTOSC_OSC_CLKOUT   0x3FFD
230 #define _INTOSC_OSC_NOCLKOUT 0x3FFC    
231 #define _INTRC_OSC_CLKOUT    0x3FFD //Backwards compatability to 16F62X
232 #define _INTRC_OSC_NOCLKOUT  0x3FFC //Backwards compatability to 16F62X
233 #define _EXTCLK_OSC          0x3FEF
234 #define _HS_OSC              0x3FEE
235 #define _XT_OSC              0x3FED
236 #define _LP_OSC              0x3FEC
237
238 //         LIST
239
240
241 // ----- CCP1CON bits --------------------
242 typedef union {
243   struct {
244     unsigned char CCP1M0:1;
245     unsigned char CCP1M1:1;
246     unsigned char CCP1M2:1;
247     unsigned char CCP1M3:1;
248     unsigned char CCP1Y:1;
249     unsigned char CCP1X:1;
250     unsigned char :1;
251     unsigned char :1;
252   };
253 } __CCP1CON_bits_t;
254 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
255
256 #define CCP1M0               CCP1CON_bits.CCP1M0
257 #define CCP1M1               CCP1CON_bits.CCP1M1
258 #define CCP1M2               CCP1CON_bits.CCP1M2
259 #define CCP1M3               CCP1CON_bits.CCP1M3
260 #define CCP1Y                CCP1CON_bits.CCP1Y
261 #define CCP1X                CCP1CON_bits.CCP1X
262
263 // ----- CMCON bits --------------------
264 typedef union {
265   struct {
266     unsigned char CM0:1;
267     unsigned char CM1:1;
268     unsigned char CM2:1;
269     unsigned char CIS:1;
270     unsigned char C1INV:1;
271     unsigned char C2INV:1;
272     unsigned char C1OUT:1;
273     unsigned char C2OUT:1;
274   };
275 } __CMCON_bits_t;
276 extern volatile __CMCON_bits_t __at(CMCON_ADDR) CMCON_bits;
277
278 #define CM0                  CMCON_bits.CM0
279 #define CM1                  CMCON_bits.CM1
280 #define CM2                  CMCON_bits.CM2
281 #define CIS                  CMCON_bits.CIS
282 #define C1INV                CMCON_bits.C1INV
283 #define C2INV                CMCON_bits.C2INV
284 #define C1OUT                CMCON_bits.C1OUT
285 #define C2OUT                CMCON_bits.C2OUT
286
287 // ----- EECON1 bits --------------------
288 typedef union {
289   struct {
290     unsigned char RD:1;
291     unsigned char WR:1;
292     unsigned char WREN:1;
293     unsigned char WRERR:1;
294     unsigned char :1;
295     unsigned char :1;
296     unsigned char :1;
297     unsigned char :1;
298   };
299 } __EECON1_bits_t;
300 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
301
302 #define RD                   EECON1_bits.RD
303 #define WR                   EECON1_bits.WR
304 #define WREN                 EECON1_bits.WREN
305 #define WRERR                EECON1_bits.WRERR
306
307 // ----- INTCON bits --------------------
308 typedef union {
309   struct {
310     unsigned char RBIF:1;
311     unsigned char INTF:1;
312     unsigned char T0IF:1;
313     unsigned char RBIE:1;
314     unsigned char INTE:1;
315     unsigned char T0IE:1;
316     unsigned char PEIE:1;
317     unsigned char GIE:1;
318   };
319 } __INTCON_bits_t;
320 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
321
322 #define RBIF                 INTCON_bits.RBIF
323 #define INTF                 INTCON_bits.INTF
324 #define T0IF                 INTCON_bits.T0IF
325 #define RBIE                 INTCON_bits.RBIE
326 #define INTE                 INTCON_bits.INTE
327 #define T0IE                 INTCON_bits.T0IE
328 #define PEIE                 INTCON_bits.PEIE
329 #define GIE                  INTCON_bits.GIE
330
331 // ----- OPTION_REG bits --------------------
332 typedef union {
333   struct {
334     unsigned char PS0:1;
335     unsigned char PS1:1;
336     unsigned char PS2:1;
337     unsigned char PSA:1;
338     unsigned char T0SE:1;
339     unsigned char T0CS:1;
340     unsigned char INTEDG:1;
341     unsigned char NOT_RBPU:1;
342   };
343 } __OPTION_REG_bits_t;
344 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
345
346 #define PS0                  OPTION_REG_bits.PS0
347 #define PS1                  OPTION_REG_bits.PS1
348 #define PS2                  OPTION_REG_bits.PS2
349 #define PSA                  OPTION_REG_bits.PSA
350 #define T0SE                 OPTION_REG_bits.T0SE
351 #define T0CS                 OPTION_REG_bits.T0CS
352 #define INTEDG               OPTION_REG_bits.INTEDG
353 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
354
355 // ----- PCON bits --------------------
356 typedef union {
357   struct {
358     unsigned char NOT_BO:1;
359     unsigned char NOT_POR:1;
360     unsigned char :1;
361     unsigned char OSCF:1;
362     unsigned char :1;
363     unsigned char :1;
364     unsigned char :1;
365     unsigned char :1;
366   };
367   struct {
368     unsigned char NOT_BOR:1;
369     unsigned char :1;
370     unsigned char :1;
371     unsigned char :1;
372     unsigned char :1;
373     unsigned char :1;
374     unsigned char :1;
375     unsigned char :1;
376   };
377   struct {
378     unsigned char NOT_BOD:1;
379     unsigned char :1;
380     unsigned char :1;
381     unsigned char :1;
382     unsigned char :1;
383     unsigned char :1;
384     unsigned char :1;
385     unsigned char :1;
386   };
387 } __PCON_bits_t;
388 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
389
390 #define NOT_BO               PCON_bits.NOT_BO
391 #define NOT_BOR              PCON_bits.NOT_BOR
392 #define NOT_BOD              PCON_bits.NOT_BOD
393 #define NOT_POR              PCON_bits.NOT_POR
394 #define OSCF                 PCON_bits.OSCF
395
396 // ----- PIE1 bits --------------------
397 typedef union {
398   struct {
399     unsigned char TMR1IE:1;
400     unsigned char TMR2IE:1;
401     unsigned char CCP1IE:1;
402     unsigned char :1;
403     unsigned char TXIE:1;
404     unsigned char RCIE:1;
405     unsigned char CMIE:1;
406     unsigned char EEIE:1;
407   };
408 } __PIE1_bits_t;
409 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
410
411 #define TMR1IE               PIE1_bits.TMR1IE
412 #define TMR2IE               PIE1_bits.TMR2IE
413 #define CCP1IE               PIE1_bits.CCP1IE
414 #define TXIE                 PIE1_bits.TXIE
415 #define RCIE                 PIE1_bits.RCIE
416 #define CMIE                 PIE1_bits.CMIE
417 #define EEIE                 PIE1_bits.EEIE
418
419 // ----- PIR1 bits --------------------
420 typedef union {
421   struct {
422     unsigned char TMR1IF:1;
423     unsigned char TMR2IF:1;
424     unsigned char CCP1IF:1;
425     unsigned char :1;
426     unsigned char TXIF:1;
427     unsigned char RCIF:1;
428     unsigned char CMIF:1;
429     unsigned char EEIF:1;
430   };
431 } __PIR1_bits_t;
432 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
433
434 #define TMR1IF               PIR1_bits.TMR1IF
435 #define TMR2IF               PIR1_bits.TMR2IF
436 #define CCP1IF               PIR1_bits.CCP1IF
437 #define TXIF                 PIR1_bits.TXIF
438 #define RCIF                 PIR1_bits.RCIF
439 #define CMIF                 PIR1_bits.CMIF
440 #define EEIF                 PIR1_bits.EEIF
441
442 // ----- PORTA bits --------------------
443 typedef union {
444   struct {
445     unsigned char RA0:1;
446     unsigned char RA1:1;
447     unsigned char RA2:1;
448     unsigned char RA3:1;
449     unsigned char RA4:1;
450     unsigned char RA5:1;
451     unsigned char :1;
452     unsigned char :1;
453   };
454 } __PORTA_bits_t;
455 extern volatile __PORTA_bits_t __at(PORTA_ADDR) PORTA_bits;
456
457 #define RA0                  PORTA_bits.RA0
458 #define RA1                  PORTA_bits.RA1
459 #define RA2                  PORTA_bits.RA2
460 #define RA3                  PORTA_bits.RA3
461 #define RA4                  PORTA_bits.RA4
462 #define RA5                  PORTA_bits.RA5
463
464 // ----- PORTB bits --------------------
465 typedef union {
466   struct {
467     unsigned char RB0:1;
468     unsigned char RB1:1;
469     unsigned char RB2:1;
470     unsigned char RB3:1;
471     unsigned char RB4:1;
472     unsigned char RB5:1;
473     unsigned char RB6:1;
474     unsigned char RB7:1;
475   };
476 } __PORTB_bits_t;
477 extern volatile __PORTB_bits_t __at(PORTB_ADDR) PORTB_bits;
478
479 #define RB0                  PORTB_bits.RB0
480 #define RB1                  PORTB_bits.RB1
481 #define RB2                  PORTB_bits.RB2
482 #define RB3                  PORTB_bits.RB3
483 #define RB4                  PORTB_bits.RB4
484 #define RB5                  PORTB_bits.RB5
485 #define RB6                  PORTB_bits.RB6
486 #define RB7                  PORTB_bits.RB7
487
488 // ----- RCSTA bits --------------------
489 typedef union {
490   struct {
491     unsigned char RX9D:1;
492     unsigned char OERR:1;
493     unsigned char FERR:1;
494     unsigned char ADEN:1;
495     unsigned char CREN:1;
496     unsigned char SREN:1;
497     unsigned char RX9:1;
498     unsigned char SPEN:1;
499   };
500 } __RCSTA_bits_t;
501 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
502
503 #define RX9D                 RCSTA_bits.RX9D
504 #define OERR                 RCSTA_bits.OERR
505 #define FERR                 RCSTA_bits.FERR
506 #define ADEN                 RCSTA_bits.ADEN
507 #define CREN                 RCSTA_bits.CREN
508 #define SREN                 RCSTA_bits.SREN
509 #define RX9                  RCSTA_bits.RX9
510 #define SPEN                 RCSTA_bits.SPEN
511
512 // ----- STATUS bits --------------------
513 typedef union {
514   struct {
515     unsigned char C:1;
516     unsigned char DC:1;
517     unsigned char Z:1;
518     unsigned char NOT_PD:1;
519     unsigned char NOT_TO:1;
520     unsigned char RP0:1;
521     unsigned char RP1:1;
522     unsigned char IRP:1;
523   };
524 } __STATUS_bits_t;
525 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
526
527 #define C                    STATUS_bits.C
528 #define DC                   STATUS_bits.DC
529 #define Z                    STATUS_bits.Z
530 #define NOT_PD               STATUS_bits.NOT_PD
531 #define NOT_TO               STATUS_bits.NOT_TO
532 #define RP0                  STATUS_bits.RP0
533 #define RP1                  STATUS_bits.RP1
534 #define IRP                  STATUS_bits.IRP
535
536 // ----- T1CON bits --------------------
537 typedef union {
538   struct {
539     unsigned char TMR1ON:1;
540     unsigned char TMR1CS:1;
541     unsigned char NOT_T1SYNC:1;
542     unsigned char T1OSCEN:1;
543     unsigned char T1CKPS0:1;
544     unsigned char T1CKPS1:1;
545     unsigned char :1;
546     unsigned char :1;
547   };
548 } __T1CON_bits_t;
549 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
550
551 #define TMR1ON               T1CON_bits.TMR1ON
552 #define TMR1CS               T1CON_bits.TMR1CS
553 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
554 #define T1OSCEN              T1CON_bits.T1OSCEN
555 #define T1CKPS0              T1CON_bits.T1CKPS0
556 #define T1CKPS1              T1CON_bits.T1CKPS1
557
558 // ----- T2CON bits --------------------
559 typedef union {
560   struct {
561     unsigned char T2CKPS0:1;
562     unsigned char T2CKPS1:1;
563     unsigned char TMR2ON:1;
564     unsigned char TOUTPS0:1;
565     unsigned char TOUTPS1:1;
566     unsigned char TOUTPS2:1;
567     unsigned char TOUTPS3:1;
568     unsigned char :1;
569   };
570 } __T2CON_bits_t;
571 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
572
573 #define T2CKPS0              T2CON_bits.T2CKPS0
574 #define T2CKPS1              T2CON_bits.T2CKPS1
575 #define TMR2ON               T2CON_bits.TMR2ON
576 #define TOUTPS0              T2CON_bits.TOUTPS0
577 #define TOUTPS1              T2CON_bits.TOUTPS1
578 #define TOUTPS2              T2CON_bits.TOUTPS2
579 #define TOUTPS3              T2CON_bits.TOUTPS3
580
581 // ----- TRISA bits --------------------
582 typedef union {
583   struct {
584     unsigned char TRISA0:1;
585     unsigned char TRISA1:1;
586     unsigned char TRISA2:1;
587     unsigned char TRISA3:1;
588     unsigned char TRISA4:1;
589     unsigned char TRISA5:1;
590     unsigned char :1;
591     unsigned char :1;
592   };
593 } __TRISA_bits_t;
594 extern volatile __TRISA_bits_t __at(TRISA_ADDR) TRISA_bits;
595
596 #define TRISA0               TRISA_bits.TRISA0
597 #define TRISA1               TRISA_bits.TRISA1
598 #define TRISA2               TRISA_bits.TRISA2
599 #define TRISA3               TRISA_bits.TRISA3
600 #define TRISA4               TRISA_bits.TRISA4
601 #define TRISA5               TRISA_bits.TRISA5
602
603 // ----- TRISB bits --------------------
604 typedef union {
605   struct {
606     unsigned char TRISB0:1;
607     unsigned char TRISB1:1;
608     unsigned char TRISB2:1;
609     unsigned char TRISB3:1;
610     unsigned char TRISB4:1;
611     unsigned char TRISB5:1;
612     unsigned char TRISB6:1;
613     unsigned char TRISB7:1;
614   };
615 } __TRISB_bits_t;
616 extern volatile __TRISB_bits_t __at(TRISB_ADDR) TRISB_bits;
617
618 #define TRISB0               TRISB_bits.TRISB0
619 #define TRISB1               TRISB_bits.TRISB1
620 #define TRISB2               TRISB_bits.TRISB2
621 #define TRISB3               TRISB_bits.TRISB3
622 #define TRISB4               TRISB_bits.TRISB4
623 #define TRISB5               TRISB_bits.TRISB5
624 #define TRISB6               TRISB_bits.TRISB6
625 #define TRISB7               TRISB_bits.TRISB7
626
627 // ----- TXSTA bits --------------------
628 typedef union {
629   struct {
630     unsigned char TX9D:1;
631     unsigned char TRMT:1;
632     unsigned char BRGH:1;
633     unsigned char :1;
634     unsigned char SYNC:1;
635     unsigned char TXEN:1;
636     unsigned char TX9:1;
637     unsigned char CSRC:1;
638   };
639 } __TXSTA_bits_t;
640 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
641
642 #define TX9D                 TXSTA_bits.TX9D
643 #define TRMT                 TXSTA_bits.TRMT
644 #define BRGH                 TXSTA_bits.BRGH
645 #define SYNC                 TXSTA_bits.SYNC
646 #define TXEN                 TXSTA_bits.TXEN
647 #define TX9                  TXSTA_bits.TX9
648 #define CSRC                 TXSTA_bits.CSRC
649
650 // ----- VRCON bits --------------------
651 typedef union {
652   struct {
653     unsigned char VR0:1;
654     unsigned char VR1:1;
655     unsigned char VR2:1;
656     unsigned char VR3:1;
657     unsigned char :1;
658     unsigned char VRR:1;
659     unsigned char VROE:1;
660     unsigned char VREN:1;
661   };
662 } __VRCON_bits_t;
663 extern volatile __VRCON_bits_t __at(VRCON_ADDR) VRCON_bits;
664
665 #define VR0                  VRCON_bits.VR0
666 #define VR1                  VRCON_bits.VR1
667 #define VR2                  VRCON_bits.VR2
668 #define VR3                  VRCON_bits.VR3
669 #define VRR                  VRCON_bits.VRR
670 #define VROE                 VRCON_bits.VROE
671 #define VREN                 VRCON_bits.VREN
672
673 #endif