tcl/target: replace event trace-config
[fw/openocd] / tcl / target / stm32l4x.cfg
1 # SPDX-License-Identifier: GPL-2.0-or-later
2
3 # script for stm32l4x family
4
5 #
6 # stm32l4 devices support both JTAG and SWD transports.
7 #
8 source [find target/swj-dp.tcl]
9 source [find mem_helper.tcl]
10
11 if { [info exists CHIPNAME] } {
12    set _CHIPNAME $CHIPNAME
13 } else {
14    set _CHIPNAME stm32l4x
15 }
16
17 set _ENDIAN little
18
19 # Work-area is a space in RAM used for flash programming
20 # By default use 40kB (Available RAM in smallest device STM32L412)
21 if { [info exists WORKAREASIZE] } {
22    set _WORKAREASIZE $WORKAREASIZE
23 } else {
24    set _WORKAREASIZE 0xa000
25 }
26
27 #jtag scan chain
28 if { [info exists CPUTAPID] } {
29    set _CPUTAPID $CPUTAPID
30 } else {
31    if { [using_jtag] } {
32       # See STM Document RM0351
33       # Section 44.6.3 - corresponds to Cortex-M4 r0p1
34       set _CPUTAPID 0x4ba00477
35    } {
36       set _CPUTAPID 0x2ba01477
37    }
38 }
39
40 swj_newdap $_CHIPNAME cpu -irlen 4 -ircapture 0x1 -irmask 0xf -expected-id $_CPUTAPID
41 dap create $_CHIPNAME.dap -chain-position $_CHIPNAME.cpu
42
43 if {[using_jtag]} {
44    jtag newtap $_CHIPNAME bs -irlen 5
45 }
46
47 set _TARGETNAME $_CHIPNAME.cpu
48 target create $_TARGETNAME cortex_m -endian $_ENDIAN -dap $_CHIPNAME.dap
49
50 $_TARGETNAME configure -work-area-phys 0x20000000 -work-area-size $_WORKAREASIZE -work-area-backup 0
51
52 set _FLASHNAME $_CHIPNAME.flash
53 flash bank $_FLASHNAME stm32l4x 0x08000000 0 0 0 $_TARGETNAME
54 flash bank $_CHIPNAME.otp stm32l4x 0x1fff7000 0 0 0 $_TARGETNAME
55
56 if { [info exists QUADSPI] && $QUADSPI } {
57    set a [llength [flash list]]
58    set _QSPINAME $_CHIPNAME.qspi
59    flash bank $_QSPINAME stmqspi 0x90000000 0 0 0 $_TARGETNAME 0xA0001000
60 } else {
61    if { [info exists OCTOSPI1] && $OCTOSPI1 } {
62       set a [llength [flash list]]
63       set _OCTOSPINAME1 $_CHIPNAME.octospi1
64       flash bank $_OCTOSPINAME1 stmqspi 0x90000000 0 0 0 $_TARGETNAME 0xA0001000
65    }
66    if { [info exists OCTOSPI2] && $OCTOSPI2 } {
67       set b [llength [flash list]]
68       set _OCTOSPINAME2 $_CHIPNAME.octospi2
69       flash bank $_OCTOSPINAME2 stmqspi 0x70000000 0 0 0 $_TARGETNAME 0xA0001400
70    }
71 }
72
73 # Common knowledges tells JTAG speed should be <= F_CPU/6.
74 # F_CPU after reset is MSI 4MHz, so use F_JTAG = 500 kHz to stay on
75 # the safe side.
76 #
77 # Note that there is a pretty wide band where things are
78 # more or less stable, see http://openocd.zylin.com/#/c/3366/
79 adapter speed 500
80
81 adapter srst delay 100
82 if {[using_jtag]} {
83  jtag_ntrst_delay 100
84 }
85
86 reset_config srst_nogate
87
88 if {![using_hla]} {
89    # if srst is not fitted use SYSRESETREQ to
90    # perform a soft reset
91    cortex_m reset_config sysresetreq
92 }
93
94 $_TARGETNAME configure -event examine-end {
95         # Enable debug during low power modes (uses more power)
96         # DBGMCU_CR |= DBG_STANDBY | DBG_STOP | DBG_SLEEP
97         mmw 0xE0042004 0x00000007 0
98
99         # Stop watchdog counters during halt
100         # DBGMCU_APB1_FZ |= DBG_IWDG_STOP | DBG_WWDG_STOP
101         mmw 0xE0042008 0x00001800 0
102 }
103
104 tpiu create $_CHIPNAME.tpiu -dap $_CHIPNAME.dap -ap-num 0 -baseaddr 0xE0040000
105
106 lappend _telnet_autocomplete_skip _proc_pre_enable_$_CHIPNAME.tpiu
107 proc _proc_pre_enable_$_CHIPNAME.tpiu {_chipname} {
108         targets $_chipname.cpu
109
110         if { [$_chipname.tpiu cget -protocol] eq "sync" } {
111                 switch [$_chipname.tpiu cget -port-width] {
112                         1 {
113                                 mmw 0xE0042004 0x00000060 0x000000c0
114                                 mmw 0x48001020 0x00000000 0x0000ff00
115                                 mmw 0x48001000 0x000000a0 0x000000f0
116                                 mmw 0x48001008 0x000000f0 0x00000000
117                           }
118                         2 {
119                                 mmw 0xE0042004 0x000000a0 0x000000c0
120                                 mmw 0x48001020 0x00000000 0x000fff00
121                                 mmw 0x48001000 0x000002a0 0x000003f0
122                                 mmw 0x48001008 0x000003f0 0x00000000
123                           }
124                         4 {
125                                 mmw 0xE0042004 0x000000e0 0x000000c0
126                                 mmw 0x48001020 0x00000000 0x0fffff00
127                                 mmw 0x48001000 0x00002aa0 0x00003ff0
128                                 mmw 0x48001008 0x00003ff0 0x00000000
129                           }
130                 }
131         } else {
132                 mmw 0xE0042004 0x00000020 0x000000c0
133         }
134 }
135
136 $_CHIPNAME.tpiu configure -event pre-enable "_proc_pre_enable_$_CHIPNAME.tpiu $_CHIPNAME"
137
138 $_TARGETNAME configure -event reset-init {
139         # CPU comes out of reset with MSI_ON | MSI_RDY | MSI Range 6 (4 MHz).
140         # Use MSI 24 MHz clock, compliant even with VOS == 2.
141         # 3 WS compliant with VOS == 2 and 24 MHz.
142         mww 0x40022000 0x00000103   ;# FLASH_ACR = PRFTBE | 3(Latency)
143         mww 0x40021000 0x00000099   ;# RCC_CR = MSI_ON | MSIRGSEL | MSI Range 9
144
145         # Boost JTAG frequency
146         adapter speed 4000
147 }
148
149 $_TARGETNAME configure -event reset-start {
150         # Reset clock is MSI (4 MHz)
151         adapter speed 500
152 }