tcl/target: replace event trace-config
[fw/openocd] / tcl / target / stm32f4x.cfg
1 # SPDX-License-Identifier: GPL-2.0-or-later
2
3 # script for stm32f4x family
4
5 #
6 # stm32f4 devices support both JTAG and SWD transports.
7 #
8 source [find target/swj-dp.tcl]
9 source [find mem_helper.tcl]
10
11 if { [info exists CHIPNAME] } {
12    set _CHIPNAME $CHIPNAME
13 } else {
14    set _CHIPNAME stm32f4x
15 }
16
17 set _ENDIAN little
18
19 # Work-area is a space in RAM used for flash programming
20 # By default use 32kB (Available RAM in smallest device STM32F410)
21 if { [info exists WORKAREASIZE] } {
22    set _WORKAREASIZE $WORKAREASIZE
23 } else {
24    set _WORKAREASIZE 0x8000
25 }
26
27 #jtag scan chain
28 if { [info exists CPUTAPID] } {
29    set _CPUTAPID $CPUTAPID
30 } else {
31    if { [using_jtag] } {
32       # See STM Document RM0090
33       # Section 38.6.3 - corresponds to Cortex-M4 r0p1
34       set _CPUTAPID 0x4ba00477
35    } {
36       set _CPUTAPID 0x2ba01477
37    }
38 }
39
40 swj_newdap $_CHIPNAME cpu -irlen 4 -ircapture 0x1 -irmask 0xf -expected-id $_CPUTAPID
41 dap create $_CHIPNAME.dap -chain-position $_CHIPNAME.cpu
42
43 if {[using_jtag]} {
44    jtag newtap $_CHIPNAME bs -irlen 5
45 }
46
47 set _TARGETNAME $_CHIPNAME.cpu
48 target create $_TARGETNAME cortex_m -endian $_ENDIAN -dap $_CHIPNAME.dap
49
50 $_TARGETNAME configure -work-area-phys 0x20000000 -work-area-size $_WORKAREASIZE -work-area-backup 0
51
52 set _FLASHNAME $_CHIPNAME.flash
53 flash bank $_FLASHNAME stm32f2x 0 0 0 0 $_TARGETNAME
54
55 flash bank $_CHIPNAME.otp stm32f2x 0x1fff7800 0 0 0 $_TARGETNAME
56
57 if { [info exists QUADSPI] && $QUADSPI } {
58    set a [llength [flash list]]
59    set _QSPINAME $_CHIPNAME.qspi
60    flash bank $_QSPINAME stmqspi 0x90000000 0 0 0 $_TARGETNAME 0xA0001000
61 }
62
63 # JTAG speed should be <= F_CPU/6. F_CPU after reset is 16MHz, so use F_JTAG = 2MHz
64 #
65 # Since we may be running of an RC oscilator, we crank down the speed a
66 # bit more to be on the safe side. Perhaps superstition, but if are
67 # running off a crystal, we can run closer to the limit. Note
68 # that there can be a pretty wide band where things are more or less stable.
69 adapter speed 2000
70
71 adapter srst delay 100
72 if {[using_jtag]} {
73  jtag_ntrst_delay 100
74 }
75
76 reset_config srst_nogate
77
78 if {![using_hla]} {
79    # if srst is not fitted use SYSRESETREQ to
80    # perform a soft reset
81    cortex_m reset_config sysresetreq
82 }
83
84 $_TARGETNAME configure -event examine-end {
85         # Enable debug during low power modes (uses more power)
86         # DBGMCU_CR |= DBG_STANDBY | DBG_STOP | DBG_SLEEP
87         mmw 0xE0042004 0x00000007 0
88
89         # Stop watchdog counters during halt
90         # DBGMCU_APB1_FZ |= DBG_IWDG_STOP | DBG_WWDG_STOP
91         mmw 0xE0042008 0x00001800 0
92 }
93
94 tpiu create $_CHIPNAME.tpiu -dap $_CHIPNAME.dap -ap-num 0 -baseaddr 0xE0040000
95
96 lappend _telnet_autocomplete_skip _proc_pre_enable_$_CHIPNAME.tpiu
97 proc _proc_pre_enable_$_CHIPNAME.tpiu {_chipname} {
98         targets $_chipname.cpu
99
100         if { [$_chipname.tpiu cget -protocol] eq "sync" } {
101                 switch [$_chipname.tpiu cget -port-width] {
102                         1 {
103                                 mmw 0xE0042004 0x00000060 0x000000c0
104                                 mmw 0x40021020 0x00000000 0x0000ff00
105                                 mmw 0x40021000 0x000000a0 0x000000f0
106                                 mmw 0x40021008 0x000000f0 0x00000000
107                           }
108                         2 {
109                                 mmw 0xE0042004 0x000000a0 0x000000c0
110                                 mmw 0x40021020 0x00000000 0x000fff00
111                                 mmw 0x40021000 0x000002a0 0x000003f0
112                                 mmw 0x40021008 0x000003f0 0x00000000
113                           }
114                         4 {
115                                 mmw 0xE0042004 0x000000e0 0x000000c0
116                                 mmw 0x40021020 0x00000000 0x0fffff00
117                                 mmw 0x40021000 0x00002aa0 0x00003ff0
118                                 mmw 0x40021008 0x00003ff0 0x00000000
119                           }
120                 }
121         } else {
122                 mmw 0xE0042004 0x00000020 0x000000c0
123         }
124 }
125
126 $_CHIPNAME.tpiu configure -event pre-enable "_proc_pre_enable_$_CHIPNAME.tpiu $_CHIPNAME"
127
128 $_TARGETNAME configure -event reset-init {
129         # Configure PLL to boost clock to HSI x 4 (64 MHz)
130         mww 0x40023804 0x08012008   ;# RCC_PLLCFGR 16 Mhz /8 (M) * 128 (N) /4(P)
131         mww 0x40023C00 0x00000102   ;# FLASH_ACR = PRFTBE | 2(Latency)
132         mmw 0x40023800 0x01000000 0 ;# RCC_CR |= PLLON
133         sleep 10                    ;# Wait for PLL to lock
134         mmw 0x40023808 0x00001000 0 ;# RCC_CFGR |= RCC_CFGR_PPRE1_DIV2
135         mmw 0x40023808 0x00000002 0 ;# RCC_CFGR |= RCC_CFGR_SW_PLL
136
137         # Boost JTAG frequency
138         adapter speed 8000
139 }
140
141 $_TARGETNAME configure -event reset-start {
142         # Reduce speed since CPU speed will slow down to 16MHz with the reset
143         adapter speed 2000
144 }