initial capture of part of what might become BT switch product
authorBdale Garbee <bdale@gag.com>
Wed, 5 Sep 2018 17:30:36 +0000 (12:30 -0500)
committerBdale Garbee <bdale@gag.com>
Wed, 5 Sep 2018 17:30:36 +0000 (12:30 -0500)
Makefile [new file with mode: 0644]
attribs [new file with mode: 0644]
gafrc [new file with mode: 0644]
project [new file with mode: 0644]
project.lht [new file with mode: 0644]
teleswitch.sch [new file with mode: 0644]

diff --git a/Makefile b/Makefile
new file mode 100644 (file)
index 0000000..134cf72
--- /dev/null
+++ b/Makefile
@@ -0,0 +1,13 @@
+# name of project, also used for PCB file
+PROJECT=teleswitch
+
+# list of schematic files that make up this design
+SCHEMATICS=teleswitch.sch
+
+# number of PCB layers
+LAYERS=2
+
+# sides with silkscreen, can be none|top|bottom|both
+SILK=both
+
+include ../altusmetrum/pcb-rnd.mk
diff --git a/attribs b/attribs
new file mode 100644 (file)
index 0000000..d7af178
--- /dev/null
+++ b/attribs
@@ -0,0 +1,8 @@
+device
+value
+footprint
+loadstatus
+provided
+mfg_part_number
+vendor
+vendor_part_number
diff --git a/gafrc b/gafrc
new file mode 100644 (file)
index 0000000..9e10ee9
--- /dev/null
+++ b/gafrc
@@ -0,0 +1,3 @@
+; empty the library path and populate it with only our own symbols
+(reset-component-library)
+(load "../altusmetrum/gafrc")
diff --git a/project b/project
new file mode 100644 (file)
index 0000000..0cd6b02
--- /dev/null
+++ b/project
@@ -0,0 +1,12 @@
+# List all the schematics to be netlisted and laid out on the pc board
+schematics     teleswitch.sch
+
+# for an output-name of foo, gsch2pcb generates files foo.net, foo.pcb,
+# and foo.new.pcb.  if there is no output name specified, the file names
+# are derived from the first listed schematic...
+output-name    teleswitch
+
+elements-dir ../altusmetrum/packages
+
+# stick to newlib elements, don't use the older/odder m4 stuff
+skip-m4
diff --git a/project.lht b/project.lht
new file mode 100644 (file)
index 0000000..948c273
--- /dev/null
@@ -0,0 +1,9 @@
+li:pcb-rnd-conf-v1 {
+ ha:overwrite {
+  ha:rc {
+   li:library_search_paths {
+    ../altusmetrum/packages
+   }
+  }
+ }
+}
diff --git a/teleswitch.sch b/teleswitch.sch
new file mode 100644 (file)
index 0000000..ff056fb
--- /dev/null
@@ -0,0 +1,896 @@
+v 20180820 2
+N 50500 60900 53500 60900 4
+{
+T 50500 61000 5 10 1 1 0 0 1
+netname=v_usb
+}
+N 51400 59100 61500 59100 4
+N 61500 59100 61500 60000 4
+T 79200 41800 9 30 1 0 0 0 1
+TeleSwitch
+N 55900 60900 60400 60900 4
+{
+T 59900 61000 5 10 1 1 0 0 1
+netname=v_lipo
+T 56300 61000 5 10 1 1 0 0 1
+netname=v_charge
+}
+N 58300 60300 58300 60900 4
+C 51700 47800 1 90 0 resistor.sym
+{
+T 51300 48100 5 10 0 0 90 0 1
+device=RESISTOR
+T 52100 48500 5 10 1 1 180 0 1
+refdes=R5
+T 51800 48000 5 10 1 1 0 0 1
+value=5.1k
+T 51700 47800 5 10 0 0 0 0 1
+footprint=0402
+}
+C 51700 46700 1 90 0 resistor.sym
+{
+T 51300 47000 5 10 0 0 90 0 1
+device=RESISTOR
+T 52100 47400 5 10 1 1 180 0 1
+refdes=R4
+T 51800 46900 5 10 1 1 0 0 1
+value=10k
+T 51700 46700 5 10 0 0 0 0 1
+footprint=0402
+}
+N 51600 47800 51600 47600 4
+N 51600 48700 50800 48700 4
+{
+T 50800 48800 5 10 1 1 0 0 1
+netname=v_lipo
+}
+C 51500 46400 1 0 0 gnd.sym
+N 60400 60500 60300 60500 4
+N 60300 60500 60300 60900 4
+T 82400 40400 9 10 1 0 0 0 1
+4.0
+T 80000 40400 9 10 1 0 0 0 1
+1
+T 80600 40400 9 10 1 0 0 0 1
+1
+T 77700 40400 9 10 1 0 0 0 1
+teleswitch.sch
+T 77700 40100 9 10 1 0 0 0 1
+http://altusmetrum.com/
+C 63300 60900 1 0 0 3.3V-plus.sym
+N 62500 60900 66200 60900 4
+C 63700 59900 1 90 0 capacitor.sym
+{
+T 63000 60100 5 10 0 0 90 0 1
+device=CAPACITOR
+T 63600 60500 5 10 1 1 0 0 1
+refdes=C37
+T 62800 60100 5 10 0 0 90 0 1
+symversion=0.1
+T 63600 60000 5 10 1 1 0 0 1
+value=1uF
+T 63700 59900 5 10 0 0 0 0 1
+footprint=0402
+}
+N 63500 60800 63500 60900 4
+C 63400 59600 1 0 0 gnd.sym
+C 62300 60500 1 270 0 capacitor.sym
+{
+T 63000 60300 5 10 0 0 270 0 1
+device=CAPACITOR
+T 62600 60200 5 10 1 1 0 0 1
+refdes=C38
+T 63200 60300 5 10 0 0 270 0 1
+symversion=0.1
+T 62600 59700 5 10 1 1 0 0 1
+value=10nF
+T 62300 60500 5 10 0 0 270 0 1
+footprint=0402
+}
+C 60400 60000 1 0 0 TC2185.sym
+{
+T 60795 61195 5 10 1 1 0 0 1
+refdes=U1
+T 60995 60695 5 10 0 1 0 0 1
+device=IC
+T 60395 59995 5 10 0 1 0 0 1
+footprint=SOT23-5
+T 60400 60000 5 10 1 1 0 0 1
+value=TC2185-3.3
+}
+C 62400 59300 1 0 0 gnd.sym
+N 76700 49000 75500 49000 4
+{
+T 75500 49100 5 10 1 1 0 0 1
+netname=rx2
+}
+N 76700 49400 75500 49400 4
+{
+T 75500 49500 5 10 1 1 0 0 1
+netname=tx2
+}
+N 76700 50200 75100 50200 4
+{
+T 75500 50300 5 10 1 1 0 0 1
+netname=bt_rst_n
+}
+C 76000 51800 1 0 0 3.3V-plus.sym
+C 81700 43000 1 0 0 gnd.sym
+N 76700 48200 75500 48200 4
+{
+T 75500 48300 5 10 1 1 0 0 1
+netname=cts2
+}
+N 76700 48600 75500 48600 4
+{
+T 75500 48700 5 10 1 1 0 0 1
+netname=rts2
+}
+C 50000 40000 0 0 0 title-D.sym
+N 75500 44600 76700 44600 4
+{
+T 75500 44700 5 10 1 1 0 0 1
+netname=bt_p3_2
+}
+C 76400 50900 1 90 0 capacitor.sym
+{
+T 75700 51100 5 10 0 0 90 0 1
+device=CAPACITOR
+T 76100 51700 5 10 1 1 180 0 1
+refdes=C39
+T 75500 51100 5 10 0 0 90 0 1
+symversion=0.1
+T 75700 51000 5 10 1 1 0 0 1
+value=0.1uF
+T 76400 50900 5 10 0 0 0 0 1
+footprint=0402
+}
+C 76100 50600 1 0 0 gnd.sym
+T 50000 40000 8 10 0 1 0 0 1
+value=On/Off
+C 55800 58800 1 0 0 gnd.sym
+N 55900 60100 55900 59100 4
+C 51600 59500 1 90 0 capacitor.sym
+{
+T 50900 59700 5 10 0 0 90 0 1
+device=CAPACITOR
+T 51200 60200 5 10 1 1 180 0 1
+refdes=C4
+T 50700 59700 5 10 0 0 90 0 1
+symversion=0.1
+T 50800 59600 5 10 1 1 0 0 1
+value=4.7uF
+T 51600 59500 5 10 0 0 0 0 1
+footprint=0402
+}
+N 51400 59500 51400 59100 4
+N 57100 60900 57100 60400 4
+T 13300 -8600 8 10 0 1 0 0 1
+vendor_part_number=MMA7260QT-ND
+T 13300 -8600 8 10 0 1 0 0 1
+vendor_part_number=MCP9700-E/TO-ND
+T 13300 -8600 8 10 0 1 0 0 1
+vendor_part_number=MMA7260QT-ND
+T 13300 -8600 8 10 0 1 0 0 1
+vendor_part_number=MCP9700-E/TO-ND
+C 53500 59900 1 0 0 MCP73831.sym
+{
+T 54695 61495 5 10 0 1 0 0 1
+device=IC
+T 53795 61495 5 10 1 1 0 0 1
+refdes=U2
+T 53495 57995 5 10 0 1 0 0 1
+footprint=SOT23-5
+T 54700 61500 5 10 1 1 0 0 1
+value=MCP73831
+}
+N 51400 60900 51400 60400 4
+C 56300 59400 1 90 0 resistor.sym
+{
+T 55900 59700 5 10 0 0 90 0 1
+device=RESISTOR
+T 56700 60100 5 10 1 1 180 0 1
+refdes=R35
+T 56400 59700 5 10 1 1 0 0 1
+value=2.49k
+T 56300 59400 5 10 0 1 0 0 1
+footprint=0402
+}
+N 55900 60500 56200 60500 4
+N 56200 60500 56200 60300 4
+N 56200 59400 56200 59100 4
+C 57300 59500 1 90 0 capacitor.sym
+{
+T 56600 59700 5 10 0 0 90 0 1
+device=CAPACITOR
+T 57200 60100 5 10 1 1 0 0 1
+refdes=C5
+T 56400 59700 5 10 0 0 90 0 1
+symversion=0.1
+T 57200 59600 5 10 1 1 0 0 1
+value=4.7uF
+T 57300 59500 5 10 0 0 0 0 1
+footprint=0402
+}
+C 52400 59900 1 180 1 led2.sym
+{
+T 52250 59300 5 10 1 1 180 6 1
+refdes=D1
+T 52300 59300 5 10 0 0 180 6 1
+device=LED
+T 52350 59900 5 10 0 1 180 6 1
+footprint=0605
+T 52400 59900 5 10 0 0 0 0 1
+value=dualLED
+}
+C 52000 60000 1 90 0 resistor.sym
+{
+T 51600 60300 5 10 0 0 90 0 1
+device=RESISTOR
+T 52400 60700 5 10 1 1 180 0 1
+refdes=R50
+T 52300 60400 5 10 1 1 180 0 1
+value=1k
+T 52000 60000 5 10 0 0 90 0 1
+footprint=0402
+}
+C 54000 59500 1 180 0 resistor.sym
+{
+T 53700 59100 5 10 0 0 180 0 1
+device=RESISTOR
+T 53200 59600 5 10 1 1 0 0 1
+refdes=R51
+T 53700 59600 5 10 1 1 0 0 1
+value=1k
+T 54000 59500 5 10 0 0 180 0 1
+footprint=0402
+}
+N 52200 60100 53500 60100 4
+N 53100 60100 53100 59800 4
+N 53100 59800 52800 59800 4
+N 52200 60100 52200 59400 4
+N 52400 59800 51900 59800 4
+N 51900 59800 51900 60000 4
+N 52400 59400 52200 59400 4
+C 59900 59500 1 90 0 capacitor.sym
+{
+T 59200 59700 5 10 0 0 90 0 1
+device=CAPACITOR
+T 59800 60100 5 10 1 1 0 0 1
+refdes=C6
+T 59000 59700 5 10 0 0 90 0 1
+symversion=0.1
+T 59800 59600 5 10 1 1 0 0 1
+value=1uF
+T 59900 59500 5 10 0 0 0 0 1
+footprint=0402
+}
+N 59700 60400 59700 60900 4
+C 51700 42300 1 0 1 gnd.sym
+N 51600 42600 51400 42600 4
+N 51400 42200 52500 42200 4
+{
+T 52500 42300 5 10 1 1 0 6 1
+netname=reset_n
+}
+C 81700 46500 1 0 0 nc-right.sym
+{
+T 81800 47000 5 10 0 0 0 0 1
+value=NoConnection
+T 81800 47200 5 10 0 0 0 0 1
+device=DRC_Directive
+}
+C 81700 46100 1 0 0 nc-right.sym
+{
+T 81800 46600 5 10 0 0 0 0 1
+value=NoConnection
+T 81800 46800 5 10 0 0 0 0 1
+device=DRC_Directive
+}
+C 76200 47500 1 0 0 nc-left.sym
+{
+T 76200 47900 5 10 0 0 0 0 1
+value=NoConnection
+T 76200 48300 5 10 0 0 0 0 1
+device=DRC_Directive
+}
+N 52000 45300 51400 45300 4
+{
+T 51500 45400 5 10 1 1 0 0 1
+netname=v_usb
+}
+C 51500 43400 1 0 1 gnd.sym
+C 57900 51800 1 0 0 3.3V-plus.sym
+N 58100 51200 58100 51800 4
+N 58100 51400 59300 51400 4
+N 58900 51400 58900 51200 4
+N 58500 51400 58500 51200 4
+C 58800 42000 1 0 0 gnd.sym
+N 58500 42300 59300 42300 4
+N 59300 42400 59300 42300 4
+N 58900 42400 58900 42300 4
+N 58500 42400 58500 42300 4
+N 52800 50500 54200 50500 4
+{
+T 52900 50600 5 10 1 1 0 0 1
+netname=reset_n
+}
+N 54200 44900 53200 44900 4
+{
+T 53400 45000 5 10 1 1 0 0 1
+netname=usbdm
+}
+N 54200 44500 53200 44500 4
+{
+T 53400 44600 5 10 1 1 0 0 1
+netname=usbdp
+}
+C 52700 49800 1 0 0 gnd.sym
+N 52800 50100 54200 50100 4
+N 51400 41800 53100 41800 4
+{
+T 51900 41900 5 10 1 1 0 0 1
+netname=swdio
+}
+N 51400 41400 53500 41400 4
+{
+T 51900 41500 5 10 1 1 0 0 1
+netname=swclk
+}
+C 59900 52100 1 0 0 capacitor.sym
+{
+T 60100 52800 5 10 0 0 0 0 1
+device=CAPACITOR
+T 60100 53000 5 10 0 0 0 0 1
+symversion=0.1
+T 59900 52100 5 10 0 1 0 0 1
+footprint=0402
+T 59800 52400 5 10 1 1 0 0 1
+refdes=C601
+T 60500 52400 5 10 1 1 0 0 1
+value=1uF
+}
+C 59900 51600 1 0 0 capacitor.sym
+{
+T 60100 52300 5 10 0 0 0 0 1
+device=CAPACITOR
+T 60100 52500 5 10 0 0 0 0 1
+symversion=0.1
+T 59900 51600 5 10 0 1 0 0 1
+footprint=0402
+T 59800 51900 5 10 1 1 0 0 1
+refdes=C602
+T 60500 51900 5 10 1 1 0 0 1
+value=0.1uF
+}
+C 58400 51700 1 0 0 inductor.sym
+{
+T 58600 52200 5 10 0 0 0 0 1
+device=INDUCTOR
+T 58600 52400 5 10 0 0 0 0 1
+symversion=0.1
+T 58400 51700 5 10 0 1 0 0 1
+footprint=0402
+T 58600 52000 5 10 1 1 0 0 1
+refdes=L600
+T 58600 51600 5 10 1 1 0 0 1
+value=bead
+}
+N 58400 51800 58100 51800 4
+N 59300 51800 59900 51800 4
+{
+T 59200 51900 5 10 1 1 0 0 1
+netname=vdda
+}
+N 59700 51800 59700 51200 4
+C 60900 51500 1 0 0 gnd.sym
+N 61000 52300 61000 51800 4
+N 61000 51800 60800 51800 4
+N 61000 52300 60800 52300 4
+N 59300 51400 59300 51200 4
+N 51600 47700 54200 47700 4
+{
+T 53000 47800 5 10 1 1 0 0 1
+netname=v_batt
+}
+C 53200 44800 1 0 1 resistor.sym
+{
+T 52900 45200 5 10 0 0 0 6 1
+device=RESISTOR
+T 53200 44800 5 10 0 1 0 0 1
+footprint=0402
+T 52700 45100 5 10 1 1 0 6 1
+refdes=R54
+T 53100 45100 5 10 1 1 0 6 1
+value=22
+}
+C 53200 44400 1 0 1 resistor.sym
+{
+T 52900 44800 5 10 0 0 0 6 1
+device=RESISTOR
+T 53200 44400 5 10 0 1 0 0 1
+footprint=0402
+T 52700 44200 5 10 1 1 0 6 1
+refdes=R55
+T 53100 44200 5 10 1 1 0 6 1
+value=22
+}
+N 52300 44900 51400 44900 4
+N 51400 44500 52300 44500 4
+N 53100 59400 52800 59400 4
+N 54000 59400 54000 59100 4
+N 54200 48100 53000 48100 4
+{
+T 53000 48200 5 10 1 1 0 0 1
+netname=rx2
+}
+N 54200 48500 53000 48500 4
+{
+T 53000 48600 5 10 1 1 0 0 1
+netname=tx2
+}
+N 54200 49300 53000 49300 4
+{
+T 53000 49400 5 10 1 1 0 0 1
+netname=cts2
+}
+N 54200 48900 53000 48900 4
+{
+T 53000 49000 5 10 1 1 0 0 1
+netname=rts2
+}
+C 51400 44000 1 0 0 nc-right.sym
+{
+T 51500 44500 5 10 0 0 0 0 1
+value=NoConnection
+T 51500 44700 5 10 0 0 0 0 1
+device=DRC_Directive
+}
+N 57100 59500 57100 59100 4
+N 58300 59600 58300 59100 4
+N 59700 59500 59700 59100 4
+C 65500 60000 1 90 0 capacitor.sym
+{
+T 64800 60200 5 10 0 0 90 0 1
+device=CAPACITOR
+T 64600 60200 5 10 0 0 90 0 1
+symversion=0.1
+T 65500 60000 5 10 0 1 90 0 1
+footprint=0402
+T 65400 60600 5 10 1 1 0 0 1
+refdes=C51
+T 65400 60200 5 10 1 1 0 0 1
+value=0.1uF
+}
+C 66400 60000 1 90 0 capacitor.sym
+{
+T 65700 60200 5 10 0 0 90 0 1
+device=CAPACITOR
+T 65500 60200 5 10 0 0 90 0 1
+symversion=0.1
+T 66400 60000 5 10 0 1 90 0 1
+footprint=0402
+T 66300 60600 5 10 1 1 0 0 1
+refdes=C52
+T 66300 60200 5 10 1 1 0 0 1
+value=0.1uF
+}
+N 63500 59900 66200 59900 4
+N 65300 59900 65300 60000 4
+N 66200 59900 66200 60000 4
+N 81800 43300 81800 45400 4
+N 81800 43400 81700 43400 4
+N 81800 45400 81700 45400 4
+N 81700 45000 81800 45000 4
+N 81700 44600 81800 44600 4
+N 81700 44200 81800 44200 4
+N 81700 43800 81800 43800 4
+N 76200 51800 76700 51800 4
+N 76700 51800 76700 51000 4
+N 75500 45000 76700 45000 4
+{
+T 75500 45100 5 10 1 1 0 0 1
+netname=bt_p3_1
+}
+N 75500 43800 76700 43800 4
+{
+T 75500 43900 5 10 1 1 0 0 1
+netname=bt_p3_4
+}
+N 75500 44200 76700 44200 4
+{
+T 75500 44300 5 10 1 1 0 0 1
+netname=bt_p3_3
+}
+N 53000 46100 54200 46100 4
+{
+T 53000 46200 5 10 1 1 0 0 1
+netname=bt_p3_2
+T 53000 46200 5 10 1 1 0 0 1
+netname=bt_p3_2
+}
+N 69700 48500 70900 48500 4
+{
+T 70000 48600 5 10 1 1 0 0 1
+netname=bt_p3_1
+}
+N 69700 43700 70900 43700 4
+{
+T 69800 43800 5 10 1 1 0 0 1
+netname=bt_p3_4
+}
+N 69700 43300 70900 43300 4
+{
+T 69800 43400 5 10 1 1 0 0 1
+netname=bt_p3_3
+}
+C 54200 42400 1 0 0 STM32F042-48.sym
+{
+T 47800 40800 5 10 0 0 0 0 1
+device=IC
+T 68300 51000 5 10 1 1 0 0 1
+value=STM32F042C
+T 54500 42700 5 10 0 1 0 0 1
+footprint=lqfp48
+T 54495 50995 5 10 1 1 0 0 1
+refdes=U7
+}
+N 59900 52300 59700 52300 4
+N 59700 52300 59700 51800 4
+C 64200 53000 1 270 0 capacitor.sym
+{
+T 64900 52800 5 10 0 0 270 0 1
+device=CAPACITOR
+T 65100 52800 5 10 0 0 270 0 1
+symversion=0.1
+T 64200 53000 5 10 0 0 0 0 1
+footprint=0402
+T 64600 52700 5 10 1 1 0 0 1
+refdes=C33
+T 64600 52200 5 10 1 1 0 0 1
+value=22pF
+}
+C 62300 53000 1 270 0 capacitor.sym
+{
+T 63000 52800 5 10 0 0 270 0 1
+device=CAPACITOR
+T 63200 52800 5 10 0 0 270 0 1
+symversion=0.1
+T 62300 53000 5 10 0 0 0 0 1
+footprint=0402
+T 62000 52700 5 10 1 1 0 0 1
+refdes=C32
+T 61900 52200 5 10 1 1 0 0 1
+value=22pF
+}
+C 64300 51800 1 0 0 gnd.sym
+C 62400 51800 1 0 0 gnd.sym
+C 63100 52600 1 0 0 ABM8.sym
+{
+T 63100 52600 5 10 0 0 0 0 1
+footprint=NDK32
+T 63000 53200 5 10 1 1 0 0 1
+refdes=X2
+T 63500 53200 5 10 1 1 0 0 1
+value=32mhz
+T 63100 52600 5 10 0 1 0 0 1
+device=CRYSTAL
+}
+C 63700 52300 1 0 0 gnd.sym
+C 63000 52300 1 0 0 gnd.sym
+N 63100 53000 62500 53000 4
+N 63800 53000 64400 53000 4
+N 62800 53000 62800 51600 4
+N 62800 51600 63200 51600 4
+N 64100 53000 64100 51600 4
+N 64100 51600 63600 51600 4
+N 63200 51200 63200 51600 4
+N 63600 51200 63600 51600 4
+N 54200 44100 53100 44100 4
+N 53100 41800 53100 44100 4
+N 54200 43700 53500 43700 4
+N 53500 43700 53500 41400 4
+N 81700 49800 82800 49800 4
+{
+T 82100 49900 5 10 1 1 0 0 1
+netname=bt_p2_0
+}
+N 69700 48100 70900 48100 4
+{
+T 70200 48200 5 10 1 1 0 0 1
+netname=bt_p2_0
+}
+N 53900 42200 55100 42200 4
+{
+T 54400 42300 5 10 1 1 0 0 1
+netname=bt_rst_n
+}
+C 75200 49300 1 90 0 resistor.sym
+{
+T 74800 49600 5 10 0 0 90 0 1
+device=RESISTOR
+T 75200 49300 5 10 0 1 90 0 1
+footprint=0402
+T 74900 50000 5 10 1 1 180 0 1
+refdes=R6
+T 74900 49700 5 10 1 1 180 0 1
+value=56k
+}
+C 75000 49000 1 0 0 gnd.sym
+N 81700 48200 82800 48200 4
+{
+T 82000 48300 5 10 1 1 0 0 1
+netname=bt_p0_4
+}
+N 69700 50100 70900 50100 4
+{
+T 70200 50200 5 10 1 1 0 0 1
+netname=bt_p0_4
+}
+N 75500 46600 76700 46600 4
+{
+T 75500 46700 5 10 1 1 0 0 1
+netname=bt_p1_5
+}
+N 75500 47000 76700 47000 4
+{
+T 75500 47100 5 10 1 1 0 0 1
+netname=bt_p0_5
+}
+N 75500 46200 76700 46200 4
+{
+T 75500 46300 5 10 1 1 0 0 1
+netname=bt_p1_2
+}
+N 69700 46900 70900 46900 4
+{
+T 70200 47000 5 10 1 1 0 0 1
+netname=bt_p1_5
+}
+N 69700 47300 70900 47300 4
+{
+T 70200 47400 5 10 1 1 0 0 1
+netname=bt_p0_5
+}
+N 69700 46500 70900 46500 4
+{
+T 70200 46600 5 10 1 1 0 0 1
+netname=bt_p1_2
+}
+N 75500 43400 76700 43400 4
+{
+T 75500 43500 5 10 1 1 0 0 1
+netname=bt_p3_6
+}
+N 69700 44100 70900 44100 4
+{
+T 70200 44200 5 10 1 1 0 0 1
+netname=bt_p3_6
+}
+N 81700 49400 82800 49400 4
+{
+T 82100 49500 5 10 1 1 0 0 1
+netname=bt_sw_btn
+}
+N 81700 49000 82800 49000 4
+{
+T 82100 49100 5 10 1 1 0 0 1
+netname=bt_wake_up
+}
+N 81700 48600 82800 48600 4
+{
+T 82100 48700 5 10 1 1 0 0 1
+netname=bt_p2_4
+}
+N 60000 52800 61300 52800 4
+{
+T 60000 52900 5 10 1 1 0 0 1
+netname=bt_sw_btn
+}
+N 69700 45700 70900 45700 4
+{
+T 70200 45800 5 10 1 1 0 0 1
+netname=bt_wake_up
+}
+N 53000 45300 54200 45300 4
+{
+T 53000 45400 5 10 1 1 0 0 1
+netname=bt_p2_4
+}
+N 81700 50600 82800 50600 4
+{
+T 82100 50700 5 10 1 1 0 0 1
+netname=bt_p3_7
+}
+N 69700 44500 70900 44500 4
+{
+T 70200 44600 5 10 1 1 0 0 1
+netname=bt_p3_7
+}
+N 54200 43300 53900 43300 4
+N 53900 43300 53900 42200 4
+N 62000 51200 61300 51200 4
+N 61300 51200 61300 52800 4
+C 76700 43200 1 0 0 RN4678.sym
+{
+T 77100 51400 5 10 1 1 0 0 1
+refdes=U3
+T 79895 51400 5 10 1 1 0 0 1
+value=RN4678
+T 77095 51800 5 10 0 0 0 0 1
+footprint=RN4678
+T 76700 43200 5 10 0 1 0 0 1
+device=IC
+}
+N 82100 47400 82100 47000 4
+N 81700 47400 82100 47400 4
+N 82100 47000 81700 47000 4
+T 77100 40800 9 10 1 0 0 0 2
+                Copyright 2017 by Bdale Garbee <bdale@gag.com>
+Licensed under the TAPR Open Hardware License, http://www.tapr.org/OHL
+C 76200 45700 1 0 0 nc-left.sym
+{
+T 76200 46100 5 10 0 0 0 0 1
+value=NoConnection
+T 76200 46500 5 10 0 0 0 0 1
+device=DRC_Directive
+}
+C 69700 46000 1 0 0 nc-right.sym
+{
+T 69800 46500 5 10 0 0 0 0 1
+value=NoConnection
+T 69800 46700 5 10 0 0 0 0 1
+device=DRC_Directive
+}
+C 69700 47600 1 0 0 nc-right.sym
+{
+T 69800 48100 5 10 0 0 0 0 1
+value=NoConnection
+T 69800 48300 5 10 0 0 0 0 1
+device=DRC_Directive
+}
+C 53700 45600 1 0 0 nc-left.sym
+{
+T 53700 46000 5 10 0 0 0 0 1
+value=NoConnection
+T 53700 46400 5 10 0 0 0 0 1
+device=DRC_Directive
+}
+C 81700 50900 1 0 0 nc-right.sym
+{
+T 81800 51400 5 10 0 0 0 0 1
+value=NoConnection
+T 81800 51600 5 10 0 0 0 0 1
+device=DRC_Directive
+}
+C 51400 43300 1 0 1 USBmicroB.sym
+{
+T 50405 45700 5 10 1 1 0 6 1
+refdes=J5
+T 51045 43695 5 10 0 1 0 6 1
+footprint=11071
+T 51400 43300 5 10 0 0 0 0 1
+vendor=4ucon
+T 51400 43300 5 10 0 0 0 0 1
+vendor_part_number=11071
+T 51400 43300 5 10 0 0 0 0 1
+loadstatus=smt
+T 51400 43300 5 10 0 0 0 0 1
+device=CONNECTOR
+T 51400 43300 5 10 0 0 0 0 1
+value=USBmicroB
+}
+C 58100 60300 1 270 0 battery.sym
+{
+T 59000 60000 5 10 0 1 270 0 1
+device=CONNECTOR
+T 58600 60200 5 10 1 1 0 0 1
+refdes=B1
+T 59400 60000 5 10 0 0 270 0 1
+symversion=0.1
+T 58600 59800 5 10 1 1 0 0 1
+value=LiPo
+T 58100 60300 5 10 0 0 0 0 1
+footprint=B2B-PH
+T 58100 60300 5 10 0 0 0 0 1
+vendor_part_number=A100034-ND
+T 58100 60300 5 10 0 0 0 0 1
+loadstatus=throughhole
+T 58100 60300 5 10 0 0 0 0 1
+vendor=digikey
+T 58100 60300 5 10 0 1 0 0 1
+device=CONNECTOR
+}
+C 69400 57500 1 180 1 conn-4.sym
+{
+T 69750 57550 5 10 1 1 0 0 1
+refdes=J2
+T 69400 57500 5 10 0 0 180 6 1
+footprint=282834-4
+T 69400 57500 5 10 0 1 0 0 1
+device=CONNECTOR
+T 69400 57500 5 10 0 1 0 0 1
+value=Screw-4
+}
+C 72900 43100 1 0 0 hole_plated.sym
+{
+T 73000 44900 5 10 0 0 0 0 1
+device=HOLE_PLATED
+T 72900 43100 5 10 0 0 0 0 1
+footprint=hole-M3
+T 72900 43100 5 10 0 1 0 0 1
+loadstatus=noload
+T 72900 43100 5 10 0 1 0 0 1
+nobom=1
+T 72500 43300 5 10 1 1 0 0 1
+refdes=H1
+}
+C 73500 40900 1 0 0 gnd.sym
+N 73500 42700 73600 42700 4
+N 73500 43300 73600 43300 4
+N 73600 41200 73600 43300 4
+C 72900 42500 1 0 0 hole_plated.sym
+{
+T 73000 44300 5 10 0 0 0 0 1
+device=HOLE_PLATED
+T 72900 42500 5 10 0 0 0 0 1
+footprint=hole-M3
+T 72900 42500 5 10 0 1 0 0 1
+loadstatus=noload
+T 72900 42500 5 10 0 1 0 0 1
+nobom=1
+T 72500 42700 5 10 1 1 0 0 1
+refdes=H2
+}
+C 72900 41900 1 0 0 hole_plated.sym
+{
+T 73000 43700 5 10 0 0 0 0 1
+device=HOLE_PLATED
+T 72900 41900 5 10 0 0 0 0 1
+footprint=hole-M3
+T 72900 41900 5 10 0 1 0 0 1
+loadstatus=noload
+T 72900 41900 5 10 0 1 0 0 1
+nobom=1
+T 72500 42100 5 10 1 1 0 0 1
+refdes=H3
+}
+C 72900 41300 1 0 0 hole_plated.sym
+{
+T 73000 43100 5 10 0 0 0 0 1
+device=HOLE_PLATED
+T 72900 41300 5 10 0 0 0 0 1
+footprint=hole-M3
+T 72900 41300 5 10 0 1 0 0 1
+loadstatus=noload
+T 72900 41300 5 10 0 1 0 0 1
+nobom=1
+T 72500 41500 5 10 1 1 0 0 1
+refdes=H4
+}
+N 73500 42100 73600 42100 4
+N 73500 41500 73600 41500 4
+T 72550 43750 9 10 1 0 0 0 2
+mounting holes
+for 4-40 screws
+C 51400 40900 1 0 1 conn-5.sym
+{
+T 51045 42795 5 10 1 1 0 6 1
+refdes=J6
+T 51400 40900 5 10 0 0 0 6 1
+footprint=50mil5pin
+T 51400 40900 5 10 0 1 0 6 1
+loadstatus=noload
+T 51200 40700 5 10 1 1 0 6 1
+value=Debug
+}
+N 51400 41000 52800 41000 4
+{
+T 51900 41050 5 10 1 1 0 0 1
+netname=bootloader
+}
+N 53000 46500 54200 46500 4
+{
+T 53000 46600 5 10 1 1 0 0 1
+netname=bootloader
+}