Imported Upstream version 2.9.0
[debian/cc1111] / device / include / pic / pic12f675.h
1 //
2 // Register Declarations for Microchip 12F675 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V4783
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P12F675_H
23 #define P12F675_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define GPIO_ADDR       0x0005
34 #define PCLATH_ADDR     0x000A
35 #define INTCON_ADDR     0x000B
36 #define PIR1_ADDR       0x000C
37 #define TMR1L_ADDR      0x000E
38 #define TMR1H_ADDR      0x000F
39 #define T1CON_ADDR      0x0010
40 #define CMCON_ADDR      0x0019
41 #define ADRESH_ADDR     0x001E
42 #define ADCON0_ADDR     0x001F
43 #define OPTION_REG_ADDR 0x0081
44 #define TRISIO_ADDR     0x0085
45 #define PIE1_ADDR       0x008C
46 #define PCON_ADDR       0x008E
47 #define OSCCAL_ADDR     0x0090
48 #define WPU_ADDR        0x0095
49 #define IOC_ADDR        0x0096
50 #define IOCB_ADDR       0x0096
51 #define VRCON_ADDR      0x0099
52 #define EEDATA_ADDR     0x009A
53 #define EEDAT_ADDR      0x009A
54 #define EEADR_ADDR      0x009B
55 #define EECON1_ADDR     0x009C
56 #define EECON2_ADDR     0x009D
57 #define ADRESL_ADDR     0x009E
58 #define ANSEL_ADDR      0x009F
59
60 //
61 // Memory organization.
62 //
63
64
65
66 //         LIST
67 // P12F675.INC  Standard Header File, Version 1.04    Microchip Technology, Inc.
68 //         NOLIST
69
70 // This header file defines configurations, registers, and other useful bits of
71 // information for the PIC12F675 microcontroller.  These names are taken to match 
72 // the data sheets as closely as possible.  
73
74 // Note that the processor must be selected before this file is 
75 // included.  The processor may be selected the following ways:
76
77 //       1. Command line switch:
78 //               C:\ MPASM MYFILE.ASM /PIC12F675
79 //       2. LIST directive in the source file
80 //               LIST   P=PIC12F675
81 //       3. Processor Type entry in the MPASM full-screen interface
82
83 //==========================================================================
84 //
85 //       Revision History
86 //
87 //==========================================================================
88 //1.04  07/01/02 Updated configuration bit names
89 //1.03  05/10/02 Corrected ADCON0 register, added IOC register
90 //1.02  02/28/02 Updated per datasheet
91 //1.01  01/31/02 Updated per datasheet
92 //1.00   08/24/01 Original
93
94 //==========================================================================
95 //
96 //       Verify Processor
97 //
98 //==========================================================================
99
100 //        IFNDEF __12F675
101 //            MESSG "Processor-header file mismatch.  Verify selected processor."
102 //         ENDIF
103
104 //==========================================================================
105 //
106 //       Register Definitions
107 //
108 //==========================================================================
109
110 #define W                    0x0000
111 #define F                    0x0001
112
113 //----- Register Files------------------------------------------------------
114
115 extern __sfr  __at (INDF_ADDR)                    INDF;
116 extern __sfr  __at (TMR0_ADDR)                    TMR0;
117 extern __sfr  __at (PCL_ADDR)                     PCL;
118 extern __sfr  __at (STATUS_ADDR)                  STATUS;
119 extern __sfr  __at (FSR_ADDR)                     FSR;
120 extern __sfr  __at (GPIO_ADDR)                    GPIO;
121
122 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
123 extern __sfr  __at (INTCON_ADDR)                  INTCON;
124 extern __sfr  __at (PIR1_ADDR)                    PIR1;
125
126 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;                
127 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;                
128 extern __sfr  __at (T1CON_ADDR)                   T1CON;                
129
130 extern __sfr  __at (CMCON_ADDR)                   CMCON;                
131
132 extern __sfr  __at (ADRESH_ADDR)                  ADRESH;               
133 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;               
134
135
136 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
137
138 extern __sfr  __at (TRISIO_ADDR)                  TRISIO;
139
140 extern __sfr  __at (PIE1_ADDR)                    PIE1;
141
142 extern __sfr  __at (PCON_ADDR)                    PCON;
143
144 extern __sfr  __at (OSCCAL_ADDR)                  OSCCAL;
145
146 extern __sfr  __at (WPU_ADDR)                     WPU;
147 extern __sfr  __at (IOC_ADDR)                     IOC;
148 extern __sfr  __at (IOCB_ADDR)                    IOCB;
149
150 extern __sfr  __at (VRCON_ADDR)                   VRCON;
151 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
152 extern __sfr  __at (EEDAT_ADDR)                   EEDAT;        
153 extern __sfr  __at (EEADR_ADDR)                   EEADR;        
154 extern __sfr  __at (EECON1_ADDR)                  EECON1;
155 extern __sfr  __at (EECON2_ADDR)                  EECON2;
156 extern __sfr  __at (ADRESL_ADDR)                  ADRESL;               
157 extern __sfr  __at (ANSEL_ADDR)                   ANSEL;
158
159
160 //----- STATUS Bits --------------------------------------------------------
161
162
163 //----- GPIO Bits --------------------------------------------------------
164
165
166 //----- INTCON Bits --------------------------------------------------------
167
168
169 //----- PIR1 Bits ----------------------------------------------------------
170
171
172 //----- T1CON Bits ---------------------------------------------------------
173
174
175 //----- COMCON Bits --------------------------------------------------------
176
177
178 //----- ADCON0 Bits --------------------------------------------------------
179
180
181 //----- OPTION Bits --------------------------------------------------------
182
183
184 //----- PIE1 Bits ----------------------------------------------------------
185
186
187 //----- PCON Bits ----------------------------------------------------------
188
189
190 //----- OSCCAL Bits --------------------------------------------------------
191
192
193 //----- IOCB Bits --------------------------------------------------------
194
195
196 //----- IOC Bits --------------------------------------------------------
197
198
199 //----- VRCON Bits ---------------------------------------------------------
200
201
202 //----- EECON1 -------------------------------------------------------------
203
204
205 //----- ANSEL --------------------------------------------------------------
206
207
208 //==========================================================================
209 //
210 //       RAM Definition
211 //
212 //==========================================================================
213
214 //         __MAXRAM H'FF'
215 //         __BADRAM H'06'-H'09', H'0D', H'11'-H'18', H'1A'-H'1D', H'60'-H'7F'
216 //         __BADRAM H'86'-H'89', H'8D', H'8F', H'91'-H'94', H'97'-H'98', H'E0'-H'FF'
217
218 //==========================================================================
219 //
220 //       Configuration Bits
221 //
222 //==========================================================================
223
224 #define _CPD_ON              0x3EFF
225 #define _CPD_OFF             0x3FFF
226 #define _CP_ON               0x3F7F
227 #define _CP_OFF              0x3FFF
228 #define _BODEN_ON            0x3FFF
229 #define _BODEN_OFF           0x3FBF
230 #define _MCLRE_ON            0x3FFF
231 #define _MCLRE_OFF           0x3FDF
232 #define _PWRTE_OFF           0x3FFF
233 #define _PWRTE_ON            0x3FEF
234 #define _WDT_ON              0x3FFF
235 #define _WDT_OFF             0x3FF7
236 #define _LP_OSC              0x3FF8
237 #define _XT_OSC              0x3FF9
238 #define _HS_OSC              0x3FFA
239 #define _EC_OSC              0x3FFB
240 #define _INTRC_OSC_NOCLKOUT  0x3FFC
241 #define _INTRC_OSC_CLKOUT    0x3FFD
242 #define _EXTRC_OSC_NOCLKOUT  0x3FFE
243 #define _EXTRC_OSC_CLKOUT    0x3FFF
244
245 //         LIST
246
247 // ----- ADCON0 bits --------------------
248 typedef union {
249   struct {
250     unsigned char ADON:1;
251     unsigned char GO:1;
252     unsigned char CHS0:1;
253     unsigned char CHS1:1;
254     unsigned char :1;
255     unsigned char :1;
256     unsigned char VCFG:1;
257     unsigned char ADFM:1;
258   };
259   struct {
260     unsigned char :1;
261     unsigned char NOT_DONE:1;
262     unsigned char :1;
263     unsigned char :1;
264     unsigned char :1;
265     unsigned char :1;
266     unsigned char :1;
267     unsigned char :1;
268   };
269   struct {
270     unsigned char :1;
271     unsigned char GO_DONE:1;
272     unsigned char :1;
273     unsigned char :1;
274     unsigned char :1;
275     unsigned char :1;
276     unsigned char :1;
277     unsigned char :1;
278   };
279 } __ADCON0_bits_t;
280 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
281
282 #ifndef NO_BIT_DEFINES
283 #define ADON                 ADCON0_bits.ADON
284 #define GO                   ADCON0_bits.GO
285 #define NOT_DONE             ADCON0_bits.NOT_DONE
286 #define GO_DONE              ADCON0_bits.GO_DONE
287 #define CHS0                 ADCON0_bits.CHS0
288 #define CHS1                 ADCON0_bits.CHS1
289 #define VCFG                 ADCON0_bits.VCFG
290 #define ADFM                 ADCON0_bits.ADFM
291 #endif /* NO_BIT_DEFINES */
292
293 // ----- ANSEL bits --------------------
294 typedef union {
295   struct {
296     unsigned char ANS0:1;
297     unsigned char ANS1:1;
298     unsigned char ANS2:1;
299     unsigned char ANS3:1;
300     unsigned char ADCS0:1;
301     unsigned char ADCS1:1;
302     unsigned char ADCS2:1;
303     unsigned char :1;
304   };
305 } __ANSEL_bits_t;
306 extern volatile __ANSEL_bits_t __at(ANSEL_ADDR) ANSEL_bits;
307
308 #ifndef NO_BIT_DEFINES
309 #define ANS0                 ANSEL_bits.ANS0
310 #define ANS1                 ANSEL_bits.ANS1
311 #define ANS2                 ANSEL_bits.ANS2
312 #define ANS3                 ANSEL_bits.ANS3
313 #define ADCS0                ANSEL_bits.ADCS0
314 #define ADCS1                ANSEL_bits.ADCS1
315 #define ADCS2                ANSEL_bits.ADCS2
316 #endif /* NO_BIT_DEFINES */
317
318 // ----- CMCON bits --------------------
319 typedef union {
320   struct {
321     unsigned char CM0:1;
322     unsigned char CM1:1;
323     unsigned char CM2:1;
324     unsigned char CIS:1;
325     unsigned char CINV:1;
326     unsigned char :1;
327     unsigned char COUT:1;
328     unsigned char :1;
329   };
330 } __CMCON_bits_t;
331 extern volatile __CMCON_bits_t __at(CMCON_ADDR) CMCON_bits;
332
333 #ifndef NO_BIT_DEFINES
334 #define CM0                  CMCON_bits.CM0
335 #define CM1                  CMCON_bits.CM1
336 #define CM2                  CMCON_bits.CM2
337 #define CIS                  CMCON_bits.CIS
338 #define CINV                 CMCON_bits.CINV
339 #define COUT                 CMCON_bits.COUT
340 #endif /* NO_BIT_DEFINES */
341
342 // ----- EECON1 bits --------------------
343 typedef union {
344   struct {
345     unsigned char RD:1;
346     unsigned char WR:1;
347     unsigned char WREN:1;
348     unsigned char WRERR:1;
349     unsigned char :1;
350     unsigned char :1;
351     unsigned char :1;
352     unsigned char :1;
353   };
354 } __EECON1_bits_t;
355 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
356
357 #ifndef NO_BIT_DEFINES
358 #define RD                   EECON1_bits.RD
359 #define WR                   EECON1_bits.WR
360 #define WREN                 EECON1_bits.WREN
361 #define WRERR                EECON1_bits.WRERR
362 #endif /* NO_BIT_DEFINES */
363
364 // ----- GPIO bits --------------------
365 typedef union {
366   struct {
367     unsigned char GP0:1;
368     unsigned char GP1:1;
369     unsigned char GP2:1;
370     unsigned char GP3:1;
371     unsigned char GP4:1;
372     unsigned char GP5:1;
373     unsigned char :1;
374     unsigned char :1;
375   };
376   struct {
377     unsigned char GPIO0:1;
378     unsigned char GPIO1:1;
379     unsigned char GPIO2:1;
380     unsigned char GPIO3:1;
381     unsigned char GPIO4:1;
382     unsigned char GPIO5:1;
383     unsigned char :1;
384     unsigned char :1;
385   };
386 } __GPIO_bits_t;
387 extern volatile __GPIO_bits_t __at(GPIO_ADDR) GPIO_bits;
388
389 #ifndef NO_BIT_DEFINES
390 #define GP0                  GPIO_bits.GP0
391 #define GPIO0                GPIO_bits.GPIO0
392 #define GP1                  GPIO_bits.GP1
393 #define GPIO1                GPIO_bits.GPIO1
394 #define GP2                  GPIO_bits.GP2
395 #define GPIO2                GPIO_bits.GPIO2
396 #define GP3                  GPIO_bits.GP3
397 #define GPIO3                GPIO_bits.GPIO3
398 #define GP4                  GPIO_bits.GP4
399 #define GPIO4                GPIO_bits.GPIO4
400 #define GP5                  GPIO_bits.GP5
401 #define GPIO5                GPIO_bits.GPIO5
402 #endif /* NO_BIT_DEFINES */
403
404 // ----- INTCON bits --------------------
405 typedef union {
406   struct {
407     unsigned char GPIF:1;
408     unsigned char INTF:1;
409     unsigned char T0IF:1;
410     unsigned char GPIE:1;
411     unsigned char INTE:1;
412     unsigned char T0IE:1;
413     unsigned char PEIE:1;
414     unsigned char GIE:1;
415   };
416 } __INTCON_bits_t;
417 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
418
419 #ifndef NO_BIT_DEFINES
420 #define GPIF                 INTCON_bits.GPIF
421 #define INTF                 INTCON_bits.INTF
422 #define T0IF                 INTCON_bits.T0IF
423 #define GPIE                 INTCON_bits.GPIE
424 #define INTE                 INTCON_bits.INTE
425 #define T0IE                 INTCON_bits.T0IE
426 #define PEIE                 INTCON_bits.PEIE
427 #define GIE                  INTCON_bits.GIE
428 #endif /* NO_BIT_DEFINES */
429
430 // ----- IOC bits --------------------
431 typedef union {
432   struct {
433     unsigned char IOC0:1;
434     unsigned char IOC1:1;
435     unsigned char IOC2:1;
436     unsigned char IOC3:1;
437     unsigned char IOC4:1;
438     unsigned char IOC5:1;
439     unsigned char :1;
440     unsigned char :1;
441   };
442 } __IOC_bits_t;
443 extern volatile __IOC_bits_t __at(IOC_ADDR) IOC_bits;
444
445 #ifndef NO_BIT_DEFINES
446 #define IOC0                 IOC_bits.IOC0
447 #define IOC1                 IOC_bits.IOC1
448 #define IOC2                 IOC_bits.IOC2
449 #define IOC3                 IOC_bits.IOC3
450 #define IOC4                 IOC_bits.IOC4
451 #define IOC5                 IOC_bits.IOC5
452 #endif /* NO_BIT_DEFINES */
453
454 // ----- IOCB bits --------------------
455 typedef union {
456   struct {
457     unsigned char IOCB0:1;
458     unsigned char IOCB1:1;
459     unsigned char IOCB2:1;
460     unsigned char IOCB3:1;
461     unsigned char IOCB4:1;
462     unsigned char IOCB5:1;
463     unsigned char :1;
464     unsigned char :1;
465   };
466 } __IOCB_bits_t;
467 extern volatile __IOCB_bits_t __at(IOCB_ADDR) IOCB_bits;
468
469 #ifndef NO_BIT_DEFINES
470 #define IOCB0                IOCB_bits.IOCB0
471 #define IOCB1                IOCB_bits.IOCB1
472 #define IOCB2                IOCB_bits.IOCB2
473 #define IOCB3                IOCB_bits.IOCB3
474 #define IOCB4                IOCB_bits.IOCB4
475 #define IOCB5                IOCB_bits.IOCB5
476 #endif /* NO_BIT_DEFINES */
477
478 // ----- OPTION_REG bits --------------------
479 typedef union {
480   struct {
481     unsigned char PS0:1;
482     unsigned char PS1:1;
483     unsigned char PS2:1;
484     unsigned char PSA:1;
485     unsigned char T0SE:1;
486     unsigned char T0CS:1;
487     unsigned char INTEDG:1;
488     unsigned char NOT_GPPU:1;
489   };
490 } __OPTION_REG_bits_t;
491 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
492
493 #ifndef NO_BIT_DEFINES
494 #define PS0                  OPTION_REG_bits.PS0
495 #define PS1                  OPTION_REG_bits.PS1
496 #define PS2                  OPTION_REG_bits.PS2
497 #define PSA                  OPTION_REG_bits.PSA
498 #define T0SE                 OPTION_REG_bits.T0SE
499 #define T0CS                 OPTION_REG_bits.T0CS
500 #define INTEDG               OPTION_REG_bits.INTEDG
501 #define NOT_GPPU             OPTION_REG_bits.NOT_GPPU
502 #endif /* NO_BIT_DEFINES */
503
504 // ----- OSCCAL bits --------------------
505 typedef union {
506   struct {
507     unsigned char :1;
508     unsigned char :1;
509     unsigned char CAL0:1;
510     unsigned char CAL1:1;
511     unsigned char CAL2:1;
512     unsigned char CAL3:1;
513     unsigned char CAL4:1;
514     unsigned char CAL5:1;
515   };
516 } __OSCCAL_bits_t;
517 extern volatile __OSCCAL_bits_t __at(OSCCAL_ADDR) OSCCAL_bits;
518
519 #ifndef NO_BIT_DEFINES
520 #define CAL0                 OSCCAL_bits.CAL0
521 #define CAL1                 OSCCAL_bits.CAL1
522 #define CAL2                 OSCCAL_bits.CAL2
523 #define CAL3                 OSCCAL_bits.CAL3
524 #define CAL4                 OSCCAL_bits.CAL4
525 #define CAL5                 OSCCAL_bits.CAL5
526 #endif /* NO_BIT_DEFINES */
527
528 // ----- PCON bits --------------------
529 typedef union {
530   struct {
531     unsigned char NOT_BOD:1;
532     unsigned char NOT_POR:1;
533     unsigned char :1;
534     unsigned char :1;
535     unsigned char :1;
536     unsigned char :1;
537     unsigned char :1;
538     unsigned char :1;
539   };
540 } __PCON_bits_t;
541 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
542
543 #ifndef NO_BIT_DEFINES
544 #define NOT_BOD              PCON_bits.NOT_BOD
545 #define NOT_POR              PCON_bits.NOT_POR
546 #endif /* NO_BIT_DEFINES */
547
548 // ----- PIE1 bits --------------------
549 typedef union {
550   struct {
551     unsigned char T1IE:1;
552     unsigned char :1;
553     unsigned char :1;
554     unsigned char CMIE:1;
555     unsigned char :1;
556     unsigned char :1;
557     unsigned char ADIE:1;
558     unsigned char EEIE:1;
559   };
560   struct {
561     unsigned char TMR1IE:1;
562     unsigned char :1;
563     unsigned char :1;
564     unsigned char :1;
565     unsigned char :1;
566     unsigned char :1;
567     unsigned char :1;
568     unsigned char :1;
569   };
570 } __PIE1_bits_t;
571 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
572
573 #ifndef NO_BIT_DEFINES
574 #define T1IE                 PIE1_bits.T1IE
575 #define TMR1IE               PIE1_bits.TMR1IE
576 #define CMIE                 PIE1_bits.CMIE
577 #define ADIE                 PIE1_bits.ADIE
578 #define EEIE                 PIE1_bits.EEIE
579 #endif /* NO_BIT_DEFINES */
580
581 // ----- PIR1 bits --------------------
582 typedef union {
583   struct {
584     unsigned char T1IF:1;
585     unsigned char :1;
586     unsigned char :1;
587     unsigned char CMIF:1;
588     unsigned char :1;
589     unsigned char :1;
590     unsigned char ADIF:1;
591     unsigned char EEIF:1;
592   };
593   struct {
594     unsigned char TMR1IF:1;
595     unsigned char :1;
596     unsigned char :1;
597     unsigned char :1;
598     unsigned char :1;
599     unsigned char :1;
600     unsigned char :1;
601     unsigned char :1;
602   };
603 } __PIR1_bits_t;
604 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
605
606 #ifndef NO_BIT_DEFINES
607 #define T1IF                 PIR1_bits.T1IF
608 #define TMR1IF               PIR1_bits.TMR1IF
609 #define CMIF                 PIR1_bits.CMIF
610 #define ADIF                 PIR1_bits.ADIF
611 #define EEIF                 PIR1_bits.EEIF
612 #endif /* NO_BIT_DEFINES */
613
614 // ----- STATUS bits --------------------
615 typedef union {
616   struct {
617     unsigned char C:1;
618     unsigned char DC:1;
619     unsigned char Z:1;
620     unsigned char NOT_PD:1;
621     unsigned char NOT_TO:1;
622     unsigned char RP0:1;
623     unsigned char RP1:1;
624     unsigned char IRP:1;
625   };
626 } __STATUS_bits_t;
627 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
628
629 #ifndef NO_BIT_DEFINES
630 #define C                    STATUS_bits.C
631 #define DC                   STATUS_bits.DC
632 #define Z                    STATUS_bits.Z
633 #define NOT_PD               STATUS_bits.NOT_PD
634 #define NOT_TO               STATUS_bits.NOT_TO
635 #define RP0                  STATUS_bits.RP0
636 #define RP1                  STATUS_bits.RP1
637 #define IRP                  STATUS_bits.IRP
638 #endif /* NO_BIT_DEFINES */
639
640 // ----- T1CON bits --------------------
641 typedef union {
642   struct {
643     unsigned char TMR1ON:1;
644     unsigned char TMR1CS:1;
645     unsigned char NOT_T1SYNC:1;
646     unsigned char T1OSCEN:1;
647     unsigned char T1CKPS0:1;
648     unsigned char T1CKPS1:1;
649     unsigned char TMR1GE:1;
650     unsigned char :1;
651   };
652 } __T1CON_bits_t;
653 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
654
655 #ifndef NO_BIT_DEFINES
656 #define TMR1ON               T1CON_bits.TMR1ON
657 #define TMR1CS               T1CON_bits.TMR1CS
658 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
659 #define T1OSCEN              T1CON_bits.T1OSCEN
660 #define T1CKPS0              T1CON_bits.T1CKPS0
661 #define T1CKPS1              T1CON_bits.T1CKPS1
662 #define TMR1GE               T1CON_bits.TMR1GE
663 #endif /* NO_BIT_DEFINES */
664
665 // ----- TRISIO bits -------------------
666 typedef union {
667   struct {
668     unsigned char TRISIO0:1;
669     unsigned char TRISIO1:1;
670     unsigned char TRISIO2:1;
671     unsigned char TRISIO3:1;
672     unsigned char TRISIO4:1;
673     unsigned char TRISIO5:1;
674     unsigned char :1;
675     unsigned char :1;
676   };
677 } __TRISIO_bits_t;
678 extern volatile __TRISIO_bits_t __at(TRISIO_ADDR) TRISIO_bits;
679
680 #ifndef NO_BIT_DEFINES
681 #define TRISIO0                TRISIO_bits.TRISIO0
682 #define TRISIO1                TRISIO_bits.TRISIO1
683 #define TRISIO2                TRISIO_bits.TRISIO2
684 #define TRISIO3                TRISIO_bits.TRISIO3
685 #define TRISIO4                TRISIO_bits.TRISIO4
686 #define TRISIO5                TRISIO_bits.TRISIO5
687 #endif /* NO_BIT_DEFINES */
688
689 // ----- VRCON bits --------------------
690 typedef union {
691   struct {
692     unsigned char VR0:1;
693     unsigned char VR1:1;
694     unsigned char VR2:1;
695     unsigned char VR3:1;
696     unsigned char :1;
697     unsigned char VRR:1;
698     unsigned char :1;
699     unsigned char VREN:1;
700   };
701 } __VRCON_bits_t;
702 extern volatile __VRCON_bits_t __at(VRCON_ADDR) VRCON_bits;
703
704 #ifndef NO_BIT_DEFINES
705 #define VR0                  VRCON_bits.VR0
706 #define VR1                  VRCON_bits.VR1
707 #define VR2                  VRCON_bits.VR2
708 #define VR3                  VRCON_bits.VR3
709 #define VRR                  VRCON_bits.VRR
710 #define VREN                 VRCON_bits.VREN
711 #endif /* NO_BIT_DEFINES */
712
713 #endif