Imported Upstream version 2.9.0
[debian/cc1111] / device / include / mcs51 / C8051F320.h
1 /*-------------------------------------------------------------------------
2    Register Declarations for the Cygnal/SiLabs C8051F32x Processor Range
3
4    Copyright (C) 2004 - Maarten Brock, sourceforge.brock@dse.nl
5
6    This library is free software; you can redistribute it and/or
7    modify it under the terms of the GNU Lesser General Public
8    License as published by the Free Software Foundation; either
9    version 2.1 of the License, or (at your option) any later version.
10
11    This library is distributed in the hope that it will be useful,
12    but WITHOUT ANY WARRANTY; without even the implied warranty of
13    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14    Lesser General Public License for more details.
15
16    You should have received a copy of the GNU Lesser General Public
17    License along with this library; if not, write to the Free Software
18    Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA  02111-1307 USA
19 -------------------------------------------------------------------------*/
20
21 #ifndef C8051F320_H
22 #define C8051F320_H
23
24
25 /*  BYTE Registers  */
26 __sfr __at (0x80) P0           ;  /* PORT 0                                        */
27 __sfr __at (0x81) SP           ;  /* STACK POINTER                                 */
28 __sfr __at (0x82) DPL          ;  /* DATA POINTER - LOW BYTE                       */
29 __sfr __at (0x83) DPH          ;  /* DATA POINTER - HIGH BYTE                      */
30 __sfr __at (0x87) PCON         ;  /* POWER CONTROL                                 */
31 __sfr __at (0x88) TCON         ;  /* TIMER CONTROL                                 */
32 __sfr __at (0x89) TMOD         ;  /* TIMER MODE                                    */
33 __sfr __at (0x8A) TL0          ;  /* TIMER 0 - LOW BYTE                            */
34 __sfr __at (0x8B) TL1          ;  /* TIMER 1 - LOW BYTE                            */
35 __sfr __at (0x8C) TH0          ;  /* TIMER 0 - HIGH BYTE                           */
36 __sfr __at (0x8D) TH1          ;  /* TIMER 1 - HIGH BYTE                           */
37 __sfr __at (0x8E) CKCON        ;  /* CLOCK CONTROL                                 */
38 __sfr __at (0x8F) PSCTL        ;  /* PROGRAM STORE R/W CONTROL                     */
39 __sfr __at (0x90) P1           ;  /* PORT 1                                        */
40 __sfr __at (0x91) TMR3CN       ;  /* TIMER 3 CONTROL                               */
41 __sfr __at (0x92) TMR3RLL      ;  /* TIMER 3 CAPTURE REGISTER - LOW BYTE           */
42 __sfr __at (0x93) TMR3RLH      ;  /* TIMER 3 CAPTURE REGISTER - HIGH BYTE          */
43 __sfr __at (0x94) TMR3L        ;  /* TIMER 3 - LOW BYTE                            */
44 __sfr __at (0x95) TMR3H        ;  /* TIMER 3 - HIGH BYTE                           */
45 __sfr __at (0x96) USB0ADR      ;  /* USB0 INDIRECT ADDRESS REGISTER                */
46 __sfr __at (0x97) USB0DAT      ;  /* USB0 DATA REGISTER                            */
47 __sfr __at (0x98) SCON         ;  /* SERIAL PORT CONTROL                           */
48 __sfr __at (0x98) SCON0        ;  /* SERIAL PORT CONTROL                           */
49 __sfr __at (0x99) SBUF         ;  /* SERIAL PORT BUFFER                            */
50 __sfr __at (0x99) SBUF0        ;  /* SERIAL PORT BUFFER                            */
51 __sfr __at (0x9A) CPT1CN       ;  /* COMPARATOR 1 CONTROL                          */
52 __sfr __at (0x9B) CPT0CN       ;  /* COMPARATOR 0 CONTROL                          */
53 __sfr __at (0x9C) CPT1MD       ;  /* COMPARATOR 1 MODE SELECTION                   */
54 __sfr __at (0x9D) CPT0MD       ;  /* COMPARATOR 0 MODE SELECTION                   */
55 __sfr __at (0x9E) CPT1MX       ;  /* COMPARATOR 1 MUX SELECTION                    */
56 __sfr __at (0x9F) CPT0MX       ;  /* COMPARATOR 0 MUX SELECTION                    */
57 __sfr __at (0xA0) P2           ;  /* PORT 2                                        */
58 __sfr __at (0xA1) SPI0CFG      ;  /* SPI0 CONFIGURATION                            */
59 __sfr __at (0xA2) SPI0CKR      ;  /* SPI0 CLOCK RATE CONTROL                       */
60 __sfr __at (0xA3) SPI0DAT      ;  /* SPI0 DATA                                     */
61 __sfr __at (0xA4) P0MDOUT      ;  /* PORT 0 OUTPUT MODE CONFIGURATION              */
62 __sfr __at (0xA5) P1MDOUT      ;  /* PORT 1 OUTPUT MODE CONFIGURATION              */
63 __sfr __at (0xA6) P2MDOUT      ;  /* PORT 2 OUTPUT MODE CONFIGURATION              */
64 __sfr __at (0xA7) P3MDOUT      ;  /* PORT 3 OUTPUT MODE CONFIGURATION              */
65 __sfr __at (0xA8) IE           ;  /* INTERRUPT ENABLE                              */
66 __sfr __at (0xA9) CLKSEL       ;  /* SYSTEM CLOCK SELECT                           */
67 __sfr __at (0xAA) EMI0CN       ;  /* EXTERNAL MEMORY INTERFACE CONTROL             */
68 __sfr __at (0xAA) _XPAGE       ;  /* XDATA/PDATA PAGE                              */
69 __sfr __at (0xB0) P3           ;  /* PORT 3                                        */
70 __sfr __at (0xB1) OSCXCN       ;  /* EXTERNAL OSCILLATOR CONTROL                   */
71 __sfr __at (0xB2) OSCICN       ;  /* INTERNAL OSCILLATOR CONTROL                   */
72 __sfr __at (0xB3) OSCICL       ;  /* INTERNAL OSCILLATOR CALIBRATION               */
73 __sfr __at (0xB6) FLSCL        ;  /* FLASH MEMORY TIMING PRESCALER                 */
74 __sfr __at (0xB7) FLKEY        ;  /* FLASH ACESS LIMIT                             */
75 __sfr __at (0xB8) IP           ;  /* INTERRUPT PRIORITY                            */
76 __sfr __at (0xB9) CLKMUL       ;  /* CLOCK MULTIPLIER CONTROL REGISTER             */
77 __sfr __at (0xBA) AMX0N        ;  /* ADC 0 MUX NEGATIVE CHANNEL SELECTION          */
78 __sfr __at (0xBB) AMX0P        ;  /* ADC 0 MUX POSITIVE CHANNEL SELECTION          */
79 __sfr __at (0xBC) ADC0CF       ;  /* ADC 0 CONFIGURATION                           */
80 __sfr __at (0xBD) ADC0L        ;  /* ADC 0 DATA WORD LSB                           */
81 __sfr __at (0xBE) ADC0H        ;  /* ADC 0 DATA WORD MSB                           */
82 __sfr __at (0xC0) SMB0CN       ;  /* SMBUS CONTROL                                 */
83 __sfr __at (0xC1) SMB0CF       ;  /* SMBUS CONFIGURATION                           */
84 __sfr __at (0xC2) SMB0DAT      ;  /* SMBUS DATA                                    */
85 __sfr __at (0xC3) ADC0GTL      ;  /* ADC 0 GREATER-THAN LOW BYTE                   */
86 __sfr __at (0xC4) ADC0GTH      ;  /* ADC 0 GREATER-THAN HIGH BYTE                  */
87 __sfr __at (0xC5) ADC0LTL      ;  /* ADC 0 LESS-THAN LOW BYTE                      */
88 __sfr __at (0xC6) ADC0LTH      ;  /* ADC 0 LESS-THAN HIGH BYTE                     */
89 __sfr __at (0xC8) T2CON        ;  /* TIMER 2 CONTROL                               */
90 __sfr __at (0xC8) TMR2CN       ;  /* TIMER 2 CONTROL                               */
91 __sfr __at (0xC9) REG0CN       ;  /* VOLTAGE REGULATOR CONTROL                     */
92 __sfr __at (0xCA) RCAP2L       ;  /* TIMER 2 CAPTURE REGISTER - LOW BYTE           */
93 __sfr __at (0xCA) TMR2RLL      ;  /* TIMER 2 CAPTURE REGISTER - LOW BYTE           */
94 __sfr __at (0xCB) RCAP2H       ;  /* TIMER 2 CAPTURE REGISTER - HIGH BYTE          */
95 __sfr __at (0xCB) TMR2RLH      ;  /* TIMER 2 CAPTURE REGISTER - HIGH BYTE          */
96 __sfr __at (0xCC) TL2          ;  /* TIMER 2 - LOW BYTE                            */
97 __sfr __at (0xCC) TMR2L        ;  /* TIMER 2 - LOW BYTE                            */
98 __sfr __at (0xCD) TH2          ;  /* TIMER 2 - HIGH BYTE                           */
99 __sfr __at (0xCD) TMR2H        ;  /* TIMER 2 - HIGH BYTE                           */
100 __sfr __at (0xD0) PSW          ;  /* PROGRAM STATUS WORD                           */
101 __sfr __at (0xD1) REF0CN       ;  /* VOLTAGE REFERENCE 0 CONTROL                   */
102 __sfr __at (0xD4) P0SKIP       ;  /* PORT 0 SKIP                                   */
103 __sfr __at (0xD5) P1SKIP       ;  /* PORT 1 SKIP                                   */
104 __sfr __at (0xD6) P2SKIP       ;  /* PORT 2 SKIP                                   */
105 __sfr __at (0xD7) USB0XCN      ;  /* USB0 TRANSCEIVER CONTROL                      */
106 __sfr __at (0xD8) PCA0CN       ;  /* PCA CONTROL                                   */
107 __sfr __at (0xD9) PCA0MD       ;  /* PCA MODE                                      */
108 __sfr __at (0xDA) PCA0CPM0     ;  /* PCA MODULE 0 MODE REGISTER                    */
109 __sfr __at (0xDB) PCA0CPM1     ;  /* PCA MODULE 1 MODE REGISTER                    */
110 __sfr __at (0xDC) PCA0CPM2     ;  /* PCA MODULE 2 MODE REGISTER                    */
111 __sfr __at (0xDD) PCA0CPM3     ;  /* PCA MODULE 3 MODE REGISTER                    */
112 __sfr __at (0xDE) PCA0CPM4     ;  /* PCA MODULE 4 MODE REGISTER                    */
113 __sfr __at (0xE0) ACC          ;  /* ACCUMULATOR                                   */
114 __sfr __at (0xE1) XBR0         ;  /* PORT MUX CONFIGURATION REGISTER 0             */
115 __sfr __at (0xE2) XBR1         ;  /* PORT MUX CONFIGURATION REGISTER 1             */
116 __sfr __at (0xE4) IT01CF       ;  /* INT0/INT1 CONFIGURATION REGISTER              */
117 __sfr __at (0xE4) INT01CF      ;  /* INT0/INT1 CONFIGURATION REGISTER              */
118 __sfr __at (0xE6) EIE1         ;  /* EXTERNAL INTERRUPT ENABLE 1                   */
119 __sfr __at (0xE7) EIE2         ;  /* EXTERNAL INTERRUPT ENABLE 2                   */
120 __sfr __at (0xE8) ADC0CN       ;  /* ADC 0 CONTROL                                 */
121 __sfr __at (0xE9) PCA0CPL1     ;  /* PCA CAPTURE 1 LOW                             */
122 __sfr __at (0xEA) PCA0CPH1     ;  /* PCA CAPTURE 1 HIGH                            */
123 __sfr __at (0xEB) PCA0CPL2     ;  /* PCA CAPTURE 2 LOW                             */
124 __sfr __at (0xEC) PCA0CPH2     ;  /* PCA CAPTURE 2 HIGH                            */
125 __sfr __at (0xED) PCA0CPL3     ;  /* PCA CAPTURE 3 LOW                             */
126 __sfr __at (0xEE) PCA0CPH3     ;  /* PCA CAPTURE 3 HIGH                            */
127 __sfr __at (0xEF) RSTSRC       ;  /* RESET SOURCE                                  */
128 __sfr __at (0xF0) B            ;  /* B REGISTER                                    */
129 __sfr __at (0xF1) P0MODE       ;  /* PORT 0 INPUT MODE CONFIGURATION               */
130 __sfr __at (0xF1) P0MDIN       ;  /* PORT 0 INPUT MODE CONFIGURATION               */
131 __sfr __at (0xF2) P1MODE       ;  /* PORT 1 INPUT MODE CONFIGURATION               */
132 __sfr __at (0xF2) P1MDIN       ;  /* PORT 1 INPUT MODE CONFIGURATION               */
133 __sfr __at (0xF3) P2MODE       ;  /* PORT 2 INPUT MODE CONFIGURATION               */
134 __sfr __at (0xF3) P2MDIN       ;  /* PORT 2 INPUT MODE CONFIGURATION               */
135 __sfr __at (0xF4) P3MODE       ;  /* PORT 3 INPUT MODE CONFIGURATION               */
136 __sfr __at (0xF4) P3MDIN       ;  /* PORT 3 INPUT MODE CONFIGURATION               */
137 __sfr __at (0xF6) EIP1         ;  /* EXTERNAL INTERRUPT PRIORITY REGISTER 1        */
138 __sfr __at (0xF7) EIP2         ;  /* EXTERNAL INTERRUPT PRIORITY REGISTER 2        */
139 __sfr __at (0xF8) SPI0CN       ;  /* SPI0 CONTROL                                  */
140 __sfr __at (0xF9) PCA0L        ;  /* PCA COUNTER LOW                               */
141 __sfr __at (0xFA) PCA0H        ;  /* PCA COUNTER HIGH                              */
142 __sfr __at (0xFB) PCA0CPL0     ;  /* PCA CAPTURE 0 LOW                             */
143 __sfr __at (0xFC) PCA0CPH0     ;  /* PCA CAPTURE 0 HIGH                            */
144 __sfr __at (0xFD) PCA0CPL4     ;  /* PCA CAPTURE 4 LOW                             */
145 __sfr __at (0xFE) PCA0CPH4     ;  /* PCA CAPTURE 4 HIGH                            */
146 __sfr __at (0xFF) VDM0CN       ;  /* VDD MONITOR CONTROL                           */
147
148
149 /*  WORD/DWORD Registers  */
150
151 __sfr16 __at (0x8C8A) TMR0     ;  /* TIMER 0 COUNTER                               */
152 __sfr16 __at (0x8D8B) TMR1     ;  /* TIMER 1 COUNTER                               */
153 __sfr16 __at (0xCDCC) TMR2     ;  /* TIMER 2 COUNTER                               */
154 __sfr16 __at (0xCBCA) RCAP2    ;  /* TIMER 2 CAPTURE REGISTER WORD                 */
155 __sfr16 __at (0xCBCA) TMR2RL   ;  /* TIMER 2 CAPTURE REGISTER WORD                 */
156 __sfr16 __at (0x9594) TMR3     ;  /* TIMER 3 COUNTER                               */
157 __sfr16 __at (0x9392) TMR3RL   ;  /* TIMER 3 CAPTURE REGISTER WORD                 */
158 __sfr16 __at (0xBEBD) ADC0     ;  /* ADC 0 DATA WORD                               */
159 __sfr16 __at (0xC4C3) ADC0GT   ;  /* ADC 0 GREATER-THAN REGISTER WORD              */
160 __sfr16 __at (0xC6C5) ADC0LT   ;  /* ADC 0 LESS-THAN REGISTER WORD                 */
161 __sfr16 __at (0xFAF9) PCA0     ;  /* PCA COUNTER                                   */
162 __sfr16 __at (0xFCFB) PCA0CP0  ;  /* PCA CAPTURE 0 WORD                            */
163 __sfr16 __at (0xEAE9) PCA0CP1  ;  /* PCA CAPTURE 1 WORD                            */
164 __sfr16 __at (0xECEB) PCA0CP2  ;  /* PCA CAPTURE 2 WORD                            */
165 __sfr16 __at (0xEEED) PCA0CP3  ;  /* PCA CAPTURE 3 WORD                            */
166 __sfr16 __at (0xFEFD) PCA0CP4  ;  /* PCA CAPTURE 4 WORD                            */
167
168
169 /*  BIT Registers  */
170
171 /*  P0  0x80 */
172 __sbit __at (0x80) P0_0        ;
173 __sbit __at (0x81) P0_1        ;
174 __sbit __at (0x82) P0_2        ;
175 __sbit __at (0x83) P0_3        ;
176 __sbit __at (0x84) P0_4        ;
177 __sbit __at (0x85) P0_5        ;
178 __sbit __at (0x86) P0_6        ;
179 __sbit __at (0x87) P0_7        ;
180                                
181 /*  TCON  0x88 */              
182 __sbit __at (0x88) IT0         ;  /* TCON.0 - EXT. INTERRUPT 0 TYPE                */
183 __sbit __at (0x89) IE0         ;  /* TCON.1 - EXT. INTERRUPT 0 EDGE FLAG           */
184 __sbit __at (0x8A) IT1         ;  /* TCON.2 - EXT. INTERRUPT 1 TYPE                */
185 __sbit __at (0x8B) IE1         ;  /* TCON.3 - EXT. INTERRUPT 1 EDGE FLAG           */
186 __sbit __at (0x8C) TR0         ;  /* TCON.4 - TIMER 0 ON/OFF CONTROL               */
187 __sbit __at (0x8D) TF0         ;  /* TCON.5 - TIMER 0 OVERFLOW FLAG                */
188 __sbit __at (0x8E) TR1         ;  /* TCON.6 - TIMER 1 ON/OFF CONTROL               */
189 __sbit __at (0x8F) TF1         ;  /* TCON.7 - TIMER 1 OVERFLOW FLAG                */
190                                
191 /*  P1  0x90 */                
192 __sbit __at (0x90) P1_0        ;
193 __sbit __at (0x91) P1_1        ;
194 __sbit __at (0x92) P1_2        ;
195 __sbit __at (0x93) P1_3        ;
196 __sbit __at (0x94) P1_4        ;
197 __sbit __at (0x95) P1_5        ;
198 __sbit __at (0x96) P1_6        ;
199 __sbit __at (0x97) P1_7        ;
200                                
201 /*  SCON  0x98 */              
202 __sbit __at (0x98) RI          ;  /* SCON.0 - RECEIVE INTERRUPT FLAG               */
203 __sbit __at (0x98) RI0         ;  /* SCON.0 - RECEIVE INTERRUPT FLAG               */
204 __sbit __at (0x99) TI          ;  /* SCON.1 - TRANSMIT INTERRUPT FLAG              */
205 __sbit __at (0x99) TI0         ;  /* SCON.1 - TRANSMIT INTERRUPT FLAG              */
206 __sbit __at (0x9A) RB8         ;  /* SCON.2 - RECEIVE BIT 8                        */
207 __sbit __at (0x9A) RB80        ;  /* SCON.2 - RECEIVE BIT 8                        */
208 __sbit __at (0x9B) TB8         ;  /* SCON.3 - TRANSMIT BIT 8                       */
209 __sbit __at (0x9B) TB80        ;  /* SCON.3 - TRANSMIT BIT 8                       */
210 __sbit __at (0x9C) REN         ;  /* SCON.4 - RECEIVE ENABLE                       */
211 __sbit __at (0x9C) REN0        ;  /* SCON.4 - RECEIVE ENABLE                       */
212 __sbit __at (0x9D) SM2         ;  /* SCON.5 - MULTIPROCESSOR COMMUNICATION ENABLE  */
213 __sbit __at (0x9D) MCE0        ;  /* SCON.5 - MULTIPROCESSOR COMMUNICATION ENABLE  */
214 __sbit __at (0x9F) SM0         ;  /* SCON.7 - SERIAL MODE CONTROL BIT 0            */
215 __sbit __at (0x9F) S0MODE      ;  /* SCON.7 - SERIAL MODE CONTROL BIT 0            */
216                                
217 /*  P2  0xA0 */                
218 __sbit __at (0xA0) P2_0        ;
219 __sbit __at (0xA1) P2_1        ;
220 __sbit __at (0xA2) P2_2        ;
221 __sbit __at (0xA3) P2_3        ;
222 __sbit __at (0xA4) P2_4        ;
223 __sbit __at (0xA5) P2_5        ;
224 __sbit __at (0xA6) P2_6        ;
225 __sbit __at (0xA7) P2_7        ;
226                                
227 /*  IE  0xA8 */                
228 __sbit __at (0xA8) EX0         ;  /* IE.0 - EXTERNAL INTERRUPT 0 ENABLE            */
229 __sbit __at (0xA9) ET0         ;  /* IE.1 - TIMER 0 INTERRUPT ENABLE               */
230 __sbit __at (0xAA) EX1         ;  /* IE.2 - EXTERNAL INTERRUPT 1 ENABLE            */
231 __sbit __at (0xAB) ET1         ;  /* IE.3 - TIMER 1 INTERRUPT ENABLE               */
232 __sbit __at (0xAC) ES          ;  /* IE.4 - SERIAL PORT INTERRUPT ENABLE           */
233 __sbit __at (0xAC) ES0         ;  /* IE.4 - SERIAL PORT INTERRUPT ENABLE           */
234 __sbit __at (0xAD) ET2         ;  /* IE.5 - TIMER 2 INTERRUPT ENABLE               */
235 __sbit __at (0xAE) ESPI0       ;  /* IE.6 - SPI0 INTERRUPT ENABLE                  */
236 __sbit __at (0xAF) EA          ;  /* IE.7 - GLOBAL INTERRUPT ENABLE                */
237                                
238 /*  P3  0xB0 */                
239 __sbit __at (0xB0) P3_0        ;
240 __sbit __at (0xB1) P3_1        ;
241 __sbit __at (0xB2) P3_2        ;
242 __sbit __at (0xB3) P3_3        ;
243 __sbit __at (0xB4) P3_4        ;
244 __sbit __at (0xB5) P3_5        ;
245 __sbit __at (0xB6) P3_6        ;
246 __sbit __at (0xB7) P3_7        ;
247                                
248 /*  IP  0xB8 */                
249 __sbit __at (0xB8) PX0         ;  /* IP.0 - EXTERNAL INTERRUPT 0 PRIORITY          */
250 __sbit __at (0xB9) PT0         ;  /* IP.1 - TIMER 0 PRIORITY                       */
251 __sbit __at (0xBA) PX1         ;  /* IP.2 - EXTERNAL INTERRUPT 1 PRIORITY          */
252 __sbit __at (0xBB) PT1         ;  /* IP.3 - TIMER 1 PRIORITY                       */
253 __sbit __at (0xBC) PS          ;  /* IP.4 - SERIAL PORT PRIORITY                   */
254 __sbit __at (0xBC) PS0         ;  /* IP.4 - SERIAL PORT PRIORITY                   */
255 __sbit __at (0xBD) PT2         ;  /* IP.5 - TIMER 2 PRIORITY                       */
256 __sbit __at (0xBE) PSPI0       ;  /* IP.6 - SPI0 PRIORITY                          */
257                                
258 /*  SMB0CN  0xC0 */            
259 __sbit __at (0xC0) SI          ;  /* SMB0CN.0 - SMBUS 0 INTERRUPT PENDING FLAG     */
260 __sbit __at (0xC1) ACK         ;  /* SMB0CN.1 - SMBUS 0 ACKNOWLEDGE FLAG           */
261 __sbit __at (0xC2) ARBLOST     ;  /* SMB0CN.2 - SMBUS 0 ARBITRATION LOST INDICATOR */
262 __sbit __at (0xC3) ACKRQ       ;  /* SMB0CN.3 - SMBUS 0 ACKNOWLEDGE REQUEST        */
263 __sbit __at (0xC4) STO         ;  /* SMB0CN.4 - SMBUS 0 STOP FLAG                  */
264 __sbit __at (0xC5) STA         ;  /* SMB0CN.5 - SMBUS 0 START FLAG                 */
265 __sbit __at (0xC6) TXMODE      ;  /* SMB0CN.6 - SMBUS 0 TRANSMIT MODE INDICATOR    */
266 __sbit __at (0xC7) MASTER      ;  /* SMB0CN.7 - SMBUS 0 MASTER/SLAVE INDICATOR     */
267                                
268 /*  TMR2CN  0xC8 */            
269 __sbit __at (0xC8) T2XCLK      ;  /* TMR2CN.0 - TIMER 2 EXTERNAL CLOCK SELECT      */
270 __sbit __at (0xCA) TR2         ;  /* TMR2CN.2 - TIMER 2 ON/OFF CONTROL             */
271 __sbit __at (0xCB) T2SPLIT     ;  /* TMR2CN.3 - TIMER 2 SPLIT MODE ENABLE          */
272 __sbit __at (0xCC) T2SOF       ;  /* TMR2CN.4 - TIMER 2 START_OF_FRAME CAPTURE ENA */
273 __sbit __at (0xCD) TF2LEN      ;  /* TMR2CN.5 - TIMER 2 LOW BYTE INTERRUPT ENABLE  */
274 __sbit __at (0xCE) TF2L        ;  /* TMR2CN.6 - TIMER 2 LOW BYTE OVERFLOW FLAG     */
275 __sbit __at (0xCF) TF2         ;  /* TMR2CN.7 - TIMER 2 OVERFLOW FLAG              */
276 __sbit __at (0xCF) TF2H        ;  /* TMR2CN.7 - TIMER 2 HIGH BYTE OVERFLOW FLAG    */
277                                
278 /*  PSW  0xD0 */               
279 __sbit __at (0xD0) PARITY      ;  /* PSW.0 - ACCUMULATOR PARITY FLAG               */
280 __sbit __at (0xD1) F1          ;  /* PSW.1 - FLAG 1                                */
281 __sbit __at (0xD2) OV          ;  /* PSW.2 - OVERFLOW FLAG                         */
282 __sbit __at (0xD3) RS0         ;  /* PSW.3 - REGISTER BANK SELECT 0                */
283 __sbit __at (0xD4) RS1         ;  /* PSW.4 - REGISTER BANK SELECT 1                */
284 __sbit __at (0xD5) F0          ;  /* PSW.5 - FLAG 0                                */
285 __sbit __at (0xD6) AC          ;  /* PSW.6 - AUXILIARY CARRY FLAG                  */
286 __sbit __at (0xD7) CY          ;  /* PSW.7 - CARRY FLAG                            */
287                                
288 /*  PCA0CN  0xD8 */            
289 __sbit __at (0xD8) CCF0        ;  /* PCA0CN.0 - PCA MODULE 0 CAPTURE/COMPARE FLAG  */
290 __sbit __at (0xD9) CCF1        ;  /* PCA0CN.1 - PCA MODULE 1 CAPTURE/COMPARE FLAG  */
291 __sbit __at (0xDA) CCF2        ;  /* PCA0CN.2 - PCA MODULE 2 CAPTURE/COMPARE FLAG  */
292 __sbit __at (0xDB) CCF3        ;  /* PCA0CN.3 - PCA MODULE 3 CAPTURE/COMPARE FLAG  */
293 __sbit __at (0xDC) CCF4        ;  /* PCA0CN.4 - PCA MODULE 4 CAPTURE/COMPARE FLAG  */
294 __sbit __at (0xDE) CR          ;  /* PCA0CN.6 - PCA COUNTER/TIMER RUN CONTROL      */
295 __sbit __at (0xDF) CF          ;  /* PCA0CN.7 - PCA COUNTER/TIMER OVERFLOW FLAG    */
296                                
297 /*  ADC0CN  0xE8 */            
298 __sbit __at (0xE8) AD0CM0      ;  /* ADC0CN.0 - ADC 0 START OF CONV. MODE BIT 0    */
299 __sbit __at (0xE9) AD0CM1      ;  /* ADC0CN.1 - ADC 0 START OF CONV. MODE BIT 1    */
300 __sbit __at (0xEA) AD0CM2      ;  /* ADC0CN.2 - ADC 0 START OF CONV. MODE BIT 2    */
301 __sbit __at (0xEB) AD0WINT     ;  /* ADC0CN.3 - ADC 0 WINDOW COMPARE INT. FLAG     */
302 __sbit __at (0xEC) AD0BUSY     ;  /* ADC0CN.4 - ADC 0 BUSY FLAG                    */
303 __sbit __at (0xED) AD0INT      ;  /* ADC0CN.5 - ADC 0 CONV. COMPLETE INT. FLAG     */
304 __sbit __at (0xEE) AD0TM       ;  /* ADC0CN.6 - ADC 0 TRACK MODE                   */
305 __sbit __at (0xEF) AD0EN       ;  /* ADC0CN.7 - ADC 0 ENABLE                       */
306                                
307 /*  SPI0CN  0xF8 */            
308 __sbit __at (0xF8) SPIEN       ;  /* SPI0CN.0 - SPI0 ENABLE                        */
309 __sbit __at (0xF9) TXBMT       ;  /* SPI0CN.1 - TRANSMIT BUFFER EMPTY              */
310 __sbit __at (0xFA) NSSMD0      ;  /* SPI0CN.2 - SLAVE SELECT MODE BIT 0            */
311 __sbit __at (0xFB) NSSMD1      ;  /* SPI0CN.3 - SLAVE SELECT MODE BIT 1            */
312 __sbit __at (0xFC) RXOVRN      ;  /* SPI0CN.4 - RECEIVE OVERRUN FLAG               */
313 __sbit __at (0xFD) MODF        ;  /* SPI0CN.5 - MODE FAULT FLAG                    */
314 __sbit __at (0xFE) WCOL        ;  /* SPI0CN.6 - WRITE COLLISION FLAG               */
315 __sbit __at (0xFF) SPIF        ;  /* SPI0CN.7 - SPI0 INTERRUPT FLAG                */
316
317
318 /* Predefined SFR Bit Masks */
319
320 #define PCON_IDLE         0x01    /* PCON                                */
321 #define PCON_STOP         0x02    /* PCON                                */
322 #define T1M               0x08    /* CKCON                               */
323 #define PSWE              0x01    /* PSCTL                               */
324 #define PSEE              0x02    /* PSCTL                               */
325 #define ECP0              0x20    /* EIE1                                */
326 #define ECP1              0x40    /* EIE1                                */
327 #define PORSF             0x02    /* RSTSRC                              */
328 #define SWRSF             0x10    /* RSTSRC                              */
329 #define ECCF              0x01    /* PCA0CPMn                            */
330 #define PWM               0x02    /* PCA0CPMn                            */
331 #define TOG               0x04    /* PCA0CPMn                            */
332 #define MAT               0x08    /* PCA0CPMn                            */
333 #define CAPN              0x10    /* PCA0CPMn                            */
334 #define CAPP              0x20    /* PCA0CPMn                            */
335 #define ECOM              0x40    /* PCA0CPMn                            */
336 #define PWM16             0x80    /* PCA0CPMn                            */
337 #define CP0E              0x10    /* XBR0                                */
338 #define CP0OEN            0x10    /* XBR0                                */
339 #define CP0AE             0x20    /* XBR0                                */
340 #define CP0AOEN           0x20    /* XBR0                                */
341 #define CP1E              0x40    /* XBR0                                */
342 #define CP1AE             0x80    /* XBR0                                */
343
344 #endif