Imported Upstream version 2.9.0
[debian/cc1111] / device / examples / startupcode / inc / c515a.h
1 /*-------------------------------------------------------------------------
2   Register Declarations for SIEMENS SAB 80515 Processor
3
4    Written By - Bela Torok
5    Bela.Torokt@kssg.ch
6    based on reg51.h by Sandeep Dutta sandeep.dutta@usa.net
7
8    modified 20. march 2000 by Michael.Schmitt@t-online.de
9
10    KEIL C compatible definitions are included
11
12    This program is free software; you can redistribute it and/or modify it
13    under the terms of the GNU General Public License as published by the
14    Free Software Foundation; either version 2, or (at your option) any
15    later version.
16
17    This program is distributed in the hope that it will be useful,
18    but WITHOUT ANY WARRANTY; without even the implied warranty of
19    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20    GNU General Public License for more details.
21
22    You should have received a copy of the GNU General Public License
23    along with this program; if not, write to the Free Software
24    Foundation, 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.
25
26    In other words, you are welcome to use, share and improve this program.
27    You are forbidden to forbid anyone else to use, share and improve
28    what you give them.   Help stamp out software-hoarding!
29 -------------------------------------------------------------------------*/
30
31 #ifndef SAB80C515A_H
32 #define SAB80C515A_H
33
34 /* BYTE addressable registers */
35 sfr at 0x80 P0          ;
36 sfr at 0x81 SP          ;
37 sfr at 0x82 DPL         ;
38 sfr at 0x83 DPH         ;
39 sfr at 0x87 PCON        ;
40 sfr at 0x88 TCON        ;
41 sfr at 0x89 TMOD        ;
42 sfr at 0x8A TL0         ;
43 sfr at 0x8B TL1         ;
44 sfr at 0x8C TH0         ;
45 sfr at 0x8D TH1         ;
46 sfr at 0x90 P1          ;
47 sfr at 0x98 SCON        ;
48 sfr at 0x99 SBUF        ;
49 sfr at 0xA0 P2          ;
50 sfr at 0xA8 IE          ;
51 sfr at 0xA8 IEN0        ; /* as called by Siemens */
52 sfr at 0xA9 IP0         ; /* interrupt priority register - SAB80515 specific */
53 sfr at 0xAA SRELL       ; // Baudrategenerator Reload Low Value
54 sfr at 0xB0 P3          ;
55 sfr at 0xB1 SYSCON      ; // XRAM Controller Access Control SAB80C515A specific
56 sfr at 0xB8 IEN1        ; /* interrupt enable register - SAB80515 specific */
57 sfr at 0xB9 IP1         ; /* interrupt priority register as called by Siemens */
58 sfr at 0xBA SRELH       ; // Baudrategenerator Reload HIGH Value
59 sfr at 0xC0 IRCON       ; /* interrupt control register - SAB80515 specific */
60 sfr at 0xC1 CCEN        ; /* compare/capture enable register */
61 sfr at 0xC2 CCL1        ; /* compare/capture register 1, low byte */
62 sfr at 0xC3 CCH1        ; /* compare/capture register 1, high byte */
63 sfr at 0xC4 CCL2        ; /* compare/capture register 2, low byte */
64 sfr at 0xC5 CCH2        ; /* compare/capture register 2, high byte */
65 sfr at 0xC6 CCL3        ; /* compare/capture register 3, low byte */
66 sfr at 0xC7 CCH3        ; /* compare/capture register 3, high byte */
67 sfr at 0xC8 T2CON       ;
68 sfr at 0xCA CRCL        ; /* compare/reload/capture register, low byte */
69 sfr at 0xCB CRCH        ; /* compare/reload/capture register, high byte */
70 sfr at 0xCC TL2         ;
71 sfr at 0xCD TH2         ;
72 sfr at 0xD0 PSW         ;
73 //sfr at 0xD8 ADCON     ; /* A/D-converter control register */
74
75 sfr at 0xD8 ADCON0      ; /* A/D-converter control register as called by Siemens */
76 sfr at 0xD8 ADCON1      ; /* A/D-converter control register as called by Siemens */
77 sfr at 0xD9 ADDATH      ; /* A/D-converter data register High-Byte*/
78 sfr at 0xDA ADDATL      ; /* A/D-converter data register High-Byte*/
79
80 //sfr at 0xD8 DAPR      ; /* D/A-converter program register */
81 sfr at 0xE0 ACC         ;
82 sfr at 0xE0 A           ;
83 sfr at 0xE8 P4          ; /* Port 4 - SAB80515 specific */
84 sfr at 0xF0 B           ;
85 sfr at 0xF8 P5          ; /* Port 5 - SAB80515 specific */
86
87
88 /* BIT addressable registers */
89 /* P0 */
90 sbit at 0x80 P0_0       ;
91 sbit at 0x81 P0_1       ;
92 sbit at 0x82 P0_2       ;
93 sbit at 0x83 P0_3       ;
94 sbit at 0x84 P0_4       ;
95 sbit at 0x85 P0_5       ;
96 sbit at 0x86 P0_6       ;
97 sbit at 0x87 P0_7       ;
98
99 /* TCON */
100 sbit at 0x88 IT0        ;
101 sbit at 0x89 IE0        ;
102 sbit at 0x8A IT1        ;
103 sbit at 0x8B IE1        ;
104 sbit at 0x8C TR0        ;
105 sbit at 0x8D TF0        ;
106 sbit at 0x8E TR1        ;
107 sbit at 0x8F TF1        ;
108
109 /* P1 */
110 sbit at 0x90 P1_0       ;
111 sbit at 0x91 P1_1       ;
112 sbit at 0x92 P1_2       ;
113 sbit at 0x93 P1_3       ;
114 sbit at 0x94 P1_4       ;
115 sbit at 0x95 P1_5       ;
116 sbit at 0x96 P1_6       ;
117 sbit at 0x97 P1_7       ;
118
119 sbit at 0x90 INT3_CC0   ; /* P1 alternate functions - SAB80515 specific */
120 sbit at 0x91 INT4_CC1   ;
121 sbit at 0x92 INT5_CC2   ;
122 sbit at 0x93 INT6_CC3   ;
123 sbit at 0x94 INT2       ;
124 sbit at 0x95 T2EX       ;
125 sbit at 0x96 CLKOUT     ;
126 sbit at 0x97 T2         ;
127
128 /* SCON */
129 sbit at 0x98 RI         ;
130 sbit at 0x99 TI         ;
131 sbit at 0x9A RB8        ;
132 sbit at 0x9B TB8        ;
133 sbit at 0x9C REN        ;
134 sbit at 0x9D SM2        ;
135 sbit at 0x9E SM1        ;
136 sbit at 0x9F SM0        ;
137
138 /* P2 */
139 sbit at 0xA0 P2_0       ;
140 sbit at 0xA1 P2_1       ;
141 sbit at 0xA2 P2_2       ;
142 sbit at 0xA3 P2_3       ;
143 sbit at 0xA4 P2_4       ;
144 sbit at 0xA5 P2_5       ;
145 sbit at 0xA6 P2_6       ;
146 sbit at 0xA7 P2_7       ;
147
148 /* IEN0 */
149 sbit at 0xA8 EX0        ;
150 sbit at 0xA9 ET0        ;
151 sbit at 0xAA EX1        ;
152 sbit at 0xAB ET1        ;
153 sbit at 0xAC ES         ;
154 sbit at 0xAD ET2        ;
155 sbit at 0xAE WDT        ; /* watchdog timer reset - SAB80515 specific */
156 sbit at 0xAF EA         ;
157
158 sbit at 0xAF EAL        ; /* EA as called by Siemens */
159
160 /* P3 */
161 sbit at 0xB0 P3_0       ;
162 sbit at 0xB1 P3_1       ;
163 sbit at 0xB2 P3_2       ;
164 sbit at 0xB3 P3_3       ;
165 sbit at 0xB4 P3_4       ;
166 sbit at 0xB5 P3_5       ;
167 sbit at 0xB6 P3_6       ;
168 sbit at 0xB7 P3_7       ;
169
170 sbit at 0xB0 RXD        ;
171 sbit at 0xB1 TXD        ;
172 sbit at 0xB2 INT0       ;
173 sbit at 0xB3 INT1       ;
174 sbit at 0xB4 T0         ;
175 sbit at 0xB5 T1         ;
176 sbit at 0xB6 WR         ;
177 sbit at 0xB7 RD         ;
178
179 // IEN1 von MS geprueft
180 sbit at 0xB8 EADC       ; /* A/D converter interrupt enable */
181 sbit at 0xB9 EX2        ;
182 sbit at 0xBA EX3        ;
183 sbit at 0xBB EX4        ;
184 sbit at 0xBC EX5        ;
185 sbit at 0xBD EX6        ;
186 sbit at 0xBE SWDT       ; /* watchdog timer start/reset */
187 sbit at 0xBF EXEN2      ; /* timer2 external reload interrupt enable */
188
189 // IRCON von MS geprueft
190 sbit at 0xC0 IADC       ; /* A/D converter irq flag */
191 sbit at 0xC1 IEX2       ; /* external interrupt edge detect flag */
192 sbit at 0xC2 IEX3       ;
193 sbit at 0xC3 IEX4       ;
194 sbit at 0xC4 IEX5       ;
195 sbit at 0xC5 IEX6       ;
196 sbit at 0xC6 TF2        ; /* timer 2 owerflow flag  */
197 sbit at 0xC7 EXF2       ; /* timer2 reload flag */
198
199 /* T2CON */
200 sbit at 0xC8 T2CON_0    ;
201 sbit at 0xC9 T2CON_1    ;
202 sbit at 0xCA T2CON_2    ;
203 sbit at 0xCB T2CON_3    ;
204 sbit at 0xCC T2CON_4    ;
205 sbit at 0xCD T2CON_5    ;
206 sbit at 0xCE T2CON_6    ;
207 sbit at 0xCF T2CON_7    ;
208
209 sbit at 0xC8 T2I0       ;
210 sbit at 0xC9 T2I1       ;
211 sbit at 0xCA T2CM       ;
212 sbit at 0xCB T2R0       ;
213 sbit at 0xCC T2R1       ;
214 sbit at 0xCD I2FR       ;
215 sbit at 0xCE I3FR       ;
216 sbit at 0xCF T2PS       ;
217
218
219 /* PSW */
220 sbit at 0xD0 P          ;
221 sbit at 0xD1 FL         ;
222 sbit at 0xD2 OV         ;
223 sbit at 0xD3 RS0        ;
224 sbit at 0xD4 RS1        ;
225 sbit at 0xD5 F0         ;
226 sbit at 0xD6 AC         ;
227 sbit at 0xD7 CY         ;
228
229 sbit at 0xD1 F1         ;
230
231 /* ADCON */
232 sbit at 0xD8 MX0        ;
233 sbit at 0xD9 MX1        ;
234 sbit at 0xDA MX2        ;
235 sbit at 0xDB ADM        ;
236 sbit at 0xDC BSY        ;
237
238 sbit at 0xDE CLK        ;
239 sbit at 0xDF BD         ;
240
241 /* A */
242 sbit at 0xA0 AREG_F0    ;
243 sbit at 0xA1 AREG_F1    ;
244 sbit at 0xA2 AREG_F2    ;
245 sbit at 0xA3 AREG_F3    ;
246 sbit at 0xA4 AREG_F4    ;
247 sbit at 0xA5 AREG_F5    ;
248 sbit at 0xA6 AREG_F6    ;
249 sbit at 0xA7 AREG_F7    ;
250
251 /* P4 */
252 sbit at 0xE8 P4_0       ;
253 sbit at 0xE9 P4_1       ;
254 sbit at 0xEA P4_2       ;
255 sbit at 0xEB P4_3       ;
256 sbit at 0xEC P4_4       ;
257 sbit at 0xED P4_5       ;
258 sbit at 0xEE P4_6       ;
259 sbit at 0xEF P4_7       ;
260
261 /* B */
262 sbit at 0xF0 BREG_F0    ;
263 sbit at 0xF1 BREG_F1    ;
264 sbit at 0xF2 BREG_F2    ;
265 sbit at 0xF3 BREG_F3    ;
266 sbit at 0xF4 BREG_F4    ;
267 sbit at 0xF5 BREG_F5    ;
268 sbit at 0xF6 BREG_F6    ;
269 sbit at 0xF7 BREG_F7    ;
270
271 /* P5 */
272 sbit at 0xF8 P5_0       ;
273 sbit at 0xF9 P5_1       ;
274 sbit at 0xFA P5_2       ;
275 sbit at 0xFB P5_3       ;
276 sbit at 0xFC P5_4       ;
277 sbit at 0xFD P5_5       ;
278 sbit at 0xFE P5_6       ;
279 sbit at 0xFF P5_7       ;
280
281 /* BIT definitions for bits that are not directly accessible */
282 /* PCON bits */
283 #define IDL             0x01
284 #define PD              0x02
285 #define GF0             0x04
286 #define GF1             0x08
287 #define SMOD            0x80
288
289 #define IDL_            0x01
290 #define PD_             0x02
291 #define GF0_            0x04
292 #define GF1_            0x08
293 #define SMOD_           0x80
294
295 /* TMOD bits */
296 #define M0_0            0x01
297 #define M1_0            0x02
298 #define C_T0            0x04
299 #define GATE0           0x08
300 #define M0_1            0x10
301 #define M1_1            0x20
302 #define C_T1            0x40
303 #define GATE1           0x80
304
305 #define M0_0_           0x01
306 #define M1_0_           0x02
307 #define C_T0_           0x04
308 #define GATE0_          0x08
309 #define M0_1_           0x10
310 #define M1_1_           0x20
311 #define C_T1_           0x40
312 #define GATE1_          0x80
313
314 #define T0_M0           0x01
315 #define T0_M1           0x02
316 #define T0_CT           0x04
317 #define T0_GATE         0x08
318 #define T1_M0           0x10
319 #define T1_M1           0x20
320 #define T1_CT           0x40
321 #define T1_GATE         0x80
322
323 #define T0_M0_          0x01
324 #define T0_M1_          0x02
325 #define T0_CT_          0x04
326 #define T0_GATE_        0x08
327 #define T1_M0_          0x10
328 #define T1_M1_          0x20
329 #define T1_CT_          0x40
330 #define T1_GATE_        0x80
331
332 #define T0_MASK         0x0F
333 #define T1_MASK         0xF0
334
335 #define T0_MASK_        0x0F
336 #define T1_MASK_        0xF0
337
338 /* T2MOD bits */
339 #define DCEN            0x01
340 #define T2OE            0x02
341
342 #define DCEN_           0x01
343 #define T2OE_           0x02
344
345 /* WMCON bits */
346 #define WMCON_WDTEN     0x01
347 #define WMCON_WDTRST    0x02
348 #define WMCON_DPS       0x04
349 #define WMCON_EEMEN     0x08
350 #define WMCON_EEMWE     0x10
351 #define WMCON_PS0       0x20
352 #define WMCON_PS1       0x40
353 #define WMCON_PS2       0x80
354
355 /* SPCR-SPI bits */
356 #define SPCR_SPR0       0x01
357 #define SPCR_SPR1       0x02
358 #define SPCR_CPHA       0x04
359 #define SPCR_CPOL       0x08
360 #define SPCR_MSTR       0x10
361 #define SPCR_DORD       0x20
362 #define SPCR_SPE        0x40
363 #define SPCR_SPIE       0x80
364
365 /* SPSR-SPI bits */
366 #define SPSR_WCOL       0x40
367 #define SPSR_SPIF       0x80
368
369 /* SPDR-SPI bits */
370 #define SPDR_SPD0       0x10
371 #define SPDR_SPD1       0x20
372 #define SPDR_SPD2       0x40
373 #define SPDR_SPD3       0x80
374 #define SPDR_SPD4       0x10
375 #define SPDR_SPD5       0x20
376 #define SPDR_SPD6       0x40
377 #define SPDR_SPD7       0x80
378
379 // SYSCON bits
380 #define XMAP0_BIT       0x01
381 #define XMAP1_BIT       0x02
382 #define RMAP_BIT        0x10
383 #define EALE_BIT        0x20
384
385 // ADCON0 bits von MS geprueft
386 #define ADCON0_MX0      0x01
387 #define ADCON0_MX1      0x02
388 #define ADCON0_MX2      0x04
389 #define ADCON0_ADM      0x08
390 #define ADCON0_BSY      0x10
391 #define ADCON0_ADEX     0x20
392 #define ADCON0_CLK      0x40
393 #define ADCON0_BD       0x80
394
395 // ADCON1 bits von MS geprueft
396 #define ADCON1_MX0      0x01
397 #define ADCON1_MX1      0x02
398 #define ADCON1_MX2      0x04
399 #define ADCON1_ADCL     0x80
400
401 /* Interrupt numbers: address = (number * 8) + 3 */
402 #define IE0_VECTOR      0       /* 0x03 external interrupt 0 */
403 #define TF0_VECTOR      1       /* 0x0b timer 0 */
404 #define IE1_VECTOR      2       /* 0x13 external interrupt 1 */
405 #define TF1_VECTOR      3       /* 0x1b timer 1 */
406 #define SI0_VECTOR      4       /* 0x23 serial port 0 */
407 #define TF2_VECTOR      5       /* 0x2B timer 2 */
408 #define EX2_VECTOR      5       /* 0x2B external interrupt 2 */
409
410 #define IADC_VECTOR     8       /* 0x43 A/D converter interrupt */
411 #define IEX2_VECTOR     9       /* 0x4B external interrupt 2 */
412 #define IEX3_VECTOR    10       /* 0x53 external interrupt 3 */
413 #define IEX4_VECTOR    11       /* 0x5B external interrupt 4 */
414 #define IEX5_VECTOR    12       /* 0x63 external interrupt 5 */
415 #define IEX6_VECTOR    13       /* 0x6B external interrupt 6 */
416
417 #endif
418