T 78700 48350 5 10 1 1 0 0 1
netname=analog4
}
-C 81300 46200 1 0 0 gnd.sym
-N 81700 47500 81400 47500 4
-N 81400 47500 81400 46500 4
-N 81700 47100 81400 47100 4
-N 77500 47900 81700 47900 4
+C 81300 45400 1 0 0 gnd.sym
+N 81400 45700 81400 47900 4
+N 78100 47100 81700 47100 4
{
-T 78700 47950 5 10 1 1 0 0 1
+T 78700 47150 5 10 1 1 0 0 1
netname=ignition
}
C 69200 48400 1 0 0 nc-left.sym
T 76300 49700 5 10 1 1 0 6 1
value=VN7050AS
}
-N 76600 48900 77500 48900 4
-N 77500 47900 77500 49300 4
-N 76600 49300 77500 49300 4
+N 76600 48900 78100 48900 4
+N 78100 47100 78100 49300 4
+N 76600 49300 78100 49300 4
C 76700 45900 1 0 0 gnd.sym
N 76600 46900 76800 46900 4
N 76800 46900 76800 46200 4
T 74000 46400 5 10 0 1 0 0 1
footprint=0402
}
-C 80100 46600 1 90 0 resistor.sym
+C 80100 45800 1 90 0 resistor.sym
{
-T 79700 46900 5 10 0 0 90 0 1
+T 79700 46100 5 10 0 0 90 0 1
device=RESISTOR
-T 79800 47100 5 10 1 1 0 6 1
+T 79800 46300 5 10 1 1 0 6 1
refdes=R3
-T 79800 46800 5 10 1 1 0 6 1
+T 79800 46000 5 10 1 1 0 6 1
value=15k
-T 80100 46600 5 10 0 1 0 0 1
+T 80100 45800 5 10 0 1 0 0 1
footprint=0402
}
-C 80500 46600 1 90 0 resistor.sym
+C 80500 45800 1 90 0 resistor.sym
{
-T 80100 46900 5 10 0 0 90 0 1
+T 80100 46100 5 10 0 0 90 0 1
device=RESISTOR
-T 80600 47100 5 10 1 1 0 0 1
+T 80600 46300 5 10 1 1 0 0 1
refdes=R4
-T 80600 46800 5 10 1 1 0 0 1
+T 80600 46000 5 10 1 1 0 0 1
value=15k
-T 80500 46600 5 10 0 1 0 0 1
+T 80500 45800 5 10 0 1 0 0 1
footprint=0402
}
N 76600 47300 77200 47300 4
N 74200 47300 73900 47300 4
C 73800 45900 1 0 0 gnd.sym
N 73900 46400 73900 46200 4
-N 80000 46600 81400 46600 4
-N 80000 47500 80000 48700 4
-N 80400 47500 80400 48300 4
+N 80000 45800 81400 45800 4
+N 80000 46700 80000 48700 4
+N 80400 46700 80400 48300 4
N 71100 47700 73000 47700 4
{
T 72400 47750 5 10 1 1 0 6 1
}
N 73000 47700 73000 48100 4
N 73000 48100 74200 48100 4
+N 81700 47500 81400 47500 4
+N 81700 47900 81400 47900 4