X-Git-Url: https://git.gag.com/?p=hw%2Feasymega;a=blobdiff_plain;f=easymega.sch;fp=easymega.sch;h=286ae6d64caf4adcf7043a1d77a107771c634dd7;hp=586ea2ba8ed70386bc9dfa0f3cc94356cba425fa;hb=f11d433147e3d40a7650190ffcd1abe2c90f2ca6;hpb=ac8668a028c326acf818bd0c7ed6409124a7e9b4 diff --git a/easymega.sch b/easymega.sch index 586ea2b..286ae6d 100644 --- a/easymega.sch +++ b/easymega.sch @@ -1354,11 +1354,6 @@ N 53500 54700 54800 54700 4 T 53500 54800 5 10 1 1 0 0 1 netname=cs_flash } -N 64300 65500 65600 65500 4 -{ -T 65600 65600 5 10 1 1 0 6 1 -netname=imu_gyro_int -} N 60400 72400 60400 72300 4 N 53500 64700 54800 64700 4 { @@ -1504,20 +1499,20 @@ N 74300 57700 75600 57700 4 T 75600 57800 5 10 1 1 0 6 1 netname=swclk } -C 46800 66000 1 0 0 3.3V-plus.sym -C 47200 65100 1 90 0 capacitor.sym +C 46600 66200 1 0 0 3.3V-plus.sym +C 47000 65300 1 90 0 capacitor.sym { -T 46500 65300 5 10 0 0 90 0 1 +T 46300 65500 5 10 0 0 90 0 1 device=CAPACITOR -T 46800 65900 5 10 1 1 180 0 1 +T 46600 66100 5 10 1 1 180 0 1 refdes=C10 -T 46300 65300 5 10 0 0 90 0 1 +T 46100 65500 5 10 0 0 90 0 1 symversion=0.1 -T 46400 65200 5 10 1 1 0 0 1 +T 46200 65400 5 10 1 1 0 0 1 value=0.1uF -T 47200 65100 5 10 0 0 0 0 1 +T 47000 65300 5 10 0 0 0 0 1 footprint=0402 -T 47200 65100 5 10 0 1 0 0 1 +T 47000 65300 5 10 0 1 0 0 1 loadstatus=smt } T -28200 -66400 8 10 0 1 0 0 1 @@ -1528,46 +1523,46 @@ T -28200 -66400 8 10 0 1 0 0 1 vendor_part_number=MMA7260QT-ND T -28200 -66400 8 10 0 1 0 0 1 vendor_part_number=MCP9700-E/TO-ND -C 47400 64200 1 0 0 MS5607.sym +C 47200 64400 1 0 0 MS5607.sym { -T 48695 66395 5 10 0 1 0 0 1 +T 48495 66595 5 10 0 1 0 0 1 device=IC -T 47695 66395 5 10 1 1 0 0 1 +T 47495 66595 5 10 1 1 0 0 1 refdes=U4 -T 47395 60995 5 10 0 1 0 0 1 +T 47195 61195 5 10 0 1 0 0 1 footprint=MS5607 -T 47400 64200 5 10 0 1 0 0 1 +T 47200 64400 5 10 0 1 0 0 1 loadstatus=smt -T 48700 66400 5 10 1 1 0 0 1 +T 48500 66600 5 10 1 1 0 0 1 value=MS5607 } -N 47400 66000 47000 66000 4 -N 47400 65200 47400 64400 4 -N 47000 65100 47000 64400 4 -N 47000 64400 47400 64400 4 -C 46900 64100 1 0 0 gnd.sym -N 50600 64400 49700 64400 4 +N 47200 66200 46800 66200 4 +N 47200 65400 47200 64600 4 +N 46800 65300 46800 64600 4 +N 46800 64600 47200 64600 4 +C 46700 64300 1 0 0 gnd.sym +N 50400 64600 49500 64600 4 { -T 49900 64500 5 10 1 1 0 0 1 +T 49700 64700 5 10 1 1 0 0 1 netname=ba_miso1 } -N 50600 64800 49700 64800 4 +N 50400 65000 49500 65000 4 { -T 49900 64900 5 10 1 1 0 0 1 +T 49700 65100 5 10 1 1 0 0 1 netname=ba_mosi1 } -N 50600 65200 49700 65200 4 +N 50400 65400 49500 65400 4 { -T 50000 65300 5 10 1 1 0 0 1 +T 49800 65500 5 10 1 1 0 0 1 netname=ba_sck1 } -N 50600 65600 49700 65600 4 +N 50400 65800 49500 65800 4 { -T 50000 65700 5 10 1 1 0 0 1 +T 49800 65900 5 10 1 1 0 0 1 netname=cs_pres } -N 49700 66000 49800 66000 4 -N 49800 66000 49800 65600 4 +N 49500 66200 49600 66200 4 +N 49600 66200 49600 65800 4 N 53500 57500 54800 57500 4 { T 53500 57600 5 10 1 1 0 0 1 @@ -1619,16 +1614,6 @@ T -29500 -72800 8 10 0 1 0 0 1 vendor_part_number=MMA7260QT-ND T -29500 -72800 8 10 0 1 0 0 1 vendor_part_number=MCP9700-E/TO-ND -N 54800 55900 53500 55900 4 -{ -T 53500 56000 5 10 1 1 0 0 1 -netname=accel_int2 -} -N 54800 56300 53500 56300 4 -{ -T 53500 56400 5 10 1 1 0 0 1 -netname=accel_int1 -} C 52900 61400 1 0 1 resistor.sym { T 52600 61800 5 10 0 0 0 6 1 @@ -2279,16 +2264,6 @@ value=ADXL375 T 42400 64400 5 10 0 1 0 0 1 loadstatus=smt } -N 45800 66200 44700 66200 4 -{ -T 45750 66300 5 10 1 1 0 6 1 -netname=accel_int2 -} -N 45800 66600 44700 66600 4 -{ -T 45750 66700 5 10 1 1 0 6 1 -netname=accel_int1 -} N 41400 67800 41400 68200 4 T 77000 40800 9 10 1 0 0 0 2 Copyright 2023 by Bdale Garbee @@ -2321,11 +2296,6 @@ T 42400 61100 5 10 1 1 0 6 1 value=10uF } C 42400 59800 1 0 0 gnd.sym -N 45200 60200 46600 60200 4 -{ -T 46600 60300 5 10 1 1 0 6 1 -netname=mag_int -} C 42800 60100 1 0 0 MMC5983MA.sym { T 44895 62850 5 10 0 1 0 6 1 @@ -2347,25 +2317,15 @@ N 42800 60200 42500 60200 4 N 42500 60200 41600 60200 4 N 41600 60200 41600 60900 4 N 42800 60600 42500 60600 4 -N 46600 62200 45200 62200 4 +N 46500 61400 45200 61400 4 { -T 46550 62300 5 10 1 1 0 6 1 -netname=cs_mag +T 46250 61500 5 10 1 1 0 6 1 +netname=sda1 } -N 46600 61800 45200 61800 4 +N 47300 61000 45200 61000 4 { -T 46550 61900 5 10 1 1 0 6 1 -netname=mag_miso2 -} -N 46600 61400 45200 61400 4 -{ -T 46550 61500 5 10 1 1 0 6 1 -netname=mag_mosi2 -} -N 46600 61000 45200 61000 4 -{ -T 46550 61100 5 10 1 1 0 6 1 -netname=mag_sck2 +T 46250 61100 5 10 1 1 0 6 1 +netname=scl1 } N 46600 72700 48100 72700 4 { @@ -2405,11 +2365,6 @@ refdes=C302 T 42100 71200 5 10 1 1 0 6 1 value=0.1uF } -N 42800 71100 44300 71100 4 -{ -T 42750 71200 5 10 1 1 0 0 1 -netname=imu_gyro_int -} N 44300 72300 42200 72300 4 N 46600 70700 48100 70700 4 { @@ -2465,28 +2420,121 @@ value=NoConnection T 43800 71400 5 10 0 0 0 0 1 device=DRC_Directive } -N 42800 71900 44300 71900 4 -{ -T 42750 72000 5 10 1 1 0 0 1 -netname=imu_accel_int -} N 64300 65900 65600 65900 4 { T 65600 66000 5 10 1 1 0 6 1 netname=cs_imu_accel } -N 64300 67100 65600 67100 4 +C 46300 62800 1 0 0 3.3V-plus.sym +N 45200 62200 45500 62200 4 +N 46500 62300 46500 62800 4 +N 53500 55900 54800 55900 4 +{ +T 53500 56000 5 10 1 1 0 0 1 +netname=sda1 +} +N 53500 56300 54800 56300 4 { -T 65600 67200 5 10 1 1 0 6 1 -netname=imu_accel_int +T 53500 56400 5 10 1 1 0 0 1 +netname=scl1 } -N 53500 64300 54800 64300 4 +C 46400 61400 1 270 1 resistor.sym { -T 53500 64400 5 10 1 1 0 0 1 -netname=cs_mag +T 46800 61700 5 10 0 0 270 6 1 +device=RESISTOR +T 46700 61900 5 10 1 1 0 0 1 +refdes=R30 +T 46700 61700 5 10 1 1 0 0 1 +value=2.7k +T 46400 61400 5 10 0 0 270 6 1 +footprint=0402 +T 46400 61400 5 10 0 0 270 6 1 +loadstatus=smt +} +C 47200 61400 1 270 1 resistor.sym +{ +T 47600 61700 5 10 0 0 270 6 1 +device=RESISTOR +T 47500 61900 5 10 1 1 0 0 1 +refdes=R31 +T 47300 61700 5 10 1 1 0 0 1 +value=2.7k +T 47200 61400 5 10 0 0 270 6 1 +footprint=0402 +T 47200 61400 5 10 0 0 270 6 1 +loadstatus=smt +} +N 47300 61000 47300 61400 4 +N 45500 62300 47300 62300 4 +C 45200 61700 1 0 0 nc-right.sym +{ +T 45300 62200 5 10 0 0 0 0 1 +value=NoConnection +T 45300 62400 5 10 0 0 0 0 1 +device=DRC_Directive } -N 53500 62700 54800 62700 4 +C 45200 60100 1 0 0 nc-right.sym { -T 53500 62800 5 10 1 1 0 0 1 -netname=mag_int +T 45300 60600 5 10 0 0 0 0 1 +value=NoConnection +T 45300 60800 5 10 0 0 0 0 1 +device=DRC_Directive +} +N 45500 62300 45500 62200 4 +C 54300 64200 1 0 0 nc-left.sym +{ +T 54300 64600 5 10 0 0 0 0 1 +value=NoConnection +T 54300 65000 5 10 0 0 0 0 1 +device=DRC_Directive +} +C 54300 62600 1 0 0 nc-left.sym +{ +T 54300 63000 5 10 0 0 0 0 1 +value=NoConnection +T 54300 63400 5 10 0 0 0 0 1 +device=DRC_Directive +} +C 64300 67000 1 0 0 nc-right.sym +{ +T 64400 67500 5 10 0 0 0 0 1 +value=NoConnection +T 64400 67700 5 10 0 0 0 0 1 +device=DRC_Directive +} +C 64300 65400 1 0 0 nc-right.sym +{ +T 64400 65900 5 10 0 0 0 0 1 +value=NoConnection +T 64400 66100 5 10 0 0 0 0 1 +device=DRC_Directive +} +C 44700 66100 1 0 0 nc-right.sym +{ +T 44800 66600 5 10 0 0 0 0 1 +value=NoConnection +T 44800 66800 5 10 0 0 0 0 1 +device=DRC_Directive +} +C 44700 66500 1 0 0 nc-right.sym +{ +T 44800 67000 5 10 0 0 0 0 1 +value=NoConnection +T 44800 67200 5 10 0 0 0 0 1 +device=DRC_Directive +} +C 43800 71800 1 0 0 nc-left.sym +{ +T 43800 72200 5 10 0 0 0 0 1 +value=NoConnection +T 43800 72600 5 10 0 0 0 0 1 +device=DRC_Directive +} +C 43800 71000 1 0 0 nc-left.sym +{ +T 43800 71400 5 10 0 0 0 0 1 +value=NoConnection +T 43800 71800 5 10 0 0 0 0 1 +device=DRC_Directive } +C 49600 59500 1 0 0 gnd.sym