Merge branch 'master' of ssh://git.gag.com/scm/git/fw/altos
[fw/altos] / src / telefireeight-v2.0 / ao_pins.h
1 /*
2  * Copyright © 2019 Keith Packard <keithp@keithp.com>
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License as published by
6  * the Free Software Foundation; either version 2 of the License, or
7  * (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful, but
10  * WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
12  * General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License along
15  * with this program; if not, write to the Free Software Foundation, Inc.,
16  * 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA.
17  */
18
19 #ifndef _AO_PINS_H_
20 #define _AO_PINS_H_
21
22 #define HAS_RADIO               1
23 #define HAS_RADIO_RATE          1
24 #define HAS_TELEMETRY           0
25 #define HAS_FLIGHT              0
26 #define HAS_USB                 1
27 #define HAS_BEEP                0
28 #define HAS_GPS                 0
29 #define HAS_SERIAL_1            0
30 #define HAS_ADC                 1
31 #define HAS_DBG                 0
32 #define HAS_EEPROM              1
33 #define HAS_LOG                 0
34 #define HAS_PAD                 1
35 #define USE_INTERNAL_FLASH      1
36 #define AO_DATA_RING            32
37 #define USE_EEPROM_CONFIG       1
38 #define USE_STORAGE_CONFIG      0
39 #define HAS_AES                 1
40
41 /* 8MHz High speed external crystal */
42 #define AO_HSE                  8000000
43
44 /* PLLVCO = 96MHz (so that USB will work) */
45 #define AO_PLLMUL               12
46 #define AO_RCC_CFGR_PLLMUL      (STM_RCC_CFGR_PLLMUL_12)
47
48 #define AO_CC1200_FOSC          40000000
49
50 /* SYSCLK = 32MHz (no need to go faster than CPU) */
51 #define AO_PLLDIV               3
52 #define AO_RCC_CFGR_PLLDIV      (STM_RCC_CFGR_PLLDIV_3)
53
54 /* HCLK = 32MHz (CPU clock) */
55 #define AO_AHB_PRESCALER        1
56 #define AO_RCC_CFGR_HPRE_DIV    STM_RCC_CFGR_HPRE_DIV_1
57
58 /* Run APB1 at 16MHz (HCLK/2) */
59 #define AO_APB1_PRESCALER       2
60 #define AO_RCC_CFGR_PPRE1_DIV   STM_RCC_CFGR_PPRE2_DIV_2
61
62 /* Run APB2 at 16MHz (HCLK/2) */
63 #define AO_APB2_PRESCALER       2
64 #define AO_RCC_CFGR_PPRE2_DIV   STM_RCC_CFGR_PPRE2_DIV_2
65
66 #define HAS_SPI_1               1
67 #define SPI_1_PA5_PA6_PA7       0
68 #define SPI_1_PB3_PB4_PB5       0
69 #define SPI_1_PE13_PE14_PE15    1
70 #define SPI_1_GPIO              (&stm_gpioe)
71 #define SPI_1_OSPEEDR           STM_OSPEEDR_10MHz
72
73 #define HAS_SPI_2               0
74 #define SPI_2_PB13_PB14_PB15    0
75 #define SPI_2_PD1_PD3_PD4       0
76
77 #define HAS_I2C_1               0
78
79 #define HAS_I2C_2               0
80
81 /*
82  * Radio is a cc1200 connected via SPI
83  */
84
85 #define AO_RADIO_CAL_DEFAULT    5695733
86
87 #define AO_CC1200_SPI_CS_PORT   (&stm_gpioe)
88 #define AO_CC1200_SPI_CS_PIN    11
89 #define AO_CC1200_SPI_BUS       AO_SPI_1_PE13_PE14_PE15
90 #define AO_CC1200_SPI           stm_spi1
91 #define AO_CC1200_SPI_SPEED     AO_SPI_SPEED_FAST
92
93 #define AO_CC1200_INT_PORT      (&stm_gpioe)
94 #define AO_CC1200_INT_PIN       (12)
95
96 #define AO_CC1200_INT_GPIO      2
97 #define AO_CC1200_INT_GPIO_IOCFG        CC1200_IOCFG2
98
99 #define HAS_LED                 1
100 #define LED_TYPE                uint16_t
101
102 /* Continuity leds 1-8 */
103 #define LED_0_PORT              (&stm_gpiob)
104 #define LED_0_PIN               13
105 #define LED_1_PORT              (&stm_gpiob)
106 #define LED_1_PIN               12
107 #define LED_2_PORT              (&stm_gpiob)
108 #define LED_2_PIN               11
109 #define LED_3_PORT              (&stm_gpiob)
110 #define LED_3_PIN               10
111 #define LED_4_PORT              (&stm_gpioc)
112 #define LED_4_PIN               9
113 #define LED_5_PORT              (&stm_gpioa)
114 #define LED_5_PIN               8
115 #define LED_6_PORT              (&stm_gpioa)
116 #define LED_6_PIN               9
117 #define LED_7_PORT              (&stm_gpioa)
118 #define LED_7_PIN               10
119
120 #define AO_LED_CONTINUITY(c)    (1 << (c))
121 #define AO_LED_CONTINUITY_MASK  (0xff)
122
123 /* ARM */
124 #define LED_8_PORT              (&stm_gpioe)
125 #define LED_8_PIN               3
126
127 #define AO_LED_ARMED            AO_LED_8
128
129 /* RF good/marginal/poor */
130 #define LED_9_PORT              (&stm_gpioe)
131 #define LED_9_PIN               4
132 #define LED_10_PORT             (&stm_gpioe)
133 #define LED_10_PIN              5
134 #define LED_11_PORT             (&stm_gpioe)
135 #define LED_11_PIN              6
136
137 #define AO_LED_GREEN            AO_LED_9
138 #define AO_LED_AMBER            AO_LED_10
139 #define AO_LED_RED              AO_LED_11
140
141 /* Alarm A */
142 #define AO_SIREN
143 #define AO_SIREN_PORT           (&stm_gpiod)
144 #define AO_SIREN_PIN            10
145
146 /* Alarm B */
147 #define AO_STROBE
148 #define AO_STROBE_PORT          (&stm_gpiod)
149 #define AO_STROBE_PIN           11
150
151 /* Pad selector is on PD0-7 */
152
153 #define HAS_FIXED_PAD_BOX       1
154 #define AO_PAD_SELECTOR_PORT    (&stm_gpiod)
155 #define AO_PAD_SELECTOR_PINS    (0xff)
156
157 #define SPI_CONST       0x00
158
159 #define AO_PAD_NUM              8
160 #define AO_PAD_PORT_0           (&stm_gpiod)
161 #define AO_PAD_PORT_1           (&stm_gpiob)
162
163 #define AO_PAD_PIN_0            9
164 #define AO_PAD_0_PORT           (&stm_gpiod)
165 #define AO_ADC_SENSE_PAD_0      3
166 #define AO_ADC_SENSE_PAD_0_PORT (&stm_gpioa)
167 #define AO_ADC_SENSE_PAD_0_PIN  3
168
169 #define AO_PAD_PIN_1            8
170 #define AO_PAD_1_PORT           (&stm_gpiod)
171 #define AO_ADC_SENSE_PAD_1      2
172 #define AO_ADC_SENSE_PAD_1_PORT (&stm_gpioa)
173 #define AO_ADC_SENSE_PAD_1_PIN  2
174
175 #define AO_PAD_PIN_2            15
176 #define AO_PAD_2_PORT           (&stm_gpiob)
177 #define AO_ADC_SENSE_PAD_2      1
178 #define AO_ADC_SENSE_PAD_2_PORT (&stm_gpioa)
179 #define AO_ADC_SENSE_PAD_2_PIN  1
180
181 #define AO_PAD_PIN_3            14
182 #define AO_PAD_3_PORT           (&stm_gpiob)
183 #define AO_ADC_SENSE_PAD_3      0
184 #define AO_ADC_SENSE_PAD_3_PORT (&stm_gpioa)
185 #define AO_ADC_SENSE_PAD_3_PIN  0
186
187 #define AO_PAD_PIN_4            12
188 #define AO_PAD_4_PORT           (&stm_gpiod)
189 #define AO_ADC_SENSE_PAD_4      7
190 #define AO_ADC_SENSE_PAD_4_PORT (&stm_gpioa)
191 #define AO_ADC_SENSE_PAD_4_PIN  7
192
193 #define AO_PAD_PIN_5            13
194 #define AO_PAD_5_PORT           (&stm_gpiod)
195 #define AO_ADC_SENSE_PAD_5      6
196 #define AO_ADC_SENSE_PAD_5_PORT (&stm_gpioa)
197 #define AO_ADC_SENSE_PAD_5_PIN  6
198
199 #define AO_PAD_PIN_6            14
200 #define AO_PAD_6_PORT           (&stm_gpiod)
201 #define AO_ADC_SENSE_PAD_6      5
202 #define AO_ADC_SENSE_PAD_6_PORT (&stm_gpioa)
203 #define AO_ADC_SENSE_PAD_6_PIN  5
204
205 #define AO_PAD_PIN_7            15
206 #define AO_PAD_7_PORT           (&stm_gpiod)
207 #define AO_ADC_SENSE_PAD_7      4
208 #define AO_ADC_SENSE_PAD_7_PORT (&stm_gpioa)
209 #define AO_ADC_SENSE_PAD_7_PIN  4
210
211 #define AO_ADC_PYRO             8
212 #define AO_ADC_PYRO_PORT        (&stm_gpiob)
213 #define AO_ADC_PYRO_PIN         0
214
215 #define AO_ADC_BATT             15
216 #define AO_ADC_BATT_PORT        (&stm_gpioc)
217 #define AO_ADC_BATT_PIN         5
218
219 #define AO_ADC_PIN0_PORT        AO_ADC_SENSE_PAD_0_PORT
220 #define AO_ADC_PIN0_PIN         AO_ADC_SENSE_PAD_0_PIN
221
222 #define AO_ADC_PIN1_PORT        AO_ADC_SENSE_PAD_1_PORT
223 #define AO_ADC_PIN1_PIN         AO_ADC_SENSE_PAD_1_PIN
224
225 #define AO_ADC_PIN2_PORT        AO_ADC_SENSE_PAD_2_PORT
226 #define AO_ADC_PIN2_PIN         AO_ADC_SENSE_PAD_2_PIN
227
228 #define AO_ADC_PIN3_PORT        AO_ADC_SENSE_PAD_3_PORT
229 #define AO_ADC_PIN3_PIN         AO_ADC_SENSE_PAD_3_PIN
230
231 #define AO_ADC_PIN4_PORT        AO_ADC_SENSE_PAD_4_PORT
232 #define AO_ADC_PIN4_PIN         AO_ADC_SENSE_PAD_4_PIN
233
234 #define AO_ADC_PIN5_PORT        AO_ADC_SENSE_PAD_5_PORT
235 #define AO_ADC_PIN5_PIN         AO_ADC_SENSE_PAD_5_PIN
236
237 #define AO_ADC_PIN6_PORT        AO_ADC_SENSE_PAD_6_PORT
238 #define AO_ADC_PIN6_PIN         AO_ADC_SENSE_PAD_6_PIN
239
240 #define AO_ADC_PIN7_PORT        AO_ADC_SENSE_PAD_7_PORT
241 #define AO_ADC_PIN7_PIN         AO_ADC_SENSE_PAD_7_PIN
242
243 #define AO_ADC_PIN8_PORT        AO_ADC_PYRO_PORT
244 #define AO_ADC_PIN8_PIN         AO_ADC_PYRO_PIN
245
246 #define AO_ADC_PIN9_PORT        AO_ADC_BATT_PORT
247 #define AO_ADC_PIN9_PIN         AO_ADC_BATT_PIN
248
249 #define AO_PAD_ALL_CHANNELS     (0xff)
250
251 /* test these values with real igniters */
252 #define AO_PAD_RELAY_CLOSED     3524
253 #define AO_PAD_NO_IGNITER       16904
254 #define AO_PAD_GOOD_IGNITER     22514
255
256 #define AO_ADC_FIRST_PIN        0
257
258 #define AO_NUM_ADC              10
259
260 #define AO_ADC_SQ1              AO_ADC_SENSE_PAD_0
261 #define AO_ADC_SQ2              AO_ADC_SENSE_PAD_1
262 #define AO_ADC_SQ3              AO_ADC_SENSE_PAD_2
263 #define AO_ADC_SQ4              AO_ADC_SENSE_PAD_3
264 #define AO_ADC_SQ5              AO_ADC_SENSE_PAD_4
265 #define AO_ADC_SQ6              AO_ADC_SENSE_PAD_5
266 #define AO_ADC_SQ7              AO_ADC_SENSE_PAD_6
267 #define AO_ADC_SQ8              AO_ADC_SENSE_PAD_7
268 #define AO_ADC_SQ9              AO_ADC_PYRO
269 #define AO_ADC_SQ10             AO_ADC_BATT
270
271 #define AO_ADC_REFERENCE_DV     33
272
273 #define AO_ADC_RCC_AHBENR       ((1 << STM_RCC_AHBENR_GPIOAEN) | \
274                                  (1 << STM_RCC_AHBENR_GPIOBEN) | \
275                                  (1 << STM_RCC_AHBENR_GPIOCEN))
276
277
278 #define AO_PAD_R_V_BATT_BATT_SENSE      200
279 #define AO_PAD_R_BATT_SENSE_GND         22
280
281 #define AO_PAD_R_V_BATT_V_PYRO          200
282 #define AO_PAD_R_V_PYRO_PYRO_SENSE      200
283 #define AO_PAD_R_PYRO_SENSE_GND         22
284
285 #undef AO_PAD_R_V_PYRO_IGNITER
286 #define AO_PAD_R_IGNITER_IGNITER_SENSE  200
287 #define AO_PAD_R_IGNITER_SENSE_GND      22
288
289 #define HAS_ADC_TEMP            0
290
291 struct ao_adc {
292         int16_t         sense[AO_PAD_NUM];
293         int16_t         pyro;
294         int16_t         batt;
295 };
296
297 #define AO_ADC_DUMP(p)                                                  \
298         printf ("tick: %5u "                                            \
299                 "0: %5d 1: %5d 2: %5d 3: %5d "                          \
300                 "4: %5d 5: %5d 6: %5d 7: %5d "                          \
301                 "pyro: %5d batt: %5d\n",                                \
302                 (p)->tick,                                              \
303                 (p)->adc.sense[0],                                      \
304                 (p)->adc.sense[1],                                      \
305                 (p)->adc.sense[2],                                      \
306                 (p)->adc.sense[3],                                      \
307                 (p)->adc.sense[4],                                      \
308                 (p)->adc.sense[5],                                      \
309                 (p)->adc.sense[6],                                      \
310                 (p)->adc.sense[7],                                      \
311                 (p)->adc.pyro,                                          \
312                 (p)->adc.batt)
313
314 #endif /* _AO_PINS_H_ */