bc8288cfe2bedd929be881d8117f9a199e9073e8
[fw/altos] / src / cortexelf-v1 / ao_pins.h
1 /*
2  * Copyright © 2012 Keith Packard <keithp@keithp.com>
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License as published by
6  * the Free Software Foundation; either version 2 of the License, or
7  * (at your option) any later version.
8  *
9  * This program is distributed in the hope that it will be useful, but
10  * WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
12  * General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License along
15  * with this program; if not, write to the Free Software Foundation, Inc.,
16  * 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA.
17  */
18
19 #ifndef _AO_PINS_H_
20 #define _AO_PINS_H_
21
22 #define HAS_TASK_QUEUE          1
23
24 /* 8MHz High speed external crystal */
25 #define AO_HSE                  8000000
26
27 /* PLLVCO = 96MHz (so that USB will work) */
28 #define AO_PLLMUL               12
29 #define AO_RCC_CFGR_PLLMUL      (STM_RCC_CFGR_PLLMUL_12)
30
31 /* SYSCLK = 24MHz */
32 #define AO_PLLDIV               4
33 #define AO_RCC_CFGR_PLLDIV      (STM_RCC_CFGR_PLLDIV_4)
34
35 /* HCLK = 24MHz (CPU clock) */
36 #define AO_AHB_PRESCALER        1
37 #define AO_RCC_CFGR_HPRE_DIV    STM_RCC_CFGR_HPRE_DIV_1
38
39 /* Run APB1 at HCLK/1 */
40 #define AO_APB1_PRESCALER       1
41 #define AO_RCC_CFGR_PPRE1_DIV   STM_RCC_CFGR_PPRE2_DIV_1
42
43 /* Run APB2 at HCLK/1 */
44 #define AO_APB2_PRESCALER       1
45 #define AO_RCC_CFGR_PPRE2_DIV   STM_RCC_CFGR_PPRE2_DIV_1
46
47 /* Allow for non-maskable interrupts at priority 0 */
48 #define AO_NONMASK_INTERRUPT    1
49
50 /* PS/2 keyboard connection */
51 #define AO_PS2_CLOCK_PORT       (&stm_gpiod)
52 #define AO_PS2_CLOCK_BIT        9
53 #define AO_PS2_DATA_PORT        (&stm_gpiod)
54 #define AO_PS2_DATA_BIT         8
55
56 #define HAS_SERIAL_1            1
57 #define USE_SERIAL_1_STDIN      1
58 #define SERIAL_1_PB6_PB7        1
59 #define SERIAL_1_PA9_PA10       0
60
61 #define HAS_SERIAL_2            1
62 #define USE_SERIAL_2_STDIN      1
63 #define SERIAL_2_PA2_PA3        0
64 #define SERIAL_2_PD5_PD6        1
65
66 #define HAS_SERIAL_3            0
67 #define USE_SERIAL_3_STDIN      0
68 #define SERIAL_3_PB10_PB11      0
69 #define SERIAL_3_PC10_PC11      0
70 #define SERIAL_3_PD8_PD9        0
71
72 #define HAS_EEPROM              0
73 #define USE_INTERNAL_FLASH      0
74 #define USE_EEPROM_CONFIG       0
75 #define USE_STORAGE_CONFIG      0
76 #define HAS_USB                 1
77 #define HAS_BEEP                0
78 #define HAS_BATTERY_REPORT      0
79 #define HAS_RADIO               0
80 #define HAS_TELEMETRY           0
81 #define HAS_APRS                0
82 #define HAS_COMPANION           0
83
84 #define HAS_SPI_1               0
85 #define SPI_1_PA5_PA6_PA7       0
86 #define SPI_1_PB3_PB4_PB5       0
87 #define SPI_1_PE13_PE14_PE15    0
88 #define SPI_1_OSPEEDR           STM_OSPEEDR_10MHz
89
90 #define HAS_SPI_2               1
91 #define SPI_2_PB13_PB14_PB15    0
92 #define SPI_2_PD1_PD3_PD4       1       /* LED displays, microSD */
93 #define SPI_2_OSPEEDR           STM_OSPEEDR_10MHz
94
95 #define SPI_2_PORT              (&stm_gpiod)
96 #define SPI_2_SCK_PIN           1
97 #define SPI_2_MISO_PIN          3
98 #define SPI_2_MOSI_PIN          4
99
100 #define HAS_I2C_1               0
101 #define I2C_1_PB8_PB9           0
102
103 #define HAS_I2C_2               0
104 #define I2C_2_PB10_PB11         0
105
106 #define PACKET_HAS_SLAVE        0
107 #define PACKET_HAS_MASTER       0
108
109 #define LOW_LEVEL_DEBUG         0
110
111 #define HAS_GPS                 0
112 #define HAS_FLIGHT              0
113 #define HAS_ADC                 0
114 #define HAS_ADC_TEMP            0
115 #define HAS_LOG                 0
116
117 #define NUM_CMDS                16
118
119 /* SD card */
120 #define AO_SDCARD_SPI_BUS       AO_SPI_2_PD1_PD3_PD4
121 #define AO_SDCARD_SPI_CS_PORT   (&stm_gpiod)
122 #define AO_SDCARD_SPI_CS_PIN    2
123 #define AO_SDCARD_SPI_PORT      (&stm_gpiod)
124 #define AO_SDCARD_SPI_SCK_PIN   1
125 #define AO_SDCARD_SPI_MISO_PIN  3
126 #define AO_SDCARD_SPI_MOSI_PIN  4
127
128 #endif /* _AO_PINS_H_ */