Add another example
[fw/altos] / p1_1
1 #
2 # Halt 0x44
3 #
4
5 C . R   0
6 . . R
7 C D R   1
8 . D R
9 C . R   0
10 . . R
11 C . R   0
12 . . R
13
14 C . R   0
15 . . R
16 C D R   1
17 . D R
18 C . R   0
19 . . R
20 C . R   0
21 . . R
22
23 # status byte
24
25 C D R
26 . D R
27 C D R
28 . D R
29 C D R
30 . D R
31 C D R
32 . D R
33
34 C D R
35 . D R
36 C D R
37 . D R
38 C D R
39 . D R
40 C D R
41 . D R
42
43 #
44 # DEBUG_INSTR
45 #
46
47 C . R   0
48 . . R
49 C D R   1
50 . D R
51 C . R   0
52 . . R
53 C D R   1
54 . D R
55
56 C . R   0
57 . . R
58 C D R   1
59 . D R
60 C D R   1
61 . D R
62 C D R   1
63 . D R
64
65 # MOV 0xfe, 0x02
66
67 # 0x75 0x02 0xfe
68
69 # 0x75
70 C . R   0
71 . . R
72 C D R   1
73 . D R
74 C D R   1
75 . D R
76 C D R   1
77 . D R
78
79 C . R   0
80 . . R
81 C D R   1
82 . D R
83 C . R   0
84 . . R
85 C D R   1
86 . D R
87
88 # 0xfe
89 C D R   1
90 . D R
91 C D R   1
92 . D R
93 C D R   1
94 . D R
95 C D R   1
96 . D R
97
98 C D R   1
99 . D R
100 C D R   1
101 . D R
102 C D R   1
103 . D R
104 C . R   0
105 . . R
106
107 # 0x02
108 C . R   0
109 . . R
110 C . R   0
111 . . R
112 C . R   0
113 . . R
114 C . R   0
115 . . R
116
117 C . R   0
118 . . R
119 C . R   0
120 . . R
121 C D R   1
122 . D R
123 C . R   0
124 . . R
125
126 # status byte
127
128 C D R
129 . D R
130 C D R
131 . D R
132 C D R
133 . D R
134 C D R
135 . D R
136
137 C D R
138 . D R
139 C D R
140 . D R
141 C D R
142 . D R
143 C D R
144 . D R
145
146 #
147 # DEBUG_INSTR
148 #
149
150 C . R   0
151 . . R
152 C D R   1
153 . D R
154 C . R   0
155 . . R
156 C D R   1
157 . D R
158
159 C . R   0
160 . . R
161 C D R   1
162 . D R
163 C D R   1
164 . D R
165 C D R   1
166 . D R
167
168 # MOV 0x90, 0xfd
169 # 0x75 0xfd 0x90
170
171 # 0x75
172 C . R   0
173 . . R
174 C D R   1
175 . D R
176 C D R   1
177 . D R
178 C D R   1
179 . D R
180
181 C . R   0
182 . . R
183 C D R   1
184 . D R
185 C . R   0
186 . . R
187 C D R   1
188 . D R
189
190 # 0x90
191 C D R   1
192 . D R
193 C . R   0
194 . . R
195 C . R   0
196 . . R
197 C D R   1
198 . D R
199
200 C . R   0
201 . . R
202 C . R   0
203 . . R
204 C . R   0
205 . . R
206 C . R   0
207 . . R
208
209 # 0xff
210 C D R   1
211 . D R
212 C D R   1
213 . D R
214 C D R   1
215 . D R
216 C D R   1
217 . D R
218
219 C D R   1
220 . D R
221 C D R   1
222 . D R
223 C D R   1
224 . D R
225 C D R   1
226 . D R
227
228 # status byte
229
230 C D R
231 . D R
232 C D R
233 . D R
234 C D R
235 . D R
236 C D R
237 . D R
238
239 C D R
240 . D R
241 C D R
242 . D R
243 C D R
244 . D R
245 C D R
246 . D R
247
248 #
249 # DEBUG_INSTR
250 #
251
252 C . R   0
253 . . R
254 C D R   1
255 . D R
256 C . R   0
257 . . R
258 C D R   1
259 . D R
260
261 C . R   0
262 . . R
263 C D R   1
264 . D R
265 C D R   1
266 . D R
267 C D R   1
268 . D R
269
270 # MOV 0x90, 0xfd
271 # 0x75 0xfd 0x90
272
273 # 0x75
274 C . R   0
275 . . R
276 C D R   1
277 . D R
278 C D R   1
279 . D R
280 C D R   1
281 . D R
282
283 C . R   0
284 . . R
285 C D R   1
286 . D R
287 C . R   0
288 . . R
289 C D R   1
290 . D R
291
292 # 0x90
293 C D R   1
294 . D R
295 C . R   0
296 . . R
297 C . R   0
298 . . R
299 C D R   1
300 . D R
301
302 C . R   0
303 . . R
304 C . R   0
305 . . R
306 C . R   0
307 . . R
308 C . R   0
309 . . R
310
311 # 0xfd
312 C D R   1
313 . D R
314 C D R   1
315 . D R
316 C D R   1
317 . D R
318 C D R   1
319 . D R
320
321 C D R   1
322 . D R
323 C D R   1
324 . D R
325 C . R   0
326 . . R
327 C D R   1
328 . D R
329
330 # status byte
331
332 C D R
333 . D R
334 C D R
335 . D R
336 C D R
337 . D R
338 C D R
339 . D R
340
341 C D R
342 . D R
343 C D R
344 . D R
345 C D R
346 . D R
347 C D R
348 . D R
349