lm3s3748 config file
authoroharboe <oharboe@b42882b7-edfa-0310-969c-e2dbd0fdcd60>
Wed, 20 Aug 2008 12:20:30 +0000 (12:20 +0000)
committeroharboe <oharboe@b42882b7-edfa-0310-969c-e2dbd0fdcd60>
Wed, 20 Aug 2008 12:20:30 +0000 (12:20 +0000)
git-svn-id: svn://svn.berlios.de/openocd/trunk@955 b42882b7-edfa-0310-969c-e2dbd0fdcd60

src/target/target/lm3s3748.cfg [new file with mode: 0644]

diff --git a/src/target/target/lm3s3748.cfg b/src/target/target/lm3s3748.cfg
new file mode 100644 (file)
index 0000000..924c78a
--- /dev/null
@@ -0,0 +1,28 @@
+# Script for luminary lm3s3748\r
+#\r
+# NB! work in progress! Duplicated from lm3s811.cfg, but does\r
+# it need modification??\r
+\r
+# RCLK \r
+jtag_khz 500\r
+\r
+jtag_nsrst_delay 100\r
+jtag_ntrst_delay 100\r
+\r
+#lm3s3748 Evaluation Board has only srst\r
+reset_config srst_only\r
+\r
+#jtag scan chain\r
+#format L IRC IRCM IDCODE (Length, IR Capture, IR Capture Mask, IDCODE)\r
+jtag_device 4 0x1 0xf 0xe\r
+\r
+# the luminary variant causes a software reset rather than asserting SRST\r
+# this stops the debug registers from being cleared\r
+# this will be fixed in later revisions of silicon\r
+target cortex_m3 little 0 lm3s\r
+\r
+# 8k working area at base of ram\r
+working_area 0 0x20000000 0x2000 nobackup\r
+\r
+#flash configuration\r
+flash bank stellaris 0 0 0 0 0\r