tcl/target: add SPDX tag
[fw/openocd] / tcl / target / lpc3131.cfg
index 5c6aa3ce869bccea7a5686f1405d1622b46bc521..09d698ac6c32aed7a993f54102d585c082ecd47f 100644 (file)
@@ -1,30 +1,32 @@
+# SPDX-License-Identifier: GPL-2.0-or-later
+
 ######################################
 # Target:    NXP lpc3131
 ######################################
 
 if { [info exists CHIPNAME] } {
-   set  _CHIPNAME $CHIPNAME
+   set _CHIPNAME $CHIPNAME
 } else {
-   set  _CHIPNAME lpc3131
+   set _CHIPNAME lpc3131
 }
 
 if { [info exists ENDIAN] } {
-   set  _ENDIAN $ENDIAN
+   set _ENDIAN $ENDIAN
 } else {
-   set  _ENDIAN little
+   set _ENDIAN little
 }
 
 # ARM926EJS core
-if { [info exists CPUTAPID ] } {
+if { [info exists CPUTAPID] } {
    set _CPUTAPID $CPUTAPID
 } else {
    set _CPUTAPID 0x07926f0f
 }
 
 # Scan Tap
-# Wired to seperate STDO pin on the lpc3131, externally muxed to TDO on ea3131 module 
+# Wired to separate STDO pin on the lpc3131, externally muxed to TDO on ea3131 module
 # JTAGSEL pin must be 0 to activate, which reassigns arm tdo to a pass through.
-if { [info exists SJCTAPID ] } {
+if { [info exists SJCTAPID] } {
    set _SJCTAPID $SJCTAPID
 } else {
    set _SJCTAPID 0x1541E02B
@@ -52,11 +54,11 @@ dict set lpc313x wdt                        0x13002400
 # Target configuration
 ##################################################################
 
-jtag_nsrst_delay 1000
+adapter srst delay 1000
 jtag_ntrst_delay 0
 
 set _TARGETNAME $_CHIPNAME.cpu
-target create $_TARGETNAME arm926ejs -endian $_ENDIAN -chain-position $_TARGETNAME 
+target create $_TARGETNAME arm926ejs -endian $_ENDIAN -chain-position $_TARGETNAME
 
 $_TARGETNAME invoke-event halted
 
@@ -66,7 +68,7 @@ $_TARGETNAME configure -event reset-init {
        echo "\nRunning reset init script for LPC3131\n"
        halt
        wait_halt
-       reg cpsr 0xa00000d3     #Supervisor mode
+       reg cpsr 0xa00000d3     ;#Supervisor mode
        reg pc 0x11029000
        poll
        sleep 500