Add common LPC2xxx setup procedure, use in all LPC2xxx files.
[fw/openocd] / tcl / target / davinci.cfg
index ee840c8d01d0716caefc46055046fd458ebac78a..9e9369dc185c7c35fd16f0ec66f339b37b587df1 100644 (file)
@@ -7,20 +7,7 @@ proc davinci_pinmux {soc reg value} {
        mww [expr [dict get $soc sysbase] + 4 * $reg] $value
 }
 
-# mrw: "memory read word", returns value of $reg
-proc mrw {reg} {
-       set value ""
-       ocd_mem2array value 32 $reg 1
-       return $value(0)
-}
-
-# mmw: "memory modify word", updates value of $reg
-#      $reg <== ((value & ~$clearbits) | $setbits)
-proc mmw {reg setbits clearbits} {
-       set old [mrw $reg]
-       set new [expr ($old & ~$clearbits) | $setbits]
-       mww $reg $new
-}
+source [find mem_helper.tcl]
 
 #
 # pll_setup: initialize PLL
@@ -143,6 +130,159 @@ proc pll_v02_setup {pll_addr mult config} {
        mww $pll_ctrl_addr $pll_ctrl
 }
 
+# PLL version 0x03: tested on dm365
+proc pll_v03_setup {pll_addr mult config} {
+       set pll_ctrl_addr [expr $pll_addr + 0x100]
+       set pll_secctrl_addr [expr $pll_addr + 0x108]
+       set pll_ctrl [mrw $pll_ctrl_addr]
+
+       # 1 - power up the PLL
+       set pll_ctrl [expr $pll_ctrl & ~0x0002]
+       mww $pll_ctrl_addr $pll_ctrl
+
+       # 2 - clear PLLENSRC (bit 5)
+       set pll_ctrl [expr $pll_ctrl & ~0x0020]
+       mww $pll_ctrl_addr $pll_ctrl
+
+       # 2 - clear PLLEN (bit 0) ... enter bypass mode
+       set pll_ctrl [expr $pll_ctrl & ~0x0001]
+       mww $pll_ctrl_addr $pll_ctrl
+
+       # 3 - wait at least 4 refclk cycles
+       sleep 1
+
+       # 4 - set PLLRST (bit 3)
+       set pll_ctrl [expr $pll_ctrl | 0x0008]
+       mww $pll_ctrl_addr $pll_ctrl
+
+       # 5 - wait at least 5 usec
+       sleep 1
+
+       # 6 - clear PLLRST (bit 3)
+       set pll_ctrl [expr $pll_ctrl & ~0x0008]
+       mww $pll_ctrl_addr $pll_ctrl
+
+       # 9 - optional:  write prediv, postdiv, and pllm
+       mww [expr $pll_addr + 0x0110] [expr ($mult / 2) & 0x1ff]
+       if { [dict exists $config prediv] } {
+               set div [dict get $config prediv]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x0114] $div
+       }
+       if { [dict exists $config postdiv] } {
+               set div [dict get $config postdiv]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x0128] $div
+       }
+
+       # 10 - write start sequence to PLLSECCTL
+       mww $pll_secctrl_addr 0x00470000
+       mww $pll_secctrl_addr 0x00460000
+       mww $pll_secctrl_addr 0x00400000
+       mww $pll_secctrl_addr 0x00410000
+
+       # 11 - optional:  set plldiv1, plldiv2, ...
+       # NOTE:  this assumes some registers have their just-reset values:
+       #       - PLLSTAT.GOSTAT is clear when we enter
+       set aln 0
+       if { [dict exists $config div1] } {
+               set div [dict get $config div1]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x0118] $div
+               set aln [expr $aln | 0x1]
+       } else {
+               mww [expr $pll_addr + 0x0118] 0
+       }
+       if { [dict exists $config div2] } {
+               set div [dict get $config div2]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x011c] $div
+               set aln [expr $aln | 0x2]
+       } else {
+               mww [expr $pll_addr + 0x011c] 0
+       }
+       if { [dict exists $config div3] } {
+               set div [dict get $config div3]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x0120] $div
+               set aln [expr $aln | 0x4]
+       } else {
+               mww [expr $pll_addr + 0x0120] 0
+       }
+       if { [dict exists $config oscdiv] } {
+               set div [dict get $config oscdiv]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x0124] $div
+       } else {
+               mww [expr $pll_addr + 0x0124] 0
+       }
+       if { [dict exists $config div4] } {
+               set div [dict get $config div4]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x0160] $div
+               set aln [expr $aln | 0x8]
+       } else {
+               mww [expr $pll_addr + 0x0160] 0
+       }
+       if { [dict exists $config div5] } {
+               set div [dict get $config div5]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x0164] $div
+               set aln [expr $aln | 0x10]
+       } else {
+               mww [expr $pll_addr + 0x0164] 0
+       }
+       if { [dict exists $config div6] } {
+               set div [dict get $config div6]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x0168] $div
+               set aln [expr $aln | 0x20]
+       } else {
+               mww [expr $pll_addr + 0x0168] 0
+       }
+       if { [dict exists $config div7] } {
+               set div [dict get $config div7]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x016c] $div
+               set aln [expr $aln | 0x40]
+       } else {
+               mww [expr $pll_addr + 0x016c] 0
+       }
+       if { [dict exists $config div8] } {
+               set div [dict get $config div8]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x0170] $div
+               set aln [expr $aln | 0x80]
+       } else {
+               mww [expr $pll_addr + 0x0170] 0
+       }
+       if { [dict exists $config div9] } {
+               set div [dict get $config div9]
+               set div [expr 0x8000 | ($div - 1)]
+               mww [expr $pll_addr + 0x0174] $div
+               set aln [expr $aln | 0x100]
+       } else {
+               mww [expr $pll_addr + 0x0174] 0
+       }
+       if {$aln != 0} {
+               # clear pllcmd.GO
+               mww [expr $pll_addr + 0x0138] 0x00
+               # write alingment flags
+               mww [expr $pll_addr + 0x0140] $aln
+               # write pllcmd.GO; poll pllstat.GO
+               mww [expr $pll_addr + 0x0138] 0x01
+               set pllstat [expr $pll_addr + 0x013c]
+               while {[expr [mrw $pllstat] & 0x01] != 0} { sleep 1 }
+       }
+       mww [expr $pll_addr + 0x0138] 0x00
+       set addr [dict get $config ctladdr]
+       while {[expr [mrw $addr] & 0x0e000000] != 0x0e000000} { sleep 1 }
+
+       # 12 - set PLLEN (bit 0) ... leave bypass mode
+       set pll_ctrl [expr $pll_ctrl | 0x0001]
+       mww $pll_ctrl_addr $pll_ctrl
+}
+
 # NOTE:  dm6446 requires EMURSTIE set in MDCTL before certain
 # modules can be enabled.