bluenrg-x: added support for BlueNRG-LP device
[fw/openocd] / tcl / board / olimex_sam9_l9260.cfg
index 5c16ed2f5c7cb63ba375fdef6b3712a039719517..ad2f850a116dbf4d7d250dc2a1b8b673c9fdd81f 100644 (file)
@@ -30,43 +30,43 @@ $_TARGETNAME configure -event reset-start {
 }
 
 $_TARGETNAME configure -event reset-init {
-       mww 0xfffffd44 0x00008000 # WDT_MR : disable watchdog
+       mww 0xfffffd44 0x00008000 ;# WDT_MR : disable watchdog
        
        ##
        # Clock configuration for 99.328 MHz main clock.
        ##
     echo "Setting up clock"
-       mww 0xfffffc20 0x00004001 # CKGR_MOR : enable main oscillator, 512 slow clock startup
-       sleep 20                  # wait 20 ms (need 15.6 ms for startup)
-       mww 0xfffffc30 0x00000001 # PMC_MCKR : switch to main oscillator (18.432 MHz)
-       sleep 10                  # wait 10 ms
-       mww 0xfffffc28 0x2060bf09 # CKGR_PLLAR : 18.432 MHz / 9 * 97 = 198.656 MHz, 63 slow clock startup
-       sleep 20                  # wait 20 ms (need 1.9 ms for startup)
-       mww 0xfffffc30 0x00000101 # PMC_MCKR : no scale on proc clock, master is proc / 2
-       sleep 10                  # wait 10 ms
-       mww 0xfffffc30 0x00000102 # PMC_MCKR : switch to PLLA (99.328 MHz)
+       mww 0xfffffc20 0x00004001 ;# CKGR_MOR : enable main oscillator, 512 slow clock startup
+       sleep 20                  ;# wait 20 ms (need 15.6 ms for startup)
+       mww 0xfffffc30 0x00000001 ;# PMC_MCKR : switch to main oscillator (18.432 MHz)
+       sleep 10                  ;# wait 10 ms
+       mww 0xfffffc28 0x2060bf09 ;# CKGR_PLLAR : 18.432 MHz / 9 * 97 = 198.656 MHz, 63 slow clock startup
+       sleep 20                  ;# wait 20 ms (need 1.9 ms for startup)
+       mww 0xfffffc30 0x00000101 ;# PMC_MCKR : no scale on proc clock, master is proc / 2
+       sleep 10                  ;# wait 10 ms
+       mww 0xfffffc30 0x00000102 ;# PMC_MCKR : switch to PLLA (99.328 MHz)
        
        # Increase JTAG speed to 6 MHz if RCLK is not supported.
        jtag_rclk 6000
        
-       arm7_9 dcc_downloads enable # Enable faster DCC downloads.
+       arm7_9 dcc_downloads enable ;# Enable faster DCC downloads.
        
        ##
        # SDRAM configuration for 2 x Samsung K4S561632J-UC75, 4M x 16Bit x 4 Banks.
        ##
     echo "Configuring SDRAM"
-       mww 0xfffff870 0xffff0000 # PIOC_ASR : select peripheral function for D15..D31
-       mww 0xfffff804 0xffff0000 # PIOC_PDR : disable PIO function for D15..D31
+       mww 0xfffff870 0xffff0000 ;# PIOC_ASR : select peripheral function for D15..D31
+       mww 0xfffff804 0xffff0000 ;# PIOC_PDR : disable PIO function for D15..D31
        
-       mww 0xffffef1c 0x00010002 # EBI_CSA : assign EBI CS1 to SDRAM, VDDIOMSEL set for +3V3 memory
+       mww 0xffffef1c 0x00010002 ;# EBI_CSA : assign EBI CS1 to SDRAM, VDDIOMSEL set for +3V3 memory
        
-       mww 0xffffea08 0x85237259 # SDRAMC_CR : configure SDRAM for Samsung chips
+       mww 0xffffea08 0x85237259 ;# SDRAMC_CR : configure SDRAM for Samsung chips
        
-       mww 0xffffea00 0x1        # SDRAMC_MR : issue NOP command
+       mww 0xffffea00 0x1        ;# SDRAMC_MR : issue NOP command
        mww 0x20000000 0
-       mww 0xffffea00 0x2        # SDRAMC_MR : issue an 'All Banks Precharge' command
+       mww 0xffffea00 0x2        ;# SDRAMC_MR : issue an 'All Banks Precharge' command
        mww 0x20000000 0
-       mww 0xffffea00 0x4        # SDRAMC_MR : issue 8 x 'Auto-Refresh' command
+       mww 0xffffea00 0x4        ;# SDRAMC_MR : issue 8 x 'Auto-Refresh' command
        mww 0x20000000 0
        mww 0xffffea00 0x4
        mww 0x20000000 0
@@ -82,12 +82,12 @@ $_TARGETNAME configure -event reset-init {
        mww 0x20000000 0
        mww 0xffffea00 0x4
        mww 0x20000000 0
-       mww 0xffffea00 0x3        # SDRAMC_MR : issue a 'Load Mode Register' command
+       mww 0xffffea00 0x3        ;# SDRAMC_MR : issue a 'Load Mode Register' command
        mww 0x20000000 0
-       mww 0xffffea00 0x0        # SDRAMC_MR : normal mode
+       mww 0xffffea00 0x0        ;# SDRAMC_MR : normal mode
        mww 0x20000000 0
        
-       mww 0xffffea04 0x2b6      # SDRAMC_TR : set refresh timer count to 7 us
+       mww 0xffffea04 0x2b6      ;# SDRAMC_TR : set refresh timer count to 7 us
 
     ##
     # NAND Flash Configuration for 1 x Samsung K9F4G08U0M, 512M x 8Bit.