Build libraries for stm32l1xx and stm32f10x
[fw/stlink] / example / libs_stm / inc / stm32f10x / stm32f10x_sdio.h
diff --git a/example/libs_stm/inc/stm32f10x/stm32f10x_sdio.h b/example/libs_stm/inc/stm32f10x/stm32f10x_sdio.h
new file mode 100644 (file)
index 0000000..a6c62cd
--- /dev/null
@@ -0,0 +1,530 @@
+/**\r
+  ******************************************************************************\r
+  * @file    stm32f10x_sdio.h\r
+  * @author  MCD Application Team\r
+  * @version V3.3.0\r
+  * @date    04/16/2010\r
+  * @brief   This file contains all the functions prototypes for the SDIO firmware\r
+  *          library.\r
+  ******************************************************************************\r
+  * @copy\r
+  *\r
+  * THE PRESENT FIRMWARE WHICH IS FOR GUIDANCE ONLY AIMS AT PROVIDING CUSTOMERS\r
+  * WITH CODING INFORMATION REGARDING THEIR PRODUCTS IN ORDER FOR THEM TO SAVE\r
+  * TIME. AS A RESULT, STMICROELECTRONICS SHALL NOT BE HELD LIABLE FOR ANY\r
+  * DIRECT, INDIRECT OR CONSEQUENTIAL DAMAGES WITH RESPECT TO ANY CLAIMS ARISING\r
+  * FROM THE CONTENT OF SUCH FIRMWARE AND/OR THE USE MADE BY CUSTOMERS OF THE\r
+  * CODING INFORMATION CONTAINED HEREIN IN CONNECTION WITH THEIR PRODUCTS.\r
+  *\r
+  * <h2><center>&copy; COPYRIGHT 2010 STMicroelectronics</center></h2>\r
+  */ \r
+\r
+/* Define to prevent recursive inclusion -------------------------------------*/\r
+#ifndef __STM32F10x_SDIO_H\r
+#define __STM32F10x_SDIO_H\r
+\r
+#ifdef __cplusplus\r
+ extern "C" {\r
+#endif\r
+\r
+/* Includes ------------------------------------------------------------------*/\r
+#include "stm32f10x.h"\r
+\r
+/** @addtogroup STM32F10x_StdPeriph_Driver\r
+  * @{\r
+  */\r
+\r
+/** @addtogroup SDIO\r
+  * @{\r
+  */\r
+\r
+/** @defgroup SDIO_Exported_Types\r
+  * @{\r
+  */\r
+\r
+typedef struct\r
+{\r
+  uint32_t SDIO_ClockEdge;            /*!< Specifies the clock transition on which the bit capture is made.\r
+                                           This parameter can be a value of @ref SDIO_Clock_Edge */\r
+\r
+  uint32_t SDIO_ClockBypass;          /*!< Specifies whether the SDIO Clock divider bypass is\r
+                                           enabled or disabled.\r
+                                           This parameter can be a value of @ref SDIO_Clock_Bypass */\r
+\r
+  uint32_t SDIO_ClockPowerSave;       /*!< Specifies whether SDIO Clock output is enabled or\r
+                                           disabled when the bus is idle.\r
+                                           This parameter can be a value of @ref SDIO_Clock_Power_Save */\r
+\r
+  uint32_t SDIO_BusWide;              /*!< Specifies the SDIO bus width.\r
+                                           This parameter can be a value of @ref SDIO_Bus_Wide */\r
+\r
+  uint32_t SDIO_HardwareFlowControl;  /*!< Specifies whether the SDIO hardware flow control is enabled or disabled.\r
+                                           This parameter can be a value of @ref SDIO_Hardware_Flow_Control */\r
+\r
+  uint8_t SDIO_ClockDiv;              /*!< Specifies the clock frequency of the SDIO controller.\r
+                                           This parameter can be a value between 0x00 and 0xFF. */\r
+                                           \r
+} SDIO_InitTypeDef;\r
+\r
+typedef struct\r
+{\r
+  uint32_t SDIO_Argument;  /*!< Specifies the SDIO command argument which is sent\r
+                                to a card as part of a command message. If a command\r
+                                contains an argument, it must be loaded into this register\r
+                                before writing the command to the command register */\r
+\r
+  uint32_t SDIO_CmdIndex;  /*!< Specifies the SDIO command index. It must be lower than 0x40. */\r
+\r
+  uint32_t SDIO_Response;  /*!< Specifies the SDIO response type.\r
+                                This parameter can be a value of @ref SDIO_Response_Type */\r
+\r
+  uint32_t SDIO_Wait;      /*!< Specifies whether SDIO wait-for-interrupt request is enabled or disabled.\r
+                                This parameter can be a value of @ref SDIO_Wait_Interrupt_State */\r
+\r
+  uint32_t SDIO_CPSM;      /*!< Specifies whether SDIO Command path state machine (CPSM)\r
+                                is enabled or disabled.\r
+                                This parameter can be a value of @ref SDIO_CPSM_State */\r
+} SDIO_CmdInitTypeDef;\r
+\r
+typedef struct\r
+{\r
+  uint32_t SDIO_DataTimeOut;    /*!< Specifies the data timeout period in card bus clock periods. */\r
+\r
+  uint32_t SDIO_DataLength;     /*!< Specifies the number of data bytes to be transferred. */\r
\r
+  uint32_t SDIO_DataBlockSize;  /*!< Specifies the data block size for block transfer.\r
+                                     This parameter can be a value of @ref SDIO_Data_Block_Size */\r
\r
+  uint32_t SDIO_TransferDir;    /*!< Specifies the data transfer direction, whether the transfer\r
+                                     is a read or write.\r
+                                     This parameter can be a value of @ref SDIO_Transfer_Direction */\r
\r
+  uint32_t SDIO_TransferMode;   /*!< Specifies whether data transfer is in stream or block mode.\r
+                                     This parameter can be a value of @ref SDIO_Transfer_Type */\r
\r
+  uint32_t SDIO_DPSM;           /*!< Specifies whether SDIO Data path state machine (DPSM)\r
+                                     is enabled or disabled.\r
+                                     This parameter can be a value of @ref SDIO_DPSM_State */\r
+} SDIO_DataInitTypeDef;\r
+\r
+/**\r
+  * @}\r
+  */ \r
+\r
+/** @defgroup SDIO_Exported_Constants\r
+  * @{\r
+  */\r
+\r
+/** @defgroup SDIO_Clock_Edge \r
+  * @{\r
+  */\r
+\r
+#define SDIO_ClockEdge_Rising               ((uint32_t)0x00000000)\r
+#define SDIO_ClockEdge_Falling              ((uint32_t)0x00002000)\r
+#define IS_SDIO_CLOCK_EDGE(EDGE) (((EDGE) == SDIO_ClockEdge_Rising) || \\r
+                                  ((EDGE) == SDIO_ClockEdge_Falling))\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Clock_Bypass \r
+  * @{\r
+  */\r
+\r
+#define SDIO_ClockBypass_Disable             ((uint32_t)0x00000000)\r
+#define SDIO_ClockBypass_Enable              ((uint32_t)0x00000400)    \r
+#define IS_SDIO_CLOCK_BYPASS(BYPASS) (((BYPASS) == SDIO_ClockBypass_Disable) || \\r
+                                     ((BYPASS) == SDIO_ClockBypass_Enable))\r
+/**\r
+  * @}\r
+  */ \r
+\r
+/** @defgroup SDIO_Clock_Power_Save \r
+  * @{\r
+  */\r
+\r
+#define SDIO_ClockPowerSave_Disable         ((uint32_t)0x00000000)\r
+#define SDIO_ClockPowerSave_Enable          ((uint32_t)0x00000200) \r
+#define IS_SDIO_CLOCK_POWER_SAVE(SAVE) (((SAVE) == SDIO_ClockPowerSave_Disable) || \\r
+                                        ((SAVE) == SDIO_ClockPowerSave_Enable))\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Bus_Wide \r
+  * @{\r
+  */\r
+\r
+#define SDIO_BusWide_1b                     ((uint32_t)0x00000000)\r
+#define SDIO_BusWide_4b                     ((uint32_t)0x00000800)\r
+#define SDIO_BusWide_8b                     ((uint32_t)0x00001000)\r
+#define IS_SDIO_BUS_WIDE(WIDE) (((WIDE) == SDIO_BusWide_1b) || ((WIDE) == SDIO_BusWide_4b) || \\r
+                                ((WIDE) == SDIO_BusWide_8b))\r
+\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Hardware_Flow_Control \r
+  * @{\r
+  */\r
+\r
+#define SDIO_HardwareFlowControl_Disable    ((uint32_t)0x00000000)\r
+#define SDIO_HardwareFlowControl_Enable     ((uint32_t)0x00004000)\r
+#define IS_SDIO_HARDWARE_FLOW_CONTROL(CONTROL) (((CONTROL) == SDIO_HardwareFlowControl_Disable) || \\r
+                                                ((CONTROL) == SDIO_HardwareFlowControl_Enable))\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Power_State \r
+  * @{\r
+  */\r
+\r
+#define SDIO_PowerState_OFF                 ((uint32_t)0x00000000)\r
+#define SDIO_PowerState_ON                  ((uint32_t)0x00000003)\r
+#define IS_SDIO_POWER_STATE(STATE) (((STATE) == SDIO_PowerState_OFF) || ((STATE) == SDIO_PowerState_ON)) \r
+/**\r
+  * @}\r
+  */ \r
+\r
+\r
+/** @defgroup SDIO_Interrupt_soucres \r
+  * @{\r
+  */\r
+\r
+#define SDIO_IT_CCRCFAIL                    ((uint32_t)0x00000001)\r
+#define SDIO_IT_DCRCFAIL                    ((uint32_t)0x00000002)\r
+#define SDIO_IT_CTIMEOUT                    ((uint32_t)0x00000004)\r
+#define SDIO_IT_DTIMEOUT                    ((uint32_t)0x00000008)\r
+#define SDIO_IT_TXUNDERR                    ((uint32_t)0x00000010)\r
+#define SDIO_IT_RXOVERR                     ((uint32_t)0x00000020)\r
+#define SDIO_IT_CMDREND                     ((uint32_t)0x00000040)\r
+#define SDIO_IT_CMDSENT                     ((uint32_t)0x00000080)\r
+#define SDIO_IT_DATAEND                     ((uint32_t)0x00000100)\r
+#define SDIO_IT_STBITERR                    ((uint32_t)0x00000200)\r
+#define SDIO_IT_DBCKEND                     ((uint32_t)0x00000400)\r
+#define SDIO_IT_CMDACT                      ((uint32_t)0x00000800)\r
+#define SDIO_IT_TXACT                       ((uint32_t)0x00001000)\r
+#define SDIO_IT_RXACT                       ((uint32_t)0x00002000)\r
+#define SDIO_IT_TXFIFOHE                    ((uint32_t)0x00004000)\r
+#define SDIO_IT_RXFIFOHF                    ((uint32_t)0x00008000)\r
+#define SDIO_IT_TXFIFOF                     ((uint32_t)0x00010000)\r
+#define SDIO_IT_RXFIFOF                     ((uint32_t)0x00020000)\r
+#define SDIO_IT_TXFIFOE                     ((uint32_t)0x00040000)\r
+#define SDIO_IT_RXFIFOE                     ((uint32_t)0x00080000)\r
+#define SDIO_IT_TXDAVL                      ((uint32_t)0x00100000)\r
+#define SDIO_IT_RXDAVL                      ((uint32_t)0x00200000)\r
+#define SDIO_IT_SDIOIT                      ((uint32_t)0x00400000)\r
+#define SDIO_IT_CEATAEND                    ((uint32_t)0x00800000)\r
+#define IS_SDIO_IT(IT) ((((IT) & (uint32_t)0xFF000000) == 0x00) && ((IT) != (uint32_t)0x00))\r
+/**\r
+  * @}\r
+  */ \r
+\r
+/** @defgroup SDIO_Command_Index\r
+  * @{\r
+  */\r
+\r
+#define IS_SDIO_CMD_INDEX(INDEX)            ((INDEX) < 0x40)\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Response_Type \r
+  * @{\r
+  */\r
+\r
+#define SDIO_Response_No                    ((uint32_t)0x00000000)\r
+#define SDIO_Response_Short                 ((uint32_t)0x00000040)\r
+#define SDIO_Response_Long                  ((uint32_t)0x000000C0)\r
+#define IS_SDIO_RESPONSE(RESPONSE) (((RESPONSE) == SDIO_Response_No) || \\r
+                                    ((RESPONSE) == SDIO_Response_Short) || \\r
+                                    ((RESPONSE) == SDIO_Response_Long))\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Wait_Interrupt_State \r
+  * @{\r
+  */\r
+\r
+#define SDIO_Wait_No                        ((uint32_t)0x00000000) /*!< SDIO No Wait, TimeOut is enabled */\r
+#define SDIO_Wait_IT                        ((uint32_t)0x00000100) /*!< SDIO Wait Interrupt Request */\r
+#define SDIO_Wait_Pend                      ((uint32_t)0x00000200) /*!< SDIO Wait End of transfer */\r
+#define IS_SDIO_WAIT(WAIT) (((WAIT) == SDIO_Wait_No) || ((WAIT) == SDIO_Wait_IT) || \\r
+                            ((WAIT) == SDIO_Wait_Pend))\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_CPSM_State \r
+  * @{\r
+  */\r
+\r
+#define SDIO_CPSM_Disable                    ((uint32_t)0x00000000)\r
+#define SDIO_CPSM_Enable                     ((uint32_t)0x00000400)\r
+#define IS_SDIO_CPSM(CPSM) (((CPSM) == SDIO_CPSM_Enable) || ((CPSM) == SDIO_CPSM_Disable))\r
+/**\r
+  * @}\r
+  */ \r
+\r
+/** @defgroup SDIO_Response_Registers \r
+  * @{\r
+  */\r
+\r
+#define SDIO_RESP1                          ((uint32_t)0x00000000)\r
+#define SDIO_RESP2                          ((uint32_t)0x00000004)\r
+#define SDIO_RESP3                          ((uint32_t)0x00000008)\r
+#define SDIO_RESP4                          ((uint32_t)0x0000000C)\r
+#define IS_SDIO_RESP(RESP) (((RESP) == SDIO_RESP1) || ((RESP) == SDIO_RESP2) || \\r
+                            ((RESP) == SDIO_RESP3) || ((RESP) == SDIO_RESP4))\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Data_Length \r
+  * @{\r
+  */\r
+\r
+#define IS_SDIO_DATA_LENGTH(LENGTH) ((LENGTH) <= 0x01FFFFFF)\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Data_Block_Size \r
+  * @{\r
+  */\r
+\r
+#define SDIO_DataBlockSize_1b               ((uint32_t)0x00000000)\r
+#define SDIO_DataBlockSize_2b               ((uint32_t)0x00000010)\r
+#define SDIO_DataBlockSize_4b               ((uint32_t)0x00000020)\r
+#define SDIO_DataBlockSize_8b               ((uint32_t)0x00000030)\r
+#define SDIO_DataBlockSize_16b              ((uint32_t)0x00000040)\r
+#define SDIO_DataBlockSize_32b              ((uint32_t)0x00000050)\r
+#define SDIO_DataBlockSize_64b              ((uint32_t)0x00000060)\r
+#define SDIO_DataBlockSize_128b             ((uint32_t)0x00000070)\r
+#define SDIO_DataBlockSize_256b             ((uint32_t)0x00000080)\r
+#define SDIO_DataBlockSize_512b             ((uint32_t)0x00000090)\r
+#define SDIO_DataBlockSize_1024b            ((uint32_t)0x000000A0)\r
+#define SDIO_DataBlockSize_2048b            ((uint32_t)0x000000B0)\r
+#define SDIO_DataBlockSize_4096b            ((uint32_t)0x000000C0)\r
+#define SDIO_DataBlockSize_8192b            ((uint32_t)0x000000D0)\r
+#define SDIO_DataBlockSize_16384b           ((uint32_t)0x000000E0)\r
+#define IS_SDIO_BLOCK_SIZE(SIZE) (((SIZE) == SDIO_DataBlockSize_1b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_2b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_4b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_8b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_16b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_32b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_64b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_128b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_256b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_512b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_1024b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_2048b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_4096b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_8192b) || \\r
+                                  ((SIZE) == SDIO_DataBlockSize_16384b)) \r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Transfer_Direction \r
+  * @{\r
+  */\r
+\r
+#define SDIO_TransferDir_ToCard             ((uint32_t)0x00000000)\r
+#define SDIO_TransferDir_ToSDIO             ((uint32_t)0x00000002)\r
+#define IS_SDIO_TRANSFER_DIR(DIR) (((DIR) == SDIO_TransferDir_ToCard) || \\r
+                                   ((DIR) == SDIO_TransferDir_ToSDIO))\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Transfer_Type \r
+  * @{\r
+  */\r
+\r
+#define SDIO_TransferMode_Block             ((uint32_t)0x00000000)\r
+#define SDIO_TransferMode_Stream            ((uint32_t)0x00000004)\r
+#define IS_SDIO_TRANSFER_MODE(MODE) (((MODE) == SDIO_TransferMode_Stream) || \\r
+                                     ((MODE) == SDIO_TransferMode_Block))\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_DPSM_State \r
+  * @{\r
+  */\r
+\r
+#define SDIO_DPSM_Disable                    ((uint32_t)0x00000000)\r
+#define SDIO_DPSM_Enable                     ((uint32_t)0x00000001)\r
+#define IS_SDIO_DPSM(DPSM) (((DPSM) == SDIO_DPSM_Enable) || ((DPSM) == SDIO_DPSM_Disable))\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Flags \r
+  * @{\r
+  */\r
+\r
+#define SDIO_FLAG_CCRCFAIL                  ((uint32_t)0x00000001)\r
+#define SDIO_FLAG_DCRCFAIL                  ((uint32_t)0x00000002)\r
+#define SDIO_FLAG_CTIMEOUT                  ((uint32_t)0x00000004)\r
+#define SDIO_FLAG_DTIMEOUT                  ((uint32_t)0x00000008)\r
+#define SDIO_FLAG_TXUNDERR                  ((uint32_t)0x00000010)\r
+#define SDIO_FLAG_RXOVERR                   ((uint32_t)0x00000020)\r
+#define SDIO_FLAG_CMDREND                   ((uint32_t)0x00000040)\r
+#define SDIO_FLAG_CMDSENT                   ((uint32_t)0x00000080)\r
+#define SDIO_FLAG_DATAEND                   ((uint32_t)0x00000100)\r
+#define SDIO_FLAG_STBITERR                  ((uint32_t)0x00000200)\r
+#define SDIO_FLAG_DBCKEND                   ((uint32_t)0x00000400)\r
+#define SDIO_FLAG_CMDACT                    ((uint32_t)0x00000800)\r
+#define SDIO_FLAG_TXACT                     ((uint32_t)0x00001000)\r
+#define SDIO_FLAG_RXACT                     ((uint32_t)0x00002000)\r
+#define SDIO_FLAG_TXFIFOHE                  ((uint32_t)0x00004000)\r
+#define SDIO_FLAG_RXFIFOHF                  ((uint32_t)0x00008000)\r
+#define SDIO_FLAG_TXFIFOF                   ((uint32_t)0x00010000)\r
+#define SDIO_FLAG_RXFIFOF                   ((uint32_t)0x00020000)\r
+#define SDIO_FLAG_TXFIFOE                   ((uint32_t)0x00040000)\r
+#define SDIO_FLAG_RXFIFOE                   ((uint32_t)0x00080000)\r
+#define SDIO_FLAG_TXDAVL                    ((uint32_t)0x00100000)\r
+#define SDIO_FLAG_RXDAVL                    ((uint32_t)0x00200000)\r
+#define SDIO_FLAG_SDIOIT                    ((uint32_t)0x00400000)\r
+#define SDIO_FLAG_CEATAEND                  ((uint32_t)0x00800000)\r
+#define IS_SDIO_FLAG(FLAG) (((FLAG)  == SDIO_FLAG_CCRCFAIL) || \\r
+                            ((FLAG)  == SDIO_FLAG_DCRCFAIL) || \\r
+                            ((FLAG)  == SDIO_FLAG_CTIMEOUT) || \\r
+                            ((FLAG)  == SDIO_FLAG_DTIMEOUT) || \\r
+                            ((FLAG)  == SDIO_FLAG_TXUNDERR) || \\r
+                            ((FLAG)  == SDIO_FLAG_RXOVERR) || \\r
+                            ((FLAG)  == SDIO_FLAG_CMDREND) || \\r
+                            ((FLAG)  == SDIO_FLAG_CMDSENT) || \\r
+                            ((FLAG)  == SDIO_FLAG_DATAEND) || \\r
+                            ((FLAG)  == SDIO_FLAG_STBITERR) || \\r
+                            ((FLAG)  == SDIO_FLAG_DBCKEND) || \\r
+                            ((FLAG)  == SDIO_FLAG_CMDACT) || \\r
+                            ((FLAG)  == SDIO_FLAG_TXACT) || \\r
+                            ((FLAG)  == SDIO_FLAG_RXACT) || \\r
+                            ((FLAG)  == SDIO_FLAG_TXFIFOHE) || \\r
+                            ((FLAG)  == SDIO_FLAG_RXFIFOHF) || \\r
+                            ((FLAG)  == SDIO_FLAG_TXFIFOF) || \\r
+                            ((FLAG)  == SDIO_FLAG_RXFIFOF) || \\r
+                            ((FLAG)  == SDIO_FLAG_TXFIFOE) || \\r
+                            ((FLAG)  == SDIO_FLAG_RXFIFOE) || \\r
+                            ((FLAG)  == SDIO_FLAG_TXDAVL) || \\r
+                            ((FLAG)  == SDIO_FLAG_RXDAVL) || \\r
+                            ((FLAG)  == SDIO_FLAG_SDIOIT) || \\r
+                            ((FLAG)  == SDIO_FLAG_CEATAEND))\r
+\r
+#define IS_SDIO_CLEAR_FLAG(FLAG) ((((FLAG) & (uint32_t)0xFF3FF800) == 0x00) && ((FLAG) != (uint32_t)0x00))\r
+\r
+#define IS_SDIO_GET_IT(IT) (((IT)  == SDIO_IT_CCRCFAIL) || \\r
+                            ((IT)  == SDIO_IT_DCRCFAIL) || \\r
+                            ((IT)  == SDIO_IT_CTIMEOUT) || \\r
+                            ((IT)  == SDIO_IT_DTIMEOUT) || \\r
+                            ((IT)  == SDIO_IT_TXUNDERR) || \\r
+                            ((IT)  == SDIO_IT_RXOVERR) || \\r
+                            ((IT)  == SDIO_IT_CMDREND) || \\r
+                            ((IT)  == SDIO_IT_CMDSENT) || \\r
+                            ((IT)  == SDIO_IT_DATAEND) || \\r
+                            ((IT)  == SDIO_IT_STBITERR) || \\r
+                            ((IT)  == SDIO_IT_DBCKEND) || \\r
+                            ((IT)  == SDIO_IT_CMDACT) || \\r
+                            ((IT)  == SDIO_IT_TXACT) || \\r
+                            ((IT)  == SDIO_IT_RXACT) || \\r
+                            ((IT)  == SDIO_IT_TXFIFOHE) || \\r
+                            ((IT)  == SDIO_IT_RXFIFOHF) || \\r
+                            ((IT)  == SDIO_IT_TXFIFOF) || \\r
+                            ((IT)  == SDIO_IT_RXFIFOF) || \\r
+                            ((IT)  == SDIO_IT_TXFIFOE) || \\r
+                            ((IT)  == SDIO_IT_RXFIFOE) || \\r
+                            ((IT)  == SDIO_IT_TXDAVL) || \\r
+                            ((IT)  == SDIO_IT_RXDAVL) || \\r
+                            ((IT)  == SDIO_IT_SDIOIT) || \\r
+                            ((IT)  == SDIO_IT_CEATAEND))\r
+\r
+#define IS_SDIO_CLEAR_IT(IT) ((((IT) & (uint32_t)0xFF3FF800) == 0x00) && ((IT) != (uint32_t)0x00))\r
+\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Read_Wait_Mode \r
+  * @{\r
+  */\r
+\r
+#define SDIO_ReadWaitMode_CLK               ((uint32_t)0x00000001)\r
+#define SDIO_ReadWaitMode_DATA2             ((uint32_t)0x00000000)\r
+#define IS_SDIO_READWAIT_MODE(MODE) (((MODE) == SDIO_ReadWaitMode_CLK) || \\r
+                                     ((MODE) == SDIO_ReadWaitMode_DATA2))\r
+/**\r
+  * @}\r
+  */\r
+\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Exported_Macros\r
+  * @{\r
+  */\r
+\r
+/**\r
+  * @}\r
+  */\r
+\r
+/** @defgroup SDIO_Exported_Functions\r
+  * @{\r
+  */\r
+\r
+void SDIO_DeInit(void);\r
+void SDIO_Init(SDIO_InitTypeDef* SDIO_InitStruct);\r
+void SDIO_StructInit(SDIO_InitTypeDef* SDIO_InitStruct);\r
+void SDIO_ClockCmd(FunctionalState NewState);\r
+void SDIO_SetPowerState(uint32_t SDIO_PowerState);\r
+uint32_t SDIO_GetPowerState(void);\r
+void SDIO_ITConfig(uint32_t SDIO_IT, FunctionalState NewState);\r
+void SDIO_DMACmd(FunctionalState NewState);\r
+void SDIO_SendCommand(SDIO_CmdInitTypeDef *SDIO_CmdInitStruct);\r
+void SDIO_CmdStructInit(SDIO_CmdInitTypeDef* SDIO_CmdInitStruct);\r
+uint8_t SDIO_GetCommandResponse(void);\r
+uint32_t SDIO_GetResponse(uint32_t SDIO_RESP);\r
+void SDIO_DataConfig(SDIO_DataInitTypeDef* SDIO_DataInitStruct);\r
+void SDIO_DataStructInit(SDIO_DataInitTypeDef* SDIO_DataInitStruct);\r
+uint32_t SDIO_GetDataCounter(void);\r
+uint32_t SDIO_ReadData(void);\r
+void SDIO_WriteData(uint32_t Data);\r
+uint32_t SDIO_GetFIFOCount(void);\r
+void SDIO_StartSDIOReadWait(FunctionalState NewState);\r
+void SDIO_StopSDIOReadWait(FunctionalState NewState);\r
+void SDIO_SetSDIOReadWaitMode(uint32_t SDIO_ReadWaitMode);\r
+void SDIO_SetSDIOOperation(FunctionalState NewState);\r
+void SDIO_SendSDIOSuspendCmd(FunctionalState NewState);\r
+void SDIO_CommandCompletionCmd(FunctionalState NewState);\r
+void SDIO_CEATAITCmd(FunctionalState NewState);\r
+void SDIO_SendCEATACmd(FunctionalState NewState);\r
+FlagStatus SDIO_GetFlagStatus(uint32_t SDIO_FLAG);\r
+void SDIO_ClearFlag(uint32_t SDIO_FLAG);\r
+ITStatus SDIO_GetITStatus(uint32_t SDIO_IT);\r
+void SDIO_ClearITPendingBit(uint32_t SDIO_IT);\r
+\r
+#ifdef __cplusplus\r
+}\r
+#endif\r
+\r
+#endif /* __STM32F10x_SDIO_H */\r
+/**\r
+  * @}\r
+  */\r
+\r
+/**\r
+  * @}\r
+  */\r
+\r
+/**\r
+  * @}\r
+  */\r
+\r
+/******************* (C) COPYRIGHT 2010 STMicroelectronics *****END OF FILE****/\r