SFR(P1MDIN, 0xF2); // Port 1 Input Mode Configuration
SFR(EIP1, 0xF6); // Extended Interrupt Priority 1
SFR(SPI0CN, 0xF8); // SPI0 Control
- SBIT(SPIEN, 0xE8, 0); // SPI0 Enable
- SBIT(TXBMT, 0xE8, 1); // SPI0 Transmit Buffer Empty
- SBIT(NSSMD0, 0xE8, 2); // SPI0 Slave Select Mode Bit 0
- SBIT(NSSMD1, 0xE8, 3); // SPI0 Slave Select Mode Bit 1
- SBIT(RXOVRN, 0xE8, 4); // SPI0 Receive Overrun Flag
- SBIT(MODF, 0xE8, 5); // SPI0 Mode Fault Flag
- SBIT(WCOL, 0xE8, 6); // SPI0 Write Collision Flag
- SBIT(SPIF, 0xE8, 7); // SPI0 Interrupt Flag
+ SBIT(SPIEN, 0xF8, 0); // SPI0 Enable
+ SBIT(TXBMT, 0xF8, 1); // SPI0 Transmit Buffer Empty
+ SBIT(NSSMD0, 0xF8, 2); // SPI0 Slave Select Mode Bit 0
+ SBIT(NSSMD1, 0xF8, 3); // SPI0 Slave Select Mode Bit 1
+ SBIT(RXOVRN, 0xF8, 4); // SPI0 Receive Overrun Flag
+ SBIT(MODF, 0xF8, 5); // SPI0 Mode Fault Flag
+ SBIT(WCOL, 0xF8, 6); // SPI0 Write Collision Flag
+ SBIT(SPIF, 0xF8, 7); // SPI0 Interrupt Flag
SFR16(PCA0, 0xF9); // PCA Counter Word
SFR(PCA0L, 0xF9); // PCA Counter Low Byte
SFR(PCA0H, 0xFA); // PCA Counter High Byte
#define INT_ADC0_WINDOW 7 // ADC0 Window Comparison
#define INT_ADC0_EOC 8 // ADC0 End Of Conversion
#define INT_PCA0 9 // PCA0 Peripheral
-#define INT_COMP_FALLING 10 // Comparator0
-#define INT_COMP_RISING 11 // Comparator1
+#define INT_COMP_FALLING 10 // Comparator0 Falling
+#define INT_COMP_RISING 11 // Comparator0 Rising
#define INT_LIN 12 // LIN
#define INT_VREG_DROPOUT 13 // VREG dropout
#define INT_PORT_MATCH 14 // Port Match