}
N 50100 56500 46600 56500 4
N 50100 56100 46600 56100 4
-C 48300 53800 1 180 0 resistor.sym
-{
-T 48000 53400 5 10 0 0 180 0 1
-device=RESISTOR
-T 47350 53875 5 10 1 1 0 0 1
-refdes=R401
-T 48300 53800 5 10 0 0 90 0 1
-footprint=0402
-T 48300 53800 5 10 0 0 90 0 1
-vendor=digikey
-T 48300 53800 5 10 0 1 90 0 1
-loadstatus=smt
-T 47900 53900 5 10 1 1 0 0 1
-value=10k
-}
-C 47300 53400 1 0 0 gnd.sym
-N 50100 53700 48300 53700 4
+C 49900 53400 1 0 0 gnd.sym
+N 50100 53700 50000 53700 4
N 47400 65300 49800 65300 4
N 49800 65300 49800 64900 4
N 49800 64900 50100 64900 4
N 48400 64900 49400 64900 4
N 49400 64900 49400 64500 4
N 49400 64500 50100 64500 4
-C 48700 63000 1 180 0 resistor.sym
-{
-T 48400 62600 5 10 0 0 180 0 1
-device=RESISTOR
-T 48250 63225 5 10 1 1 180 0 1
-refdes=R402
-T 48300 63100 5 10 1 1 0 0 1
-value=10k
-T 48700 63000 5 10 0 0 90 0 1
-footprint=0402
-T 48700 63000 5 10 0 0 90 0 1
-vendor=digikey
-T 48700 63000 5 10 0 1 90 0 1
-loadstatus=smt
-}
-C 47700 62600 1 0 0 gnd.sym
-N 48700 62900 50100 62900 4
-{
-T 48800 63000 5 10 1 1 0 0 1
-netname=boot0
-}
+C 49900 62600 1 0 0 gnd.sym
+N 50000 62900 50100 62900 4
C 56300 68100 1 0 0 capacitor.sym
{
T 56500 68800 5 10 0 0 0 0 1
T 50500 67000 5 10 1 1 0 0 1
refdes=U6
T 50100 46900 5 10 0 0 0 0 1
-value=STM32L151VCT6
+value=STM32L151VET6
T 50100 46900 5 10 0 0 0 0 1
footprint=lqfp100
T 50100 46900 5 10 0 0 0 0 1
vendor=mouser
T 50100 46900 5 10 0 0 0 0 1
-vendor_part_number=511-STM32L151VCT6
+vendor_part_number=511-STM32L151VET6
T 50100 46900 5 10 0 1 0 0 1
loadstatus=smt
}
T 60300 62200 5 10 1 1 0 0 1
netname=sw_load
}
-N 50100 59300 48800 59300 4
+N 50100 58500 48800 58500 4
{
-T 48800 59400 5 10 1 1 0 0 1
+T 48800 58600 5 10 1 1 0 0 1
netname=BTPA
}
-N 50100 58900 48800 58900 4
+N 50100 58100 48800 58100 4
{
-T 48800 59000 5 10 1 1 0 0 1
+T 48800 58200 5 10 1 1 0 0 1
netname=BTPB
}
N 59600 66100 61000 66100 4
T 48800 61000 5 10 1 1 0 0 1
netname=\_DMA_IN\_
}
-N 48800 60500 50100 60500 4
+N 48800 57300 50100 57300 4
{
-T 48800 60600 5 10 1 1 0 0 1
+T 48800 57400 5 10 1 1 0 0 1
netname=\_DMA_OUT\_
}
N 48800 60100 50100 60100 4
T 48800 50200 5 10 1 1 0 0 1
netname=\_EF4\_
}
-N 48800 57700 50100 57700 4
+N 59600 54100 61000 54100 4
{
-T 48800 57800 5 10 1 1 0 0 1
+T 60700 54200 5 10 1 1 0 0 1
netname=N2
}
-N 48800 57300 50100 57300 4
+N 59600 54500 61000 54500 4
{
-T 48800 57400 5 10 1 1 0 0 1
+T 60700 54600 5 10 1 1 0 0 1
netname=N1
}
-N 48800 56900 50100 56900 4
+N 59600 54900 61000 54900 4
{
-T 48800 57000 5 10 1 1 0 0 1
+T 60700 55000 5 10 1 1 0 0 1
netname=N0
}
-N 48800 58500 50100 58500 4
+N 48800 59300 50100 59300 4
{
-T 48800 58600 5 10 1 1 0 0 1
+T 48800 59400 5 10 1 1 0 0 1
netname=\_WAIT\_
}
-N 48800 54900 50100 54900 4
+N 48800 56900 50100 56900 4
{
-T 48800 55000 5 10 1 1 0 0 1
+T 48800 57000 5 10 1 1 0 0 1
netname=\_CLEAR\_
}
N 48800 49700 50100 49700 4
}
C 44700 59400 1 0 0 gnd.sym
N 44800 59700 44700 59700 4
-N 48800 58100 50100 58100 4
+N 48800 52900 50100 52900 4
{
-T 48800 58200 5 10 1 1 0 0 1
+T 48800 53000 5 10 1 1 0 0 1
netname=vga_pixels
}
-N 48800 53300 50100 53300 4
+N 48800 58900 50100 58900 4
{
-T 48800 53400 5 10 1 1 0 0 1
+T 48800 59000 5 10 1 1 0 0 1
netname=vga_hsync
}
-N 59600 54900 61000 54900 4
+N 48800 52500 50100 52500 4
{
-T 60200 55000 5 10 1 1 0 0 1
+T 48800 52600 5 10 1 1 0 0 1
netname=vga_vsync
}
N 59600 60100 61000 60100 4
T 48800 51800 5 10 1 1 0 0 1
netname=rx1
}
-C 49600 52800 1 0 0 nc-left.sym
-{
-T 49600 53200 5 10 0 0 0 0 1
-value=NoConnection
-T 49600 53600 5 10 0 0 0 0 1
-device=DRC_Directive
-}
-C 49600 52400 1 0 0 nc-left.sym
-{
-T 49600 52800 5 10 0 0 0 0 1
-value=NoConnection
-T 49600 53200 5 10 0 0 0 0 1
-device=DRC_Directive
-}
C 59600 61600 1 0 0 nc-right.sym
{
T 59700 62100 5 10 0 0 0 0 1
T 59700 55900 5 10 0 0 0 0 1
device=DRC_Directive
}
-C 59600 54400 1 0 0 nc-right.sym
+N 50100 57700 48300 57700 4
{
-T 59700 54900 5 10 0 0 0 0 1
-value=NoConnection
-T 59700 55100 5 10 0 0 0 0 1
-device=DRC_Directive
+T 48800 57800 5 10 1 1 0 0 1
+netname=vga_clock
}
-C 59600 54000 1 0 0 nc-right.sym
+N 48300 57700 48300 53300 4
+N 50100 53300 48300 53300 4
+N 50100 60500 47800 60500 4
{
-T 59700 54500 5 10 0 0 0 0 1
-value=NoConnection
-T 59700 54700 5 10 0 0 0 0 1
-device=DRC_Directive
+T 48800 60600 5 10 1 1 0 0 1
+netname=vga_select
}
+N 47800 60500 47800 54900 4
+N 47800 54900 50100 54900 4