Merge branch 'wip/wbxng' of git@gnuradio.org:jcorgan
[debian/gnuradio] / usrp2 / fpga / coregen / fifo_xlnx_64x36_2clk_readme.txt
1 The following files were generated for 'fifo_xlnx_64x36_2clk' in directory 
2 /home/matt/gnuradio.git/usrp2/fpga/coregen/:
3
4 fifo_xlnx_64x36_2clk.ngc:
5    Binary Xilinx implementation netlist file containing the information
6    required to implement the module in a Xilinx (R) FPGA.
7
8 fifo_xlnx_64x36_2clk.v:
9    Verilog wrapper file provided to support functional simulation.
10    This file contains simulation model customization data that is
11    passed to a parameterized simulation model for the core.
12
13 fifo_xlnx_64x36_2clk.veo:
14    VEO template file containing code that can be used as a model for
15    instantiating a CORE Generator module in a Verilog design.
16
17 fifo_xlnx_64x36_2clk.xco:
18    CORE Generator input file containing the parameters used to
19    regenerate a core.
20
21 fifo_xlnx_64x36_2clk_fifo_generator_v4_3_xst_1.ngc_xst.xrpt:
22    Please see the core data sheet.
23
24 fifo_xlnx_64x36_2clk_flist.txt:
25    Text file listing all of the output files produced when a customized
26    core was generated in the CORE Generator.
27
28 fifo_xlnx_64x36_2clk_readme.txt:
29    Text file indicating the files generated and how they are used.
30
31 fifo_xlnx_64x36_2clk_xmdf.tcl:
32    ISE Project Navigator interface file. ISE uses this file to determine
33    how the files output by CORE Generator for the core can be integrated
34    into your ISE project.
35
36
37 Please see the Xilinx CORE Generator online help for further details on
38 generated files and how to use them.
39