Allow transports to override the selected target (hla configs unification)
[fw/openocd] / tcl / target / stm32l.cfg
1 # script for stm32l
2
3 #
4 # stm32 devices support both JTAG and SWD transports.
5 #
6 source [find target/swj-dp.tcl]
7
8 if { [info exists CHIPNAME] } {
9    set _CHIPNAME $CHIPNAME
10 } else {
11    set _CHIPNAME stm32l
12 }
13
14 if { [info exists ENDIAN] } {
15    set _ENDIAN $ENDIAN
16 } else {
17    set _ENDIAN little
18 }
19
20 # Work-area is a space in RAM used for flash programming
21 # By default use 10kB
22 if { [info exists WORKAREASIZE] } {
23    set _WORKAREASIZE $WORKAREASIZE
24 } else {
25    set _WORKAREASIZE 0x2800
26 }
27
28 # JTAG speed should be <= F_CPU/6.
29 # F_CPU after reset is 2MHz, so use F_JTAG max = 333kHz
30 adapter_khz 300
31
32 adapter_nsrst_delay 100
33 if {[using_jtag]} {
34  jtag_ntrst_delay 100
35 }
36
37 #jtag scan chain
38 if { [info exists CPUTAPID] } {
39    set _CPUTAPID $CPUTAPID
40 } else {
41    if { [using_jtag] } {
42       # See STM Document RM0038
43       # Section 24.6.3
44       set _CPUTAPID 0x4ba00477
45    } {
46       set _CPUTAPID 0x2ba01477
47    }
48 }
49
50 swj_newdap $_CHIPNAME cpu -irlen 4 -ircapture 0x1 -irmask 0xf -expected-id $_CPUTAPID
51
52 if { [info exists BSTAPID] } {
53    # FIXME this never gets used to override defaults...
54    set _BSTAPID $BSTAPID
55 } else {
56   # See STM Document RM0038
57   # Section 24.6.2
58   set _BSTAPID 0x06416041
59 }
60
61 if {[using_jtag]} {
62  swj_newdap $_CHIPNAME bs -irlen 5 -expected-id $_BSTAPID
63 }
64
65 set _TARGETNAME $_CHIPNAME.cpu
66 target create $_TARGETNAME cortex_m -endian $_ENDIAN -chain-position $_TARGETNAME
67
68 $_TARGETNAME configure -work-area-phys 0x20000000 -work-area-size $_WORKAREASIZE -work-area-backup 0
69
70 # flash size will be probed
71 set _FLASHNAME $_CHIPNAME.flash
72 flash bank $_FLASHNAME stm32lx 0x08000000 0 0 0 $_TARGETNAME
73
74 if {![using_hla]} {
75    # if srst is not fitted use SYSRESETREQ to
76    # perform a soft reset
77    cortex_m reset_config sysresetreq
78 }
79
80 proc stm32l_enable_HSI {} {
81         # Enable HSI as clock source
82         echo "STM32L: Enabling HSI"
83         
84         # Set HSION in RCC_CR
85         mww 0x40023800 0x00000101
86         
87         # Set HSI as SYSCLK
88         mww 0x40023808 0x00000001
89         
90         # Increase JTAG speed
91         adapter_khz 2000
92 }
93
94 $_TARGETNAME configure -event reset-init {
95         stm32l_enable_HSI
96 }
97
98 $_TARGETNAME configure -event reset-start {
99         adapter_khz 300
100 }