cfg: Don't check BS TAP IDCODE in STM32 configs
[fw/openocd] / tcl / target / stm32f1x.cfg
1 # script for stm32f1x family
2
3 #
4 # stm32 devices support both JTAG and SWD transports.
5 #
6 source [find target/swj-dp.tcl]
7 source [find mem_helper.tcl]
8
9 if { [info exists CHIPNAME] } {
10    set _CHIPNAME $CHIPNAME
11 } else {
12    set _CHIPNAME stm32f1x
13 }
14
15 set _ENDIAN little
16
17 # Work-area is a space in RAM used for flash programming
18 # By default use 4kB (as found on some STM32F100s)
19 if { [info exists WORKAREASIZE] } {
20    set _WORKAREASIZE $WORKAREASIZE
21 } else {
22    set _WORKAREASIZE 0x1000
23 }
24
25 #jtag scan chain
26 if { [info exists CPUTAPID] } {
27    set _CPUTAPID $CPUTAPID
28 } else {
29    if { [using_jtag] } {
30       # See STM Document RM0008 Section 26.6.3
31       set _CPUTAPID 0x3ba00477
32    } {
33       # this is the SW-DP tap id not the jtag tap id
34       set _CPUTAPID 0x1ba01477
35    }
36 }
37
38 swj_newdap $_CHIPNAME cpu -irlen 4 -ircapture 0x1 -irmask 0xf -expected-id $_CPUTAPID
39
40 if {[using_jtag]} {
41    jtag newtap $_CHIPNAME bs -irlen 5
42 }
43
44 set _TARGETNAME $_CHIPNAME.cpu
45 target create $_TARGETNAME cortex_m -endian $_ENDIAN -chain-position $_TARGETNAME
46
47 $_TARGETNAME configure -work-area-phys 0x20000000 -work-area-size $_WORKAREASIZE -work-area-backup 0
48
49 # flash size will be probed
50 set _FLASHNAME $_CHIPNAME.flash
51 flash bank $_FLASHNAME stm32f1x 0x08000000 0 0 0 $_TARGETNAME
52
53 # JTAG speed should be <= F_CPU/6. F_CPU after reset is 8MHz, so use F_JTAG = 1MHz
54 adapter_khz 1000
55
56 adapter_nsrst_delay 100
57 if {[using_jtag]} {
58  jtag_ntrst_delay 100
59 }
60
61 reset_config srst_nogate
62
63 if {![using_hla]} {
64     # if srst is not fitted use SYSRESETREQ to
65     # perform a soft reset
66     cortex_m reset_config sysresetreq
67 }
68
69 $_TARGETNAME configure -event examine-end {
70         # DBGMCU_CR |= DBG_WWDG_STOP | DBG_IWDG_STOP |
71         #              DBG_STANDBY | DBG_STOP | DBG_SLEEP
72         mmw 0xE0042004 0x00000307 0
73 }
74
75 $_TARGETNAME configure -event trace-config {
76         # Set TRACE_IOEN; TRACE_MODE is set to async; when using sync
77         # change this value accordingly to configure trace pins
78         # assignment
79         mmw 0xE0042004 0x00000020 0
80 }