Updated reset event handling in omap3530 cfg
[fw/openocd] / tcl / target / omap3530.cfg
1 # TI OMAP3530
2 #  http://focus.ti.com/docs/prod/folders/print/omap3530.html
3 # Other OMAP3 chips remove DSP and/or the OpenGL support
4
5 if { [info exists CHIPNAME] } {
6    set  _CHIPNAME $CHIPNAME
7 } else {
8    set  _CHIPNAME omap3530
9 }
10
11 # ICEpick-C ... used to route Cortex, DSP, and more not shown here
12 source [find target/icepick.cfg]
13
14 # Subsidiary TAP: C64x+ DSP ... must enable via ICEpick
15 jtag newtap $_CHIPNAME dsp -irlen 38 -ircapture 0x25 -irmask 0x3f -disable
16
17 # Subsidiary TAP: CoreSight Debug Access Port (DAP)
18 if { [info exists DAP_TAPID ] } {
19    set _DAP_TAPID $DAP_TAPID
20 } else {
21    set _DAP_TAPID 0x0b6d602f
22 }
23 jtag newtap $_CHIPNAME dap -irlen 4 -ircapture 0x1 -irmask 0xf \
24         -expected-id $_DAP_TAPID -disable
25 jtag configure $_CHIPNAME.dap -event tap-enable \
26         "icepick_c_tapenable $_CHIPNAME.jrc 3"
27
28 # Primary TAP: ICEpick-C (JTAG route controller) and boundary scan
29 if { [info exists JRC_TAPID ] } {
30    set _JRC_TAPID $JRC_TAPID
31 } else {
32    set _JRC_TAPID 0x0b7ae02f
33 }
34 jtag newtap $_CHIPNAME jrc -irlen 6 -ircapture 0x1 -irmask 0x3f \
35         -expected-id $_JRC_TAPID
36
37 jtag configure $_CHIPNAME.jrc -event post-reset "runtest 100"
38
39 # GDB target:  Cortex-A8, using DAP
40 target create omap3.cpu cortex_a8 -chain-position $_CHIPNAME.dap
41
42 # FIXME much of this should be in reset event handlers
43 proc omap3_dbginit { } {
44      poll off
45      sleep 100
46
47      jtag tapenable omap3530.dap
48      targets
49      # General Cortex A8 debug initialisation
50      cortex_a8 dbginit
51      # Enable DBGU signal for OMAP353x
52      omap3.cpu mww 0x5401d030 0x00002000
53      poll on
54 }
55
56 set PRM_RSTCTRL 0x48307250
57
58 omap3.cpu configure -event reset-start "omap3.cpu mww $PRM_RSTCTRL 2"
59 omap3.cpu configure -event reset-assert-pre "omap3_dbginit"
60
61