fixed warning
[fw/openocd] / src / target / mips_ejtag.h
1 /***************************************************************************
2  *   Copyright (C) 2008 by Spencer Oliver                                  *
3  *   spen@spen-soft.co.uk                                                  *
4  *                                                                         *
5  *   Copyright (C) 2008 by David T.L. Wong                                 *
6  *                                                                         *
7  *   This program is free software; you can redistribute it and/or modify  *
8  *   it under the terms of the GNU General Public License as published by  *
9  *   the Free Software Foundation; either version 2 of the License, or     *
10  *   (at your option) any later version.                                   *
11  *                                                                         *
12  *   This program is distributed in the hope that it will be useful,       *
13  *   but WITHOUT ANY WARRANTY; without even the implied warranty of        *
14  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the         *
15  *   GNU General Public License for more details.                          *
16  *                                                                         *
17  *   You should have received a copy of the GNU General Public License     *
18  *   along with this program; if not, write to the                         *
19  *   Free Software Foundation, Inc.,                                       *
20  *   59 Temple Place - Suite 330, Boston, MA  02111-1307, USA.             *
21  ***************************************************************************/
22
23 #ifndef MIPS_EJTAG
24 #define MIPS_EJTAG
25
26 #include "types.h"
27 #include "jtag.h"
28
29 #define EJTAG_INST_IDCODE               0x01
30 #define EJTAG_INST_IMPCODE              0x03
31 #define EJTAG_INST_ADDRESS              0x08
32 #define EJTAG_INST_DATA                 0x09
33 #define EJTAG_INST_CONTROL              0x0A
34 #define EJTAG_INST_ALL                  0x0B
35 #define EJTAG_INST_EJTAGBOOT    0x0C
36 #define EJTAG_INST_NORMALBOOT   0x0D
37 #define EJTAG_INST_FASTDATA             0x0E
38 #define EJTAG_INST_TCBCONTROLA  0x10
39 #define EJTAG_INST_TCBCONTROLB  0x11
40 #define EJTAG_INST_TCBDATA              0x12
41 #define EJTAG_INST_BYPASS               0x1F
42
43 #define EJTAG_CTRL_TOF                  (1 << 1)
44 #define EJTAG_CTRL_TIF                  (1 << 2)
45 #define EJTAG_CTRL_BRKST                (1 << 3)
46 #define EJTAG_CTRL_DLOCK                (1 << 5)
47 #define EJTAG_CTRL_DRWN                 (1 << 9)
48 #define EJTAG_CTRL_DERR                 (1 << 10)
49 #define EJTAG_CTRL_DSTRT                (1 << 11)
50 #define EJTAG_CTRL_JTAGBRK              (1 << 12)
51 #define EJTAG_CTRL_SETDEV               (1 << 14)
52 #define EJTAG_CTRL_PROBEN               (1 << 15)
53 #define EJTAG_CTRL_PRRST                (1 << 16)
54 #define EJTAG_CTRL_DMAACC               (1 << 17)
55 #define EJTAG_CTRL_PRACC                (1 << 18)
56 #define EJTAG_CTRL_PRNW                 (1 << 19)
57 #define EJTAG_CTRL_PERRST               (1 << 20)
58 #define EJTAG_CTRL_SYNC                 (1 << 23)
59 #define EJTAG_CTRL_DNM                  (1 << 28)
60 #define EJTAG_CTRL_ROCC                 (1 << 31)
61
62 /* Debug Register (CP0 Register 23, Select 0) */
63
64 #define EJTAG_DEBUG_DSS                 (1 << 0)
65 #define EJTAG_DEBUG_DBP                 (1 << 1)
66 #define EJTAG_DEBUG_DDBL                (1 << 2)
67 #define EJTAG_DEBUG_DDBS                (1 << 3)
68 #define EJTAG_DEBUG_DIB                 (1 << 4)
69 #define EJTAG_DEBUG_DINT                (1 << 5)
70 #define EJTAG_DEBUG_OFFLINE             (1 << 7)
71 #define EJTAG_DEBUG_SST                 (1 << 8)
72 #define EJTAG_DEBUG_NOSST               (1 << 9)
73 #define EJTAG_DEBUG_DDBLIMPR    (1 << 18)
74 #define EJTAG_DEBUG_DDBSIMPR    (1 << 19)
75 #define EJTAG_DEBUG_IEXI                (1 << 20)
76 #define EJTAG_DEBUG_DBUSEP              (1 << 21)
77 #define EJTAG_DEBUG_CACHEEP             (1 << 22)
78 #define EJTAG_DEBUG_MCHECKP             (1 << 23)
79 #define EJTAG_DEBUG_IBUSEP              (1 << 24)
80 #define EJTAG_DEBUG_COUNTDM             (1 << 25)
81 #define EJTAG_DEBUG_HALT                (1 << 26)
82 #define EJTAG_DEBUG_DOZE                (1 << 27)
83 #define EJTAG_DEBUG_LSNM                (1 << 28)
84 #define EJTAG_DEBUG_NODCR               (1 << 29)
85 #define EJTAG_DEBUG_DM                  (1 << 30)
86 #define EJTAG_DEBUG_DBD                 (1 << 31)
87
88 typedef struct mips_ejtag_s
89 {
90         int chain_pos;
91         u32 impcode;
92 //      int use_dma;
93         u32 ejtag_ctrl;
94 } mips_ejtag_t;
95
96 extern int mips_ejtag_set_instr(mips_ejtag_t *ejtag_info, int new_instr, in_handler_t handler);
97 extern int mips_ejtag_enter_debug(mips_ejtag_t *ejtag_info);
98 extern int mips_ejtag_exit_debug(mips_ejtag_t *ejtag_info, int enable_interrupts);
99 extern int mips_ejtag_get_impcode(mips_ejtag_t *ejtag_info, u32 *impcode, in_handler_t handler);
100 extern int mips_ejtag_get_idcode(mips_ejtag_t *ejtag_info, u32 *idcode, in_handler_t handler);
101 extern int mips_ejtag_drscan_32(mips_ejtag_t *ejtag_info, u32 *data);
102
103 extern int mips_ejtag_init(mips_ejtag_t *ejtag_info);
104 extern int mips_ejtag_config_step(mips_ejtag_t *ejtag_info, int enable_step);
105 extern int mips_ejtag_read_debug(mips_ejtag_t *ejtag_info, u32* debug_reg);
106
107 #endif /* MIPS_EJTAG */