armv8: load aarch32 register through aarch64 equivalent
[fw/openocd] / src / target / armv8.c
1 /***************************************************************************
2  *   Copyright (C) 2015 by David Ung                                       *
3  *                                                                         *
4  *   This program is free software; you can redistribute it and/or modify  *
5  *   it under the terms of the GNU General Public License as published by  *
6  *   the Free Software Foundation; either version 2 of the License, or     *
7  *   (at your option) any later version.                                   *
8  *                                                                         *
9  *   This program is distributed in the hope that it will be useful,       *
10  *   but WITHOUT ANY WARRANTY; without even the implied warranty of        *
11  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the         *
12  *   GNU General Public License for more details.                          *
13  *                                                                         *
14  *   You should have received a copy of the GNU General Public License     *
15  *   along with this program; if not, write to the                         *
16  *   Free Software Foundation, Inc.,                                       *
17  ***************************************************************************/
18
19 #ifdef HAVE_CONFIG_H
20 #include "config.h"
21 #endif
22
23 #include <helper/replacements.h>
24
25 #include "armv8.h"
26 #include "arm_disassembler.h"
27
28 #include "register.h"
29 #include <helper/binarybuffer.h>
30 #include <helper/command.h>
31
32 #include <stdlib.h>
33 #include <string.h>
34 #include <unistd.h>
35
36 #include "armv8_opcodes.h"
37 #include "target.h"
38 #include "target_type.h"
39
40 #define __unused __attribute__((unused))
41
42 static const char * const armv8_state_strings[] = {
43         "AArch32", "Thumb", "Jazelle", "ThumbEE", "AArch64",
44 };
45
46 static const struct {
47         const char *name;
48         unsigned psr;
49 } armv8_mode_data[] = {
50         /* These special modes are currently only supported
51          * by ARMv6M and ARMv7M profiles */
52         {
53                 .name = "USR",
54                 .psr = ARM_MODE_USR,
55         },
56         {
57                 .name = "FIQ",
58                 .psr = ARM_MODE_FIQ,
59         },
60         {
61                 .name = "IRQ",
62                 .psr = ARM_MODE_IRQ,
63         },
64         {
65                 .name = "SVC",
66                 .psr = ARM_MODE_SVC,
67         },
68         {
69                 .name = "MON",
70                 .psr = ARM_MODE_MON,
71         },
72         {
73                 .name = "ABT",
74                 .psr = ARM_MODE_ABT,
75         },
76         {
77                 .name = "EL0T",
78                 .psr = ARMV8_64_EL0T,
79         },
80         {
81                 .name = "EL1T",
82                 .psr = ARMV8_64_EL1T,
83         },
84         {
85                 .name = "EL1H",
86                 .psr = ARMV8_64_EL1H,
87         },
88         {
89                 .name = "EL2T",
90                 .psr = ARMV8_64_EL2T,
91         },
92         {
93                 .name = "EL2H",
94                 .psr = ARMV8_64_EL2H,
95         },
96         {
97                 .name = "EL3T",
98                 .psr = ARMV8_64_EL3T,
99         },
100         {
101                 .name = "EL3H",
102                 .psr = ARMV8_64_EL3H,
103         },
104 };
105
106 /** Map PSR mode bits to the name of an ARM processor operating mode. */
107 const char *armv8_mode_name(unsigned psr_mode)
108 {
109         for (unsigned i = 0; i < ARRAY_SIZE(armv8_mode_data); i++) {
110                 if (armv8_mode_data[i].psr == psr_mode)
111                         return armv8_mode_data[i].name;
112         }
113         LOG_ERROR("unrecognized psr mode: %#02x", psr_mode);
114         return "UNRECOGNIZED";
115 }
116
117 int armv8_mode_to_number(enum arm_mode mode)
118 {
119         switch (mode) {
120                 case ARM_MODE_ANY:
121                 /* map MODE_ANY to user mode */
122                 case ARM_MODE_USR:
123                         return 0;
124                 case ARM_MODE_FIQ:
125                         return 1;
126                 case ARM_MODE_IRQ:
127                         return 2;
128                 case ARM_MODE_SVC:
129                         return 3;
130                 case ARM_MODE_ABT:
131                         return 4;
132                 case ARM_MODE_UND:
133                         return 5;
134                 case ARM_MODE_SYS:
135                         return 6;
136                 case ARM_MODE_MON:
137                         return 7;
138                 case ARMV8_64_EL0T:
139                         return 8;
140                 case ARMV8_64_EL1T:
141                         return 9;
142                 case ARMV8_64_EL1H:
143                         return 10;
144                 case ARMV8_64_EL2T:
145                         return 11;
146                 case ARMV8_64_EL2H:
147                         return 12;
148                 case ARMV8_64_EL3T:
149                         return 13;
150                 case ARMV8_64_EL3H:
151                         return 14;
152
153                 default:
154                         LOG_ERROR("invalid mode value encountered %d", mode);
155                         return -1;
156         }
157 }
158
159 static int armv8_read_reg(struct armv8_common *armv8, int regnum, uint64_t *regval)
160 {
161         struct arm_dpm *dpm = &armv8->dpm;
162         int retval;
163         uint32_t value;
164         uint64_t value_64;
165
166         switch (regnum) {
167         case 0 ... 30:
168                 retval = dpm->instr_read_data_dcc_64(dpm,
169                                 ARMV8_MSR_GP(SYSTEM_DBG_DBGDTR_EL0, regnum), &value_64);
170                 break;
171         case ARMV8_SP:
172                 retval = dpm->instr_read_data_r0_64(dpm,
173                                 ARMV8_MOVFSP_64(0), &value_64);
174                 break;
175         case ARMV8_PC:
176                 retval = dpm->instr_read_data_r0_64(dpm,
177                                 ARMV8_MRS_DLR(0), &value_64);
178                 break;
179         case ARMV8_xPSR:
180                 retval = dpm->instr_read_data_r0(dpm,
181                                 ARMV8_MRS_DSPSR(0), &value);
182                 value_64 = value;
183                 break;
184         case ARMV8_ELR_EL1:
185                 retval = dpm->instr_read_data_r0_64(dpm,
186                                 ARMV8_MRS(SYSTEM_ELR_EL1, 0), &value_64);
187                 break;
188         case ARMV8_ELR_EL2:
189                 retval = dpm->instr_read_data_r0_64(dpm,
190                                 ARMV8_MRS(SYSTEM_ELR_EL2, 0), &value_64);
191                 break;
192         case ARMV8_ELR_EL3:
193                 retval = dpm->instr_read_data_r0_64(dpm,
194                                 ARMV8_MRS(SYSTEM_ELR_EL3, 0), &value_64);
195                 break;
196         case ARMV8_ESR_EL1:
197                 retval = dpm->instr_read_data_r0(dpm,
198                                 ARMV8_MRS(SYSTEM_ESR_EL1, 0), &value);
199                 value_64 = value;
200                 break;
201         case ARMV8_ESR_EL2:
202                 retval = dpm->instr_read_data_r0(dpm,
203                                 ARMV8_MRS(SYSTEM_ESR_EL2, 0), &value);
204                 value_64 = value;
205                 break;
206         case ARMV8_ESR_EL3:
207                 retval = dpm->instr_read_data_r0(dpm,
208                                 ARMV8_MRS(SYSTEM_ESR_EL3, 0), &value);
209                 value_64 = value;
210                 break;
211         case ARMV8_SPSR_EL1:
212                 retval = dpm->instr_read_data_r0(dpm,
213                                 ARMV8_MRS(SYSTEM_SPSR_EL1, 0), &value);
214                 value_64 = value;
215                 break;
216         case ARMV8_SPSR_EL2:
217                 retval = dpm->instr_read_data_r0(dpm,
218                                 ARMV8_MRS(SYSTEM_SPSR_EL2, 0), &value);
219                 value_64 = value;
220                 break;
221         case ARMV8_SPSR_EL3:
222                 retval = dpm->instr_read_data_r0(dpm,
223                                 ARMV8_MRS(SYSTEM_SPSR_EL3, 0), &value);
224                 value_64 = value;
225                 break;
226         default:
227                 retval = ERROR_FAIL;
228                 break;
229         }
230
231         if (retval == ERROR_OK && regval != NULL)
232                 *regval = value_64;
233
234         return retval;
235 }
236
237 static int armv8_write_reg(struct armv8_common *armv8, int regnum, uint64_t value_64)
238 {
239         struct arm_dpm *dpm = &armv8->dpm;
240         int retval;
241         uint32_t value;
242
243         switch (regnum) {
244         case 0 ... 30:
245                 retval = dpm->instr_write_data_dcc_64(dpm,
246                         ARMV8_MRS(SYSTEM_DBG_DBGDTR_EL0, regnum),
247                         value_64);
248                 break;
249         case ARMV8_SP:
250                 retval = dpm->instr_write_data_r0_64(dpm,
251                         ARMV8_MOVTSP_64(0),
252                         value_64);
253                 break;
254         case ARMV8_PC:
255                 retval = dpm->instr_write_data_r0_64(dpm,
256                         ARMV8_MSR_DLR(0),
257                         value_64);
258                 break;
259         case ARMV8_xPSR:
260                 value = value_64;
261                 retval = dpm->instr_write_data_r0(dpm,
262                         ARMV8_MSR_DSPSR(0),
263                         value);
264                 break;
265         /* registers clobbered by taking exception in debug state */
266         case ARMV8_ELR_EL1:
267                 retval = dpm->instr_write_data_r0_64(dpm,
268                                 ARMV8_MSR_GP(SYSTEM_ELR_EL1, 0), value_64);
269                 break;
270         case ARMV8_ELR_EL2:
271                 retval = dpm->instr_write_data_r0_64(dpm,
272                                 ARMV8_MSR_GP(SYSTEM_ELR_EL2, 0), value_64);
273                 break;
274         case ARMV8_ELR_EL3:
275                 retval = dpm->instr_write_data_r0_64(dpm,
276                                 ARMV8_MSR_GP(SYSTEM_ELR_EL3, 0), value_64);
277                 break;
278         case ARMV8_ESR_EL1:
279                 value = value_64;
280                 retval = dpm->instr_write_data_r0(dpm,
281                                 ARMV8_MSR_GP(SYSTEM_ESR_EL1, 0), value);
282                 break;
283         case ARMV8_ESR_EL2:
284                 value = value_64;
285                 retval = dpm->instr_write_data_r0(dpm,
286                                 ARMV8_MSR_GP(SYSTEM_ESR_EL2, 0), value);
287                 break;
288         case ARMV8_ESR_EL3:
289                 value = value_64;
290                 retval = dpm->instr_write_data_r0(dpm,
291                                 ARMV8_MSR_GP(SYSTEM_ESR_EL3, 0), value);
292                 break;
293         case ARMV8_SPSR_EL1:
294                 value = value_64;
295                 retval = dpm->instr_write_data_r0(dpm,
296                                 ARMV8_MSR_GP(SYSTEM_SPSR_EL1, 0), value);
297                 break;
298         case ARMV8_SPSR_EL2:
299                 value = value_64;
300                 retval = dpm->instr_write_data_r0(dpm,
301                                 ARMV8_MSR_GP(SYSTEM_SPSR_EL2, 0), value);
302                 break;
303         case ARMV8_SPSR_EL3:
304                 value = value_64;
305                 retval = dpm->instr_write_data_r0(dpm,
306                                 ARMV8_MSR_GP(SYSTEM_SPSR_EL3, 0), value);
307                 break;
308         default:
309                 retval = ERROR_FAIL;
310                 break;
311         }
312
313         return retval;
314 }
315
316 static int armv8_read_reg32(struct armv8_common *armv8, int regnum, uint64_t *regval)
317 {
318         struct arm_dpm *dpm = &armv8->dpm;
319         uint32_t value = 0;
320         int retval;
321
322         switch (regnum) {
323         case ARMV8_R0 ... ARMV8_R14:
324                 /* return via DCC:  "MCR p14, 0, Rnum, c0, c5, 0" */
325                 retval = dpm->instr_read_data_dcc(dpm,
326                         ARMV4_5_MCR(14, 0, regnum, 0, 5, 0),
327                         &value);
328                 break;
329         case ARMV8_SP:
330                 retval = dpm->instr_read_data_dcc(dpm,
331                         ARMV4_5_MCR(14, 0, 13, 0, 5, 0),
332                         &value);
333                 break;
334         case ARMV8_PC:
335                 retval = dpm->instr_read_data_r0(dpm,
336                         ARMV8_MRC_DLR(0),
337                         &value);
338                 break;
339         case ARMV8_xPSR:
340                 retval = dpm->instr_read_data_r0(dpm,
341                         ARMV8_MRC_DSPSR(0),
342                         &value);
343                 break;
344         case ARMV8_ELR_EL1: /* mapped to LR_svc */
345                 retval = dpm->instr_read_data_dcc(dpm,
346                                 ARMV4_5_MCR(14, 0, 14, 0, 5, 0),
347                                 &value);
348                 break;
349         case ARMV8_ELR_EL2: /* mapped to ELR_hyp */
350                 retval = dpm->instr_read_data_r0(dpm,
351                                 ARMV8_MRS_T1(0, 14, 0, 1),
352                                 &value);
353                 break;
354         case ARMV8_ELR_EL3: /* mapped to LR_mon */
355                 retval = dpm->instr_read_data_dcc(dpm,
356                                 ARMV4_5_MCR(14, 0, 14, 0, 5, 0),
357                                 &value);
358                 break;
359         case ARMV8_ESR_EL1: /* mapped to DFSR */
360                 retval = dpm->instr_read_data_r0(dpm,
361                                 ARMV4_5_MRC(15, 0, 0, 5, 0, 0),
362                                 &value);
363                 break;
364         case ARMV8_ESR_EL2: /* mapped to HSR */
365                 retval = dpm->instr_read_data_r0(dpm,
366                                 ARMV4_5_MRC(15, 4, 0, 5, 2, 0),
367                                 &value);
368                 break;
369         case ARMV8_ESR_EL3: /* FIXME: no equivalent in aarch32? */
370                 retval = ERROR_FAIL;
371                 break;
372         case ARMV8_SPSR_EL1: /* mapped to SPSR_svc */
373                 retval = dpm->instr_read_data_r0(dpm,
374                                 ARMV8_MRS_xPSR_T1(1, 0),
375                                 &value);
376                 break;
377         case ARMV8_SPSR_EL2: /* mapped to SPSR_hyp */
378                 retval = dpm->instr_read_data_r0(dpm,
379                                 ARMV8_MRS_xPSR_T1(1, 0),
380                                 &value);
381                 break;
382         case ARMV8_SPSR_EL3: /* mapped to SPSR_mon */
383                 retval = dpm->instr_read_data_r0(dpm,
384                                 ARMV8_MRS_xPSR_T1(1, 0),
385                                 &value);
386                 break;
387         default:
388                 retval = ERROR_FAIL;
389                 break;
390         }
391
392         if (retval == ERROR_OK && regval != NULL)
393                 *regval = value;
394
395         return retval;
396 }
397
398 static int armv8_write_reg32(struct armv8_common *armv8, int regnum, uint64_t value)
399 {
400         struct arm_dpm *dpm = &armv8->dpm;
401         int retval;
402
403         switch (regnum) {
404         case ARMV8_R0 ... ARMV8_R14:
405                 /* load register from DCC:  "MRC p14, 0, Rnum, c0, c5, 0" */
406                 retval = dpm->instr_write_data_dcc(dpm,
407                                 ARMV4_5_MRC(14, 0, regnum, 0, 5, 0), value);
408                 break;
409         case ARMV8_SP:
410                 retval = dpm->instr_write_data_dcc(dpm,
411                         ARMV4_5_MRC(14, 0, 13, 0, 5, 0),
412                         value);
413                         break;
414         case ARMV8_PC:/* PC
415                  * read r0 from DCC; then "MOV pc, r0" */
416                 retval = dpm->instr_write_data_r0(dpm,
417                                 ARMV8_MCR_DLR(0), value);
418                 break;
419         case ARMV8_xPSR: /* CPSR */
420                 /* read r0 from DCC, then "MCR r0, DSPSR" */
421                 retval = dpm->instr_write_data_r0(dpm,
422                                 ARMV8_MCR_DSPSR(0), value);
423                 break;
424         case ARMV8_ELR_EL1: /* mapped to LR_svc */
425                 retval = dpm->instr_write_data_dcc(dpm,
426                                 ARMV4_5_MRC(14, 0, 14, 0, 5, 0),
427                                 value);
428                 break;
429         case ARMV8_ELR_EL2: /* mapped to ELR_hyp */
430                 retval = dpm->instr_write_data_r0(dpm,
431                                 ARMV8_MSR_GP_T1(0, 14, 0, 1),
432                                 value);
433                 break;
434         case ARMV8_ELR_EL3: /* mapped to LR_mon */
435                 retval = dpm->instr_write_data_dcc(dpm,
436                                 ARMV4_5_MRC(14, 0, 14, 0, 5, 0),
437                                 value);
438                 break;
439         case ARMV8_ESR_EL1: /* mapped to DFSR */
440                 retval = dpm->instr_write_data_r0(dpm,
441                                 ARMV4_5_MCR(15, 0, 0, 5, 0, 0),
442                                 value);
443                 break;
444         case ARMV8_ESR_EL2: /* mapped to HSR */
445                 retval = dpm->instr_write_data_r0(dpm,
446                                 ARMV4_5_MCR(15, 4, 0, 5, 2, 0),
447                                 value);
448                 break;
449         case ARMV8_ESR_EL3: /* FIXME: no equivalent in aarch32? */
450                 retval = ERROR_FAIL;
451                 break;
452         case ARMV8_SPSR_EL1: /* mapped to SPSR_svc */
453                 retval = dpm->instr_write_data_r0(dpm,
454                                 ARMV8_MSR_GP_xPSR_T1(1, 0, 15),
455                                 value);
456                 break;
457         case ARMV8_SPSR_EL2: /* mapped to SPSR_hyp */
458                 retval = dpm->instr_write_data_r0(dpm,
459                                 ARMV8_MSR_GP_xPSR_T1(1, 0, 15),
460                                 value);
461                 break;
462         case ARMV8_SPSR_EL3: /* mapped to SPSR_mon */
463                 retval = dpm->instr_write_data_r0(dpm,
464                                 ARMV8_MSR_GP_xPSR_T1(1, 0, 15),
465                                 value);
466                 break;
467         default:
468                 retval = ERROR_FAIL;
469                 break;
470         }
471
472         return retval;
473
474 }
475
476 void armv8_select_reg_access(struct armv8_common *armv8, bool is_aarch64)
477 {
478         if (is_aarch64) {
479                 armv8->read_reg_u64 = armv8_read_reg;
480                 armv8->write_reg_u64 = armv8_write_reg;
481         } else {
482                 armv8->read_reg_u64 = armv8_read_reg32;
483                 armv8->write_reg_u64 = armv8_write_reg32;
484         }
485 }
486
487 /*  retrieve core id cluster id  */
488 int armv8_read_mpidr(struct armv8_common *armv8)
489 {
490         int retval = ERROR_FAIL;
491         struct arm_dpm *dpm = armv8->arm.dpm;
492         uint32_t mpidr;
493
494         retval = dpm->prepare(dpm);
495         if (retval != ERROR_OK)
496                 goto done;
497
498         retval = dpm->instr_read_data_r0(dpm, armv8_opcode(armv8, READ_REG_MPIDR), &mpidr);
499         if (retval != ERROR_OK)
500                 goto done;
501         if (mpidr & 1<<31) {
502                 armv8->multi_processor_system = (mpidr >> 30) & 1;
503                 armv8->cluster_id = (mpidr >> 8) & 0xf;
504                 armv8->cpu_id = mpidr & 0x3;
505                 LOG_INFO("%s cluster %x core %x %s", target_name(armv8->arm.target),
506                         armv8->cluster_id,
507                         armv8->cpu_id,
508                         armv8->multi_processor_system == 0 ? "multi core" : "mono core");
509
510         } else
511                 LOG_ERROR("mpdir not in multiprocessor format");
512
513 done:
514         dpm->finish(dpm);
515         return retval;
516 }
517
518 /**
519  * Configures host-side ARM records to reflect the specified CPSR.
520  * Later, code can use arm_reg_current() to map register numbers
521  * according to how they are exposed by this mode.
522  */
523 void armv8_set_cpsr(struct arm *arm, uint32_t cpsr)
524 {
525         uint32_t mode = cpsr & 0x1F;
526
527         /* NOTE:  this may be called very early, before the register
528          * cache is set up.  We can't defend against many errors, in
529          * particular against CPSRs that aren't valid *here* ...
530          */
531         if (arm->cpsr) {
532                 buf_set_u32(arm->cpsr->value, 0, 32, cpsr);
533                 arm->cpsr->valid = 1;
534                 arm->cpsr->dirty = 0;
535         }
536
537         /* Older ARMs won't have the J bit */
538         enum arm_state state = 0xFF;
539
540         if (((cpsr & 0x10) >> 4) == 0) {
541                 state = ARM_STATE_AARCH64;
542         } else {
543                 if (cpsr & (1 << 5)) {  /* T */
544                         if (cpsr & (1 << 24)) { /* J */
545                                 LOG_WARNING("ThumbEE -- incomplete support");
546                                 state = ARM_STATE_THUMB_EE;
547                         } else
548                                 state = ARM_STATE_THUMB;
549                 } else {
550                         if (cpsr & (1 << 24)) { /* J */
551                                 LOG_ERROR("Jazelle state handling is BROKEN!");
552                                 state = ARM_STATE_JAZELLE;
553                         } else
554                                 state = ARM_STATE_ARM;
555                 }
556         }
557         arm->core_state = state;
558         if (arm->core_state == ARM_STATE_AARCH64)
559                 arm->core_mode = (mode << 4) | 0xf;
560         else
561                 arm->core_mode = mode;
562
563         LOG_DEBUG("set CPSR %#8.8x: %s mode, %s state", (unsigned) cpsr,
564                 armv8_mode_name(arm->core_mode),
565                 armv8_state_strings[arm->core_state]);
566 }
567
568 static void armv8_show_fault_registers32(struct armv8_common *armv8)
569 {
570         uint32_t dfsr, ifsr, dfar, ifar;
571         struct arm_dpm *dpm = armv8->arm.dpm;
572         int retval;
573
574         retval = dpm->prepare(dpm);
575         if (retval != ERROR_OK)
576                 return;
577
578         /* ARMV4_5_MRC(cpnum, op1, r0, CRn, CRm, op2) */
579
580         /* c5/c0 - {data, instruction} fault status registers */
581         retval = dpm->instr_read_data_r0(dpm,
582                         ARMV4_5_MRC(15, 0, 0, 5, 0, 0),
583                         &dfsr);
584         if (retval != ERROR_OK)
585                 goto done;
586
587         retval = dpm->instr_read_data_r0(dpm,
588                         ARMV4_5_MRC(15, 0, 0, 5, 0, 1),
589                         &ifsr);
590         if (retval != ERROR_OK)
591                 goto done;
592
593         /* c6/c0 - {data, instruction} fault address registers */
594         retval = dpm->instr_read_data_r0(dpm,
595                         ARMV4_5_MRC(15, 0, 0, 6, 0, 0),
596                         &dfar);
597         if (retval != ERROR_OK)
598                 goto done;
599
600         retval = dpm->instr_read_data_r0(dpm,
601                         ARMV4_5_MRC(15, 0, 0, 6, 0, 2),
602                         &ifar);
603         if (retval != ERROR_OK)
604                 goto done;
605
606         LOG_USER("Data fault registers        DFSR: %8.8" PRIx32
607                 ", DFAR: %8.8" PRIx32, dfsr, dfar);
608         LOG_USER("Instruction fault registers IFSR: %8.8" PRIx32
609                 ", IFAR: %8.8" PRIx32, ifsr, ifar);
610
611 done:
612         /* (void) */ dpm->finish(dpm);
613 }
614
615 static void armv8_show_fault_registers(struct target *target)
616 {
617         struct armv8_common *armv8 = target_to_armv8(target);
618
619         if (armv8->arm.core_state != ARM_STATE_AARCH64)
620                 armv8_show_fault_registers32(armv8);
621 }
622
623 static uint8_t armv8_pa_size(uint32_t ps)
624 {
625         uint8_t ret = 0;
626         switch (ps) {
627                 case 0:
628                         ret = 32;
629                         break;
630                 case 1:
631                         ret = 36;
632                         break;
633                 case 2:
634                         ret = 40;
635                         break;
636                 case 3:
637                         ret = 42;
638                         break;
639                 case 4:
640                         ret = 44;
641                         break;
642                 case 5:
643                         ret = 48;
644                         break;
645                 default:
646                         LOG_INFO("Unknow physicall address size");
647                         break;
648         }
649         return ret;
650 }
651
652 static __unused int armv8_read_ttbcr32(struct target *target)
653 {
654         struct armv8_common *armv8 = target_to_armv8(target);
655         struct arm_dpm *dpm = armv8->arm.dpm;
656         uint32_t ttbcr, ttbcr_n;
657         int retval = dpm->prepare(dpm);
658         if (retval != ERROR_OK)
659                 goto done;
660         /*  MRC p15,0,<Rt>,c2,c0,2 ; Read CP15 Translation Table Base Control Register*/
661         retval = dpm->instr_read_data_r0(dpm,
662                         ARMV4_5_MRC(15, 0, 0, 2, 0, 2),
663                         &ttbcr);
664         if (retval != ERROR_OK)
665                 goto done;
666
667         LOG_DEBUG("ttbcr %" PRIx32, ttbcr);
668
669         ttbcr_n = ttbcr & 0x7;
670         armv8->armv8_mmu.ttbcr = ttbcr;
671
672         /*
673          * ARM Architecture Reference Manual (ARMv7-A and ARMv7-Redition),
674          * document # ARM DDI 0406C
675          */
676         armv8->armv8_mmu.ttbr_range[0]  = 0xffffffff >> ttbcr_n;
677         armv8->armv8_mmu.ttbr_range[1] = 0xffffffff;
678         armv8->armv8_mmu.ttbr_mask[0] = 0xffffffff << (14 - ttbcr_n);
679         armv8->armv8_mmu.ttbr_mask[1] = 0xffffffff << 14;
680
681         LOG_DEBUG("ttbr1 %s, ttbr0_mask %" PRIx32 " ttbr1_mask %" PRIx32,
682                   (ttbcr_n != 0) ? "used" : "not used",
683                   armv8->armv8_mmu.ttbr_mask[0],
684                   armv8->armv8_mmu.ttbr_mask[1]);
685
686 done:
687         dpm->finish(dpm);
688         return retval;
689 }
690
691 static __unused int armv8_read_ttbcr(struct target *target)
692 {
693         struct armv8_common *armv8 = target_to_armv8(target);
694         struct arm_dpm *dpm = armv8->arm.dpm;
695         struct arm *arm = &armv8->arm;
696         uint32_t ttbcr;
697         uint64_t ttbcr_64;
698
699         int retval = dpm->prepare(dpm);
700         if (retval != ERROR_OK)
701                 goto done;
702
703         /* claaer ttrr1_used and ttbr0_mask */
704         memset(&armv8->armv8_mmu.ttbr1_used, 0, sizeof(armv8->armv8_mmu.ttbr1_used));
705         memset(&armv8->armv8_mmu.ttbr0_mask, 0, sizeof(armv8->armv8_mmu.ttbr0_mask));
706
707         switch (armv8_curel_from_core_mode(arm->core_mode)) {
708         case SYSTEM_CUREL_EL3:
709                 retval = dpm->instr_read_data_r0(dpm,
710                                 ARMV8_MRS(SYSTEM_TCR_EL3, 0),
711                                 &ttbcr);
712                 retval += dpm->instr_read_data_r0_64(dpm,
713                                 ARMV8_MRS(SYSTEM_TTBR0_EL3, 0),
714                                 &armv8->ttbr_base);
715                 if (retval != ERROR_OK)
716                         goto done;
717                 armv8->va_size = 64 - (ttbcr & 0x3F);
718                 armv8->pa_size = armv8_pa_size((ttbcr >> 16) & 7);
719                 armv8->page_size = (ttbcr >> 14) & 3;
720                 break;
721         case SYSTEM_CUREL_EL2:
722                 retval = dpm->instr_read_data_r0(dpm,
723                                 ARMV8_MRS(SYSTEM_TCR_EL2, 0),
724                                 &ttbcr);
725                 retval += dpm->instr_read_data_r0_64(dpm,
726                                 ARMV8_MRS(SYSTEM_TTBR0_EL2, 0),
727                                 &armv8->ttbr_base);
728                 if (retval != ERROR_OK)
729                         goto done;
730                 armv8->va_size = 64 - (ttbcr & 0x3F);
731                 armv8->pa_size = armv8_pa_size((ttbcr >> 16) & 7);
732                 armv8->page_size = (ttbcr >> 14) & 3;
733                 break;
734         case SYSTEM_CUREL_EL0:
735                 armv8_dpm_modeswitch(dpm, ARMV8_64_EL1H);
736                 /* fall through */
737         case SYSTEM_CUREL_EL1:
738                 retval = dpm->instr_read_data_r0_64(dpm,
739                                 ARMV8_MRS(SYSTEM_TCR_EL1, 0),
740                                 &ttbcr_64);
741                 armv8->va_size = 64 - (ttbcr_64 & 0x3F);
742                 armv8->pa_size = armv8_pa_size((ttbcr_64 >> 32) & 7);
743                 armv8->page_size = (ttbcr_64 >> 14) & 3;
744                 armv8->armv8_mmu.ttbr1_used = (((ttbcr_64 >> 16) & 0x3F) != 0) ? 1 : 0;
745                 armv8->armv8_mmu.ttbr0_mask  = 0x0000FFFFFFFFFFFF;
746                 retval += dpm->instr_read_data_r0_64(dpm,
747                                 ARMV8_MRS(SYSTEM_TTBR0_EL1 | (armv8->armv8_mmu.ttbr1_used), 0),
748                                 &armv8->ttbr_base);
749                 if (retval != ERROR_OK)
750                         goto done;
751                 break;
752         default:
753                 LOG_ERROR("unknow core state");
754                 retval = ERROR_FAIL;
755                 break;
756         }
757         if (retval != ERROR_OK)
758                 goto done;
759
760         if (armv8->armv8_mmu.ttbr1_used == 1)
761                 LOG_INFO("TTBR0 access above %" PRIx64, (uint64_t)(armv8->armv8_mmu.ttbr0_mask));
762
763 done:
764         armv8_dpm_modeswitch(dpm, ARM_MODE_ANY);
765         dpm->finish(dpm);
766         return retval;
767 }
768
769 /*  method adapted to cortex A : reused arm v4 v5 method*/
770 int armv8_mmu_translate_va(struct target *target,  target_addr_t va, target_addr_t *val)
771 {
772         return ERROR_OK;
773 }
774
775 /*  V8 method VA TO PA  */
776 int armv8_mmu_translate_va_pa(struct target *target, target_addr_t va,
777         target_addr_t *val, int meminfo)
778 {
779         struct armv8_common *armv8 = target_to_armv8(target);
780         struct arm *arm = target_to_arm(target);
781         struct arm_dpm *dpm = &armv8->dpm;
782         enum arm_mode target_mode = ARM_MODE_ANY;
783         uint32_t retval;
784         uint32_t instr = 0;
785         uint64_t par;
786
787         static const char * const shared_name[] = {
788                         "Non-", "UNDEFINED ", "Outer ", "Inner "
789         };
790
791         static const char * const secure_name[] = {
792                         "Secure", "Not Secure"
793         };
794
795         retval = dpm->prepare(dpm);
796         if (retval != ERROR_OK)
797                 return retval;
798
799         switch (armv8_curel_from_core_mode(arm->core_mode)) {
800         case SYSTEM_CUREL_EL0:
801                 instr = ARMV8_SYS(SYSTEM_ATS12E0R, 0);
802                 /* can only execute instruction at EL2 */
803                 target_mode = ARMV8_64_EL2H;
804                 break;
805         case SYSTEM_CUREL_EL1:
806                 instr = ARMV8_SYS(SYSTEM_ATS12E1R, 0);
807                 /* can only execute instruction at EL2 */
808                 target_mode = ARMV8_64_EL2H;
809                 break;
810         case SYSTEM_CUREL_EL2:
811                 instr = ARMV8_SYS(SYSTEM_ATS1E2R, 0);
812                 break;
813         case SYSTEM_CUREL_EL3:
814                 instr = ARMV8_SYS(SYSTEM_ATS1E3R, 0);
815                 break;
816
817         default:
818                 break;
819         };
820
821         if (target_mode != ARM_MODE_ANY)
822                 armv8_dpm_modeswitch(dpm, target_mode);
823
824         /* write VA to R0 and execute translation instruction */
825         retval = dpm->instr_write_data_r0_64(dpm, instr, (uint64_t)va);
826         /* read result from PAR_EL1 */
827         if (retval == ERROR_OK)
828                 retval = dpm->instr_read_data_r0_64(dpm, ARMV8_MRS(SYSTEM_PAR_EL1, 0), &par);
829
830         /* switch back to saved PE mode */
831         if (target_mode != ARM_MODE_ANY)
832                 armv8_dpm_modeswitch(dpm, ARM_MODE_ANY);
833
834         dpm->finish(dpm);
835
836         if (retval != ERROR_OK)
837                 return retval;
838
839         if (retval != ERROR_OK)
840                 return retval;
841
842         if (par & 1) {
843                 LOG_ERROR("Address translation failed at stage %i, FST=%x, PTW=%i",
844                                 ((int)(par >> 9) & 1)+1, (int)(par >> 1) & 0x3f, (int)(par >> 8) & 1);
845
846                 *val = 0;
847                 retval = ERROR_FAIL;
848         } else {
849                 *val = (par & 0xFFFFFFFFF000UL) | (va & 0xFFF);
850                 if (meminfo) {
851                         int SH = (par >> 7) & 3;
852                         int NS = (par >> 9) & 1;
853                         int ATTR = (par >> 56) & 0xFF;
854
855                         char *memtype = (ATTR & 0xF0) == 0 ? "Device Memory" : "Normal Memory";
856
857                         LOG_USER("%sshareable, %s",
858                                         shared_name[SH], secure_name[NS]);
859                         LOG_USER("%s", memtype);
860                 }
861         }
862
863         return retval;
864 }
865
866 int armv8_handle_cache_info_command(struct command_context *cmd_ctx,
867         struct armv8_cache_common *armv8_cache)
868 {
869         if (armv8_cache->info == -1) {
870                 command_print(cmd_ctx, "cache not yet identified");
871                 return ERROR_OK;
872         }
873
874         if (armv8_cache->display_cache_info)
875                 armv8_cache->display_cache_info(cmd_ctx, armv8_cache);
876         return ERROR_OK;
877 }
878
879 int armv8_init_arch_info(struct target *target, struct armv8_common *armv8)
880 {
881         struct arm *arm = &armv8->arm;
882         arm->arch_info = armv8;
883         target->arch_info = &armv8->arm;
884         /*  target is useful in all function arm v4 5 compatible */
885         armv8->arm.target = target;
886         armv8->arm.common_magic = ARM_COMMON_MAGIC;
887         armv8->common_magic = ARMV8_COMMON_MAGIC;
888
889         armv8->armv8_mmu.armv8_cache.l2_cache = NULL;
890         armv8->armv8_mmu.armv8_cache.info = -1;
891         armv8->armv8_mmu.armv8_cache.flush_all_data_cache = NULL;
892         armv8->armv8_mmu.armv8_cache.display_cache_info = NULL;
893         return ERROR_OK;
894 }
895
896 int armv8_aarch64_state(struct target *target)
897 {
898         struct arm *arm = target_to_arm(target);
899
900         if (arm->common_magic != ARM_COMMON_MAGIC) {
901                 LOG_ERROR("BUG: called for a non-ARM target");
902                 return ERROR_FAIL;
903         }
904
905         LOG_USER("target halted in %s state due to %s, current mode: %s\n"
906                 "cpsr: 0x%8.8" PRIx32 " pc: 0x%" PRIx64 "%s",
907                 armv8_state_strings[arm->core_state],
908                 debug_reason_name(target),
909                 armv8_mode_name(arm->core_mode),
910                 buf_get_u32(arm->cpsr->value, 0, 32),
911                 buf_get_u64(arm->pc->value, 0, 64),
912                 arm->is_semihosting ? ", semihosting" : "");
913
914         return ERROR_OK;
915 }
916
917 int armv8_arch_state(struct target *target)
918 {
919         static const char * const state[] = {
920                 "disabled", "enabled"
921         };
922
923         struct armv8_common *armv8 = target_to_armv8(target);
924         struct arm *arm = &armv8->arm;
925
926         if (armv8->common_magic != ARMV8_COMMON_MAGIC) {
927                 LOG_ERROR("BUG: called for a non-Armv8 target");
928                 return ERROR_COMMAND_SYNTAX_ERROR;
929         }
930
931         if (arm->core_state == ARM_STATE_AARCH64)
932                 armv8_aarch64_state(target);
933         else
934                 arm_arch_state(target);
935
936         LOG_USER("MMU: %s, D-Cache: %s, I-Cache: %s",
937                 state[armv8->armv8_mmu.mmu_enabled],
938                 state[armv8->armv8_mmu.armv8_cache.d_u_cache_enabled],
939                 state[armv8->armv8_mmu.armv8_cache.i_cache_enabled]);
940
941         if (arm->core_mode == ARM_MODE_ABT)
942                 armv8_show_fault_registers(target);
943
944         if (target->debug_reason == DBG_REASON_WATCHPOINT)
945                 LOG_USER("Watchpoint triggered at PC %#08x",
946                         (unsigned) armv8->dpm.wp_pc);
947
948         return ERROR_OK;
949 }
950
951 static const struct {
952         unsigned id;
953         const char *name;
954         unsigned bits;
955         enum arm_mode mode;
956         enum reg_type type;
957         const char *group;
958         const char *feature;
959 } armv8_regs[] = {
960         { ARMV8_R0,  "x0",  64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
961         { ARMV8_R1,  "x1",  64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
962         { ARMV8_R2,  "x2",  64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
963         { ARMV8_R3,  "x3",  64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
964         { ARMV8_R4,  "x4",  64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
965         { ARMV8_R5,  "x5",  64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
966         { ARMV8_R6,  "x6",  64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
967         { ARMV8_R7,  "x7",  64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
968         { ARMV8_R8,  "x8",  64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
969         { ARMV8_R9,  "x9",  64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
970         { ARMV8_R10, "x10", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
971         { ARMV8_R11, "x11", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
972         { ARMV8_R12, "x12", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
973         { ARMV8_R13, "x13", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
974         { ARMV8_R14, "x14", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
975         { ARMV8_R15, "x15", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
976         { ARMV8_R16, "x16", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
977         { ARMV8_R17, "x17", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
978         { ARMV8_R18, "x18", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
979         { ARMV8_R19, "x19", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
980         { ARMV8_R20, "x20", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
981         { ARMV8_R21, "x21", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
982         { ARMV8_R22, "x22", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
983         { ARMV8_R23, "x23", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
984         { ARMV8_R24, "x24", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
985         { ARMV8_R25, "x25", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
986         { ARMV8_R26, "x26", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
987         { ARMV8_R27, "x27", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
988         { ARMV8_R28, "x28", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
989         { ARMV8_R29, "x29", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
990         { ARMV8_R30, "x30", 64, ARM_MODE_ANY, REG_TYPE_UINT64, "general", "org.gnu.gdb.aarch64.core" },
991
992         { ARMV8_SP, "sp", 64, ARM_MODE_ANY, REG_TYPE_DATA_PTR, "general", "org.gnu.gdb.aarch64.core" },
993         { ARMV8_PC,  "pc", 64, ARM_MODE_ANY, REG_TYPE_CODE_PTR, "general", "org.gnu.gdb.aarch64.core" },
994
995         { ARMV8_xPSR, "CPSR", 32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.aarch64.core" },
996
997         { ARMV8_ELR_EL1, "ELR_EL1", 64, ARMV8_64_EL1H, REG_TYPE_CODE_PTR, "banked", "net.sourceforge.openocd.banked" },
998         { ARMV8_ESR_EL1, "ESR_EL1", 32, ARMV8_64_EL1H, REG_TYPE_UINT32, "banked", "net.sourceforge.openocd.banked" },
999         { ARMV8_SPSR_EL1, "SPSR_EL1", 32, ARMV8_64_EL1H, REG_TYPE_UINT32, "banked", "net.sourceforge.openocd.banked" },
1000
1001         { ARMV8_ELR_EL2, "ELR_EL2", 64, ARMV8_64_EL2H, REG_TYPE_CODE_PTR, "banked", "net.sourceforge.openocd.banked" },
1002         { ARMV8_ESR_EL2, "ESR_EL2", 32, ARMV8_64_EL2H, REG_TYPE_UINT32, "banked", "net.sourceforge.openocd.banked" },
1003         { ARMV8_SPSR_EL2, "SPSR_EL2", 32, ARMV8_64_EL2H, REG_TYPE_UINT32, "banked", "net.sourceforge.openocd.banked" },
1004
1005         { ARMV8_ELR_EL3, "ELR_EL3", 64, ARMV8_64_EL3H, REG_TYPE_CODE_PTR, "banked", "net.sourceforge.openocd.banked" },
1006         { ARMV8_ESR_EL3, "ESR_EL3", 32, ARMV8_64_EL3H, REG_TYPE_UINT32, "banked", "net.sourceforge.openocd.banked" },
1007         { ARMV8_SPSR_EL3, "SPSR_EL3", 32, ARMV8_64_EL3H, REG_TYPE_UINT32, "banked", "net.sourceforge.openocd.banked" },
1008 };
1009
1010 static const struct {
1011         unsigned id;
1012         const char *name;
1013         unsigned bits;
1014         enum arm_mode mode;
1015         enum reg_type type;
1016         const char *group;
1017         const char *feature;
1018 } armv8_regs32[] = {
1019         { ARMV8_R0,  "r0",  32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1020         { ARMV8_R1,  "r1",  32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1021         { ARMV8_R2,  "r2",  32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1022         { ARMV8_R3,  "r3",  32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1023         { ARMV8_R4,  "r4",  32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1024         { ARMV8_R5,  "r5",  32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1025         { ARMV8_R6,  "r6",  32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1026         { ARMV8_R7,  "r7",  32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1027         { ARMV8_R8,  "r8",  32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1028         { ARMV8_R9,  "r9",  32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1029         { ARMV8_R10, "r10", 32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1030         { ARMV8_R11, "r11", 32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1031         { ARMV8_R12, "r12", 32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1032         { ARMV8_R13, "sp", 32, ARM_MODE_ANY, REG_TYPE_DATA_PTR, "general", "org.gnu.gdb.arm.core" },
1033         { ARMV8_R14, "lr",  32, ARM_MODE_ANY, REG_TYPE_CODE_PTR, "general", "org.gnu.gdb.arm.core" },
1034         { ARMV8_PC, "pc",   32, ARM_MODE_ANY, REG_TYPE_CODE_PTR, "general", "org.gnu.gdb.arm.core" },
1035         { ARMV8_xPSR, "cpsr", 32, ARM_MODE_ANY, REG_TYPE_UINT32, "general", "org.gnu.gdb.arm.core" },
1036 };
1037
1038 #define ARMV8_NUM_REGS ARRAY_SIZE(armv8_regs)
1039 #define ARMV8_NUM_REGS32 ARRAY_SIZE(armv8_regs32)
1040
1041 static int armv8_get_core_reg(struct reg *reg)
1042 {
1043         struct arm_reg *armv8_reg = reg->arch_info;
1044         struct target *target = armv8_reg->target;
1045         struct arm *arm = target_to_arm(target);
1046
1047         if (target->state != TARGET_HALTED)
1048                 return ERROR_TARGET_NOT_HALTED;
1049
1050         return arm->read_core_reg(target, reg, armv8_reg->num, arm->core_mode);
1051 }
1052
1053 static int armv8_set_core_reg(struct reg *reg, uint8_t *buf)
1054 {
1055         struct arm_reg *armv8_reg = reg->arch_info;
1056         struct target *target = armv8_reg->target;
1057         struct arm *arm = target_to_arm(target);
1058         uint64_t value = buf_get_u64(buf, 0, 64);
1059
1060         if (target->state != TARGET_HALTED)
1061                 return ERROR_TARGET_NOT_HALTED;
1062
1063         if (reg == arm->cpsr) {
1064                 armv8_set_cpsr(arm, (uint32_t)value);
1065         } else {
1066                 buf_set_u64(reg->value, 0, 64, value);
1067                 reg->valid = 1;
1068         }
1069
1070         reg->dirty = 1;
1071
1072         return ERROR_OK;
1073 }
1074
1075 static const struct reg_arch_type armv8_reg_type = {
1076         .get = armv8_get_core_reg,
1077         .set = armv8_set_core_reg,
1078 };
1079
1080 static int armv8_get_core_reg32(struct reg *reg)
1081 {
1082         struct arm_reg *armv8_reg = reg->arch_info;
1083         struct target *target = armv8_reg->target;
1084         struct arm *arm = target_to_arm(target);
1085         struct reg_cache *cache = arm->core_cache;
1086         struct reg *reg64;
1087         int retval;
1088
1089         /* get the corresponding Aarch64 register */
1090         reg64 = cache->reg_list + armv8_reg->num;
1091         if (reg64->valid) {
1092                 reg->valid = true;
1093                 return ERROR_OK;
1094         }
1095
1096         retval = arm->read_core_reg(target, reg64, armv8_reg->num, arm->core_mode);
1097         if (retval == ERROR_OK)
1098                 reg->valid = reg64->valid;
1099
1100         return retval;
1101 }
1102
1103 static int armv8_set_core_reg32(struct reg *reg, uint8_t *buf)
1104 {
1105         struct arm_reg *armv8_reg = reg->arch_info;
1106         struct target *target = armv8_reg->target;
1107         struct arm *arm = target_to_arm(target);
1108         struct reg_cache *cache = arm->core_cache;
1109         struct reg *reg64 = cache->reg_list + armv8_reg->num;
1110         uint32_t value = buf_get_u32(buf, 0, 32);
1111
1112         if (reg64 == arm->cpsr) {
1113                 armv8_set_cpsr(arm, value);
1114         } else {
1115                 buf_set_u32(reg->value, 0, 32, value);
1116                 reg->valid = 1;
1117                 reg64->valid = 1;
1118         }
1119
1120         reg64->dirty = 1;
1121
1122         return ERROR_OK;
1123 }
1124
1125 static const struct reg_arch_type armv8_reg32_type = {
1126         .get = armv8_get_core_reg32,
1127         .set = armv8_set_core_reg32,
1128 };
1129
1130 /** Builds cache of architecturally defined registers.  */
1131 struct reg_cache *armv8_build_reg_cache(struct target *target)
1132 {
1133         struct armv8_common *armv8 = target_to_armv8(target);
1134         struct arm *arm = &armv8->arm;
1135         int num_regs = ARMV8_NUM_REGS;
1136         int num_regs32 = ARMV8_NUM_REGS32;
1137         struct reg_cache **cache_p = register_get_last_cache_p(&target->reg_cache);
1138         struct reg_cache *cache = malloc(sizeof(struct reg_cache));
1139         struct reg_cache *cache32 = malloc(sizeof(struct reg_cache));
1140         struct reg *reg_list = calloc(num_regs, sizeof(struct reg));
1141         struct reg *reg_list32 = calloc(num_regs32, sizeof(struct reg));
1142         struct arm_reg *arch_info = calloc(num_regs, sizeof(struct arm_reg));
1143         struct reg_feature *feature;
1144         int i;
1145
1146         /* Build the process context cache */
1147         cache->name = "Aarch64 registers";
1148         cache->next = cache32;
1149         cache->reg_list = reg_list;
1150         cache->num_regs = num_regs;
1151
1152         for (i = 0; i < num_regs; i++) {
1153                 arch_info[i].num = armv8_regs[i].id;
1154                 arch_info[i].mode = armv8_regs[i].mode;
1155                 arch_info[i].target = target;
1156                 arch_info[i].arm = arm;
1157
1158                 reg_list[i].name = armv8_regs[i].name;
1159                 reg_list[i].size = armv8_regs[i].bits;
1160                 reg_list[i].value = &arch_info[i].value[0];
1161                 reg_list[i].type = &armv8_reg_type;
1162                 reg_list[i].arch_info = &arch_info[i];
1163
1164                 reg_list[i].group = armv8_regs[i].group;
1165                 reg_list[i].number = i;
1166                 reg_list[i].exist = true;
1167                 reg_list[i].caller_save = true; /* gdb defaults to true */
1168
1169                 feature = calloc(1, sizeof(struct reg_feature));
1170                 if (feature) {
1171                         feature->name = armv8_regs[i].feature;
1172                         reg_list[i].feature = feature;
1173                 } else
1174                         LOG_ERROR("unable to allocate feature list");
1175
1176                 reg_list[i].reg_data_type = calloc(1, sizeof(struct reg_data_type));
1177                 if (reg_list[i].reg_data_type)
1178                         reg_list[i].reg_data_type->type = armv8_regs[i].type;
1179                 else
1180                         LOG_ERROR("unable to allocate reg type list");
1181         }
1182
1183         arm->cpsr = reg_list + ARMV8_xPSR;
1184         arm->pc = reg_list + ARMV8_PC;
1185         arm->core_cache = cache;
1186
1187         /* shadow cache for ARM mode registers */
1188         cache32->name = "Aarch32 registers";
1189         cache32->next = NULL;
1190         cache32->reg_list = reg_list32;
1191         cache32->num_regs = num_regs32;
1192
1193         for (i = 0; i < num_regs32; i++) {
1194                 reg_list32[i].name = armv8_regs32[i].name;
1195                 reg_list32[i].size = armv8_regs32[i].bits;
1196                 reg_list32[i].value = &arch_info[armv8_regs32[i].id].value[0];
1197                 reg_list32[i].type = &armv8_reg32_type;
1198                 reg_list32[i].arch_info = &arch_info[armv8_regs32[i].id];
1199                 reg_list32[i].group = armv8_regs32[i].group;
1200                 reg_list32[i].number = i;
1201                 reg_list32[i].exist = true;
1202                 reg_list32[i].caller_save = true;
1203
1204                 feature = calloc(1, sizeof(struct reg_feature));
1205                 if (feature) {
1206                         feature->name = armv8_regs32[i].feature;
1207                         reg_list32[i].feature = feature;
1208                 } else
1209                         LOG_ERROR("unable to allocate feature list");
1210
1211                 reg_list32[i].reg_data_type = calloc(1, sizeof(struct reg_data_type));
1212                 if (reg_list32[i].reg_data_type)
1213                         reg_list32[i].reg_data_type->type = armv8_regs32[i].type;
1214                 else
1215                         LOG_ERROR("unable to allocate reg type list");
1216         }
1217
1218         (*cache_p) = cache;
1219         return cache;
1220 }
1221
1222 struct reg *armv8_reg_current(struct arm *arm, unsigned regnum)
1223 {
1224         struct reg *r;
1225
1226         if (regnum > (ARMV8_LAST_REG - 1))
1227                 return NULL;
1228
1229         r = arm->core_cache->reg_list + regnum;
1230         return r;
1231 }
1232
1233 const struct command_registration armv8_command_handlers[] = {
1234         {
1235                 .chain = dap_command_handlers,
1236         },
1237         COMMAND_REGISTRATION_DONE
1238 };
1239
1240
1241 int armv8_get_gdb_reg_list(struct target *target,
1242         struct reg **reg_list[], int *reg_list_size,
1243         enum target_register_class reg_class)
1244 {
1245         struct arm *arm = target_to_arm(target);
1246         int i;
1247
1248         if (arm->core_state == ARM_STATE_AARCH64) {
1249
1250                 LOG_DEBUG("Creating Aarch64 register list for target %s", target_name(target));
1251
1252                 switch (reg_class) {
1253                 case REG_CLASS_GENERAL:
1254                         *reg_list_size = ARMV8_ELR_EL1;
1255                         *reg_list = malloc(sizeof(struct reg *) * (*reg_list_size));
1256
1257                         for (i = 0; i < *reg_list_size; i++)
1258                                         (*reg_list)[i] = armv8_reg_current(arm, i);
1259                         return ERROR_OK;
1260
1261                 case REG_CLASS_ALL:
1262                         *reg_list_size = ARMV8_LAST_REG;
1263                         *reg_list = malloc(sizeof(struct reg *) * (*reg_list_size));
1264
1265                         for (i = 0; i < *reg_list_size; i++)
1266                                         (*reg_list)[i] = armv8_reg_current(arm, i);
1267
1268                         return ERROR_OK;
1269
1270                 default:
1271                         LOG_ERROR("not a valid register class type in query.");
1272                         return ERROR_FAIL;
1273                 }
1274         } else {
1275                 struct reg_cache *cache32 = arm->core_cache->next;
1276
1277                 LOG_DEBUG("Creating Aarch32 register list for target %s", target_name(target));
1278
1279                 switch (reg_class) {
1280                 case REG_CLASS_GENERAL:
1281                 case REG_CLASS_ALL:
1282                         *reg_list_size = cache32->num_regs;
1283                         *reg_list = malloc(sizeof(struct reg *) * (*reg_list_size));
1284
1285                         for (i = 0; i < *reg_list_size; i++)
1286                                 (*reg_list)[i] = cache32->reg_list + i;
1287
1288                         return ERROR_OK;
1289                 default:
1290                         LOG_ERROR("not a valid register class type in query.");
1291                         return ERROR_FAIL;
1292                 }
1293         }
1294 }