Add read buffer to bitbang, improving performance.
[fw/openocd] / src / jtag / drivers / ep93xx.c
1 /***************************************************************************
2  *   Copyright (C) 2005 by Dominic Rath                                    *
3  *   Dominic.Rath@gmx.de                                                   *
4  *                                                                         *
5  *   This program is free software; you can redistribute it and/or modify  *
6  *   it under the terms of the GNU General Public License as published by  *
7  *   the Free Software Foundation; either version 2 of the License, or     *
8  *   (at your option) any later version.                                   *
9  *                                                                         *
10  *   This program is distributed in the hope that it will be useful,       *
11  *   but WITHOUT ANY WARRANTY; without even the implied warranty of        *
12  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the         *
13  *   GNU General Public License for more details.                          *
14  *                                                                         *
15  *   You should have received a copy of the GNU General Public License     *
16  *   along with this program.  If not, see <http://www.gnu.org/licenses/>. *
17  ***************************************************************************/
18
19 #ifdef HAVE_CONFIG_H
20 #include "config.h"
21 #endif
22
23 #include <jtag/interface.h>
24 #include "bitbang.h"
25
26 #define TDO_BIT         1
27 #define TDI_BIT         2
28 #define TCK_BIT         4
29 #define TMS_BIT         8
30 #define TRST_BIT        16
31 #define SRST_BIT        32
32 #define VCC_BIT         64
33
34 #include <sys/mman.h>
35
36 static uint8_t output_value;
37 static int dev_mem_fd;
38 static void *gpio_controller;
39 static volatile uint8_t *gpio_data_register;
40 static volatile uint8_t *gpio_data_direction_register;
41
42 /* low level command set
43  */
44 static bb_value_t ep93xx_read(void);
45 static int ep93xx_write(int tck, int tms, int tdi);
46 static int ep93xx_reset(int trst, int srst);
47
48 static int ep93xx_init(void);
49 static int ep93xx_quit(void);
50
51 struct timespec ep93xx_zzzz;
52
53 struct jtag_interface ep93xx_interface = {
54         .name = "ep93xx",
55
56         .supported = DEBUG_CAP_TMS_SEQ,
57         .execute_queue = bitbang_execute_queue,
58
59         .init = ep93xx_init,
60         .quit = ep93xx_quit,
61 };
62
63 static struct bitbang_interface ep93xx_bitbang = {
64         .read = ep93xx_read,
65         .write = ep93xx_write,
66         .reset = ep93xx_reset,
67         .blink = 0,
68 };
69
70 static bb_value_t ep93xx_read(void)
71 {
72         return (*gpio_data_register & TDO_BIT) ? BB_HIGH : BB_LOW;
73 }
74
75 static int ep93xx_write(int tck, int tms, int tdi)
76 {
77         if (tck)
78                 output_value |= TCK_BIT;
79         else
80                 output_value &= ~TCK_BIT;
81
82         if (tms)
83                 output_value |= TMS_BIT;
84         else
85                 output_value &= ~TMS_BIT;
86
87         if (tdi)
88                 output_value |= TDI_BIT;
89         else
90                 output_value &= ~TDI_BIT;
91
92         *gpio_data_register = output_value;
93         nanosleep(&ep93xx_zzzz, NULL);
94
95         return ERROR_OK;
96 }
97
98 /* (1) assert or (0) deassert reset lines */
99 static int ep93xx_reset(int trst, int srst)
100 {
101         if (trst == 0)
102                 output_value |= TRST_BIT;
103         else if (trst == 1)
104                 output_value &= ~TRST_BIT;
105
106         if (srst == 0)
107                 output_value |= SRST_BIT;
108         else if (srst == 1)
109                 output_value &= ~SRST_BIT;
110
111         *gpio_data_register = output_value;
112         nanosleep(&ep93xx_zzzz, NULL);
113
114         return ERROR_OK;
115 }
116
117 static int set_gonk_mode(void)
118 {
119         void *syscon;
120         uint32_t devicecfg;
121
122         syscon = mmap(NULL, 4096, PROT_READ | PROT_WRITE,
123                         MAP_SHARED, dev_mem_fd, 0x80930000);
124         if (syscon == MAP_FAILED) {
125                 perror("mmap");
126                 return ERROR_JTAG_INIT_FAILED;
127         }
128
129         devicecfg = *((volatile int *)(syscon + 0x80));
130         *((volatile int *)(syscon + 0xc0)) = 0xaa;
131         *((volatile int *)(syscon + 0x80)) = devicecfg | 0x08000000;
132
133         munmap(syscon, 4096);
134
135         return ERROR_OK;
136 }
137
138 static int ep93xx_init(void)
139 {
140         int ret;
141
142         bitbang_interface = &ep93xx_bitbang;
143
144         ep93xx_zzzz.tv_sec = 0;
145         ep93xx_zzzz.tv_nsec = 10000000;
146
147         dev_mem_fd = open("/dev/mem", O_RDWR | O_SYNC);
148         if (dev_mem_fd < 0) {
149                 perror("open");
150                 return ERROR_JTAG_INIT_FAILED;
151         }
152
153         gpio_controller = mmap(NULL, 4096, PROT_READ | PROT_WRITE,
154                                 MAP_SHARED, dev_mem_fd, 0x80840000);
155         if (gpio_controller == MAP_FAILED) {
156                 perror("mmap");
157                 close(dev_mem_fd);
158                 return ERROR_JTAG_INIT_FAILED;
159         }
160
161         ret = set_gonk_mode();
162         if (ret != ERROR_OK) {
163                 munmap(gpio_controller, 4096);
164                 close(dev_mem_fd);
165                 return ret;
166         }
167
168 #if 0
169         /* Use GPIO port A.  */
170         gpio_data_register = gpio_controller + 0x00;
171         gpio_data_direction_register = gpio_controller + 0x10;
172
173
174         /* Use GPIO port B.  */
175         gpio_data_register = gpio_controller + 0x04;
176         gpio_data_direction_register = gpio_controller + 0x14;
177
178         /* Use GPIO port C.  */
179         gpio_data_register = gpio_controller + 0x08;
180         gpio_data_direction_register = gpio_controller + 0x18;
181
182         /* Use GPIO port D.  */
183         gpio_data_register = gpio_controller + 0x0c;
184         gpio_data_direction_register = gpio_controller + 0x1c;
185 #endif
186
187         /* Use GPIO port C.  */
188         gpio_data_register = gpio_controller + 0x08;
189         gpio_data_direction_register = gpio_controller + 0x18;
190
191         LOG_INFO("gpio_data_register      = %p", gpio_data_register);
192         LOG_INFO("gpio_data_direction_reg = %p", gpio_data_direction_register);
193         /*
194          * Configure bit 0 (TDO) as an input, and bits 1-5 (TDI, TCK
195          * TMS, TRST, SRST) as outputs.  Drive TDI and TCK low, and
196          * TMS/TRST/SRST high.
197          */
198         output_value = TMS_BIT | TRST_BIT | SRST_BIT | VCC_BIT;
199         *gpio_data_register = output_value;
200         nanosleep(&ep93xx_zzzz, NULL);
201
202         /*
203          * Configure the direction register.  1 = output, 0 = input.
204          */
205         *gpio_data_direction_register =
206                 TDI_BIT | TCK_BIT | TMS_BIT | TRST_BIT | SRST_BIT | VCC_BIT;
207
208         nanosleep(&ep93xx_zzzz, NULL);
209         return ERROR_OK;
210 }
211
212 static int ep93xx_quit(void)
213 {
214
215         return ERROR_OK;
216 }