Added all the F4 libraries to the project
[fw/stlink] / exampleF4 / CMSIS / DSP_Lib / Source / BasicMathFunctions / arm_sub_q7.c
1 /* ----------------------------------------------------------------------   
2 * Copyright (C) 2010 ARM Limited. All rights reserved.   
3 *   
4 * $Date:        15. July 2011  
5 * $Revision:    V1.0.10  
6 *   
7 * Project:          CMSIS DSP Library   
8 * Title:                arm_sub_q7.c   
9 *   
10 * Description:  Q7 vector subtraction.   
11 *   
12 * Target Processor: Cortex-M4/Cortex-M3/Cortex-M0
13 *  
14 * Version 1.0.10 2011/7/15 
15 *    Big Endian support added and Merged M0 and M3/M4 Source code.  
16 *   
17 * Version 1.0.3 2010/11/29  
18 *    Re-organized the CMSIS folders and updated documentation.   
19 *    
20 * Version 1.0.2 2010/11/11   
21 *    Documentation updated.    
22 *   
23 * Version 1.0.1 2010/10/05    
24 *    Production release and review comments incorporated.   
25 *   
26 * Version 1.0.0 2010/09/20    
27 *    Production release and review comments incorporated.   
28 *   
29 * Version 0.0.7  2010/06/10    
30 *    Misra-C changes done   
31 * -------------------------------------------------------------------- */
32
33 #include "arm_math.h"
34
35 /**   
36  * @ingroup groupMath   
37  */
38
39 /**   
40  * @addtogroup BasicSub   
41  * @{   
42  */
43
44 /**   
45  * @brief Q7 vector subtraction.   
46  * @param[in]       *pSrcA points to the first input vector   
47  * @param[in]       *pSrcB points to the second input vector   
48  * @param[out]      *pDst points to the output vector   
49  * @param[in]       blockSize number of samples in each vector   
50  * @return none.   
51  *   
52  * <b>Scaling and Overflow Behavior:</b>   
53  * \par   
54  * The function uses saturating arithmetic.   
55  * Results outside of the allowable Q7 range [0x80 0x7F] will be saturated.   
56  */
57
58 void arm_sub_q7(
59   q7_t * pSrcA,
60   q7_t * pSrcB,
61   q7_t * pDst,
62   uint32_t blockSize)
63 {
64   uint32_t blkCnt;                               /* loop counter */
65
66 #ifndef ARM_MATH_CM0
67
68 /* Run the below code for Cortex-M4 and Cortex-M3 */
69
70   /*loop Unrolling */
71   blkCnt = blockSize >> 2u;
72
73   /* First part of the processing with loop unrolling.  Compute 4 outputs at a time.   
74    ** a second loop below computes the remaining 1 to 3 samples. */
75   while(blkCnt > 0u)
76   {
77     /* C = A - B */
78     /* Subtract and then store the results in the destination buffer 4 samples at a time. */
79     *__SIMD32(pDst)++ = __QSUB8(*__SIMD32(pSrcA)++, *__SIMD32(pSrcB)++);
80
81     /* Decrement the loop counter */
82     blkCnt--;
83   }
84
85   /* If the blockSize is not a multiple of 4, compute any remaining output samples here.   
86    ** No loop unrolling is used. */
87   blkCnt = blockSize % 0x4u;
88
89   while(blkCnt > 0u)
90   {
91     /* C = A - B */
92     /* Subtract and then store the result in the destination buffer. */
93     *pDst++ = __SSAT(*pSrcA++ - *pSrcB++, 8);
94
95     /* Decrement the loop counter */
96     blkCnt--;
97   }
98
99 #else
100
101   /* Run the below code for Cortex-M0 */
102
103   /* Initialize blkCnt with number of samples */
104   blkCnt = blockSize;
105
106   while(blkCnt > 0u)
107   {
108     /* C = A - B */
109     /* Subtract and then store the result in the destination buffer. */
110     *pDst++ = (q7_t) __SSAT((q15_t) * pSrcA++ - *pSrcB++, 8);
111
112     /* Decrement the loop counter */
113     blkCnt--;
114   }
115
116 #endif /* #ifndef ARM_MATH_CM0 */
117
118
119 }
120
121 /**   
122  * @} end of BasicSub group   
123  */