4b922966590d34029d94176df04eed6480f09980
[fw/stlink] / example / libs_stm / inc / stm32l1xx / stm32l1xx_syscfg.h
1 /**\r
2   ******************************************************************************\r
3   * @file    stm32l1xx_syscfg.h\r
4   * @author  MCD Application Team\r
5   * @version V1.0.0\r
6   * @date    31-December-2010\r
7   * @brief   This file contains all the functions prototypes for the SYSCFG \r
8   *          firmware library.\r
9   ******************************************************************************\r
10   * @attention\r
11   *\r
12   * THE PRESENT FIRMWARE WHICH IS FOR GUIDANCE ONLY AIMS AT PROVIDING CUSTOMERS\r
13   * WITH CODING INFORMATION REGARDING THEIR PRODUCTS IN ORDER FOR THEM TO SAVE\r
14   * TIME. AS A RESULT, STMICROELECTRONICS SHALL NOT BE HELD LIABLE FOR ANY\r
15   * DIRECT, INDIRECT OR CONSEQUENTIAL DAMAGES WITH RESPECT TO ANY CLAIMS ARISING\r
16   * FROM THE CONTENT OF SUCH FIRMWARE AND/OR THE USE MADE BY CUSTOMERS OF THE\r
17   * CODING INFORMATION CONTAINED HEREIN IN CONNECTION WITH THEIR PRODUCTS.\r
18   *\r
19   * <h2><center>&copy; COPYRIGHT 2010 STMicroelectronics</center></h2>\r
20   ******************************************************************************  \r
21   */ \r
22 \r
23 /*!< Define to prevent recursive inclusion -------------------------------------*/\r
24 #ifndef __STM32L1xx_SYSCFG_H\r
25 #define __STM32L1xx_SYSCFG_H\r
26 \r
27 #ifdef __cplusplus\r
28  extern "C" {\r
29 #endif\r
30 \r
31 /*!< Includes ------------------------------------------------------------------*/\r
32 #include "stm32l1xx.h"\r
33 \r
34 /** @addtogroup STM32L1xx_StdPeriph_Driver\r
35   * @{\r
36   */\r
37 \r
38 /** @addtogroup SYSCFG\r
39   * @{\r
40   */ \r
41   \r
42 /* Exported types ------------------------------------------------------------*/\r
43 /* Exported constants --------------------------------------------------------*/\r
44 \r
45 /** @defgroup SYSCFG_Exported_Constants\r
46   * @{\r
47   */ \r
48   \r
49 /** @defgroup EXTI_Port_Sources \r
50   * @{\r
51   */ \r
52 #define EXTI_PortSourceGPIOA       ((uint8_t)0x00)\r
53 #define EXTI_PortSourceGPIOB       ((uint8_t)0x01)\r
54 #define EXTI_PortSourceGPIOC       ((uint8_t)0x02)\r
55 #define EXTI_PortSourceGPIOD       ((uint8_t)0x03)\r
56 #define EXTI_PortSourceGPIOE       ((uint8_t)0x04)\r
57 #define EXTI_PortSourceGPIOH       ((uint8_t)0x05)\r
58                                       \r
59 #define IS_EXTI_PORT_SOURCE(PORTSOURCE) (((PORTSOURCE) == EXTI_PortSourceGPIOA) || \\r
60                                          ((PORTSOURCE) == EXTI_PortSourceGPIOB) || \\r
61                                          ((PORTSOURCE) == EXTI_PortSourceGPIOC) || \\r
62                                          ((PORTSOURCE) == EXTI_PortSourceGPIOD) || \\r
63                                          ((PORTSOURCE) == EXTI_PortSourceGPIOE) || \\r
64                                          ((PORTSOURCE) == EXTI_PortSourceGPIOH)) \r
65 /**\r
66   * @}\r
67   */\r
68 \r
69 /** @defgroup EXTI_Pin_sources \r
70   * @{\r
71   */ \r
72 #define EXTI_PinSource0            ((uint8_t)0x00)\r
73 #define EXTI_PinSource1            ((uint8_t)0x01)\r
74 #define EXTI_PinSource2            ((uint8_t)0x02)\r
75 #define EXTI_PinSource3            ((uint8_t)0x03)\r
76 #define EXTI_PinSource4            ((uint8_t)0x04)\r
77 #define EXTI_PinSource5            ((uint8_t)0x05)\r
78 #define EXTI_PinSource6            ((uint8_t)0x06)\r
79 #define EXTI_PinSource7            ((uint8_t)0x07)\r
80 #define EXTI_PinSource8            ((uint8_t)0x08)\r
81 #define EXTI_PinSource9            ((uint8_t)0x09)\r
82 #define EXTI_PinSource10           ((uint8_t)0x0A)\r
83 #define EXTI_PinSource11           ((uint8_t)0x0B)\r
84 #define EXTI_PinSource12           ((uint8_t)0x0C)\r
85 #define EXTI_PinSource13           ((uint8_t)0x0D)\r
86 #define EXTI_PinSource14           ((uint8_t)0x0E)\r
87 #define EXTI_PinSource15           ((uint8_t)0x0F)\r
88 #define IS_EXTI_PIN_SOURCE(PINSOURCE) (((PINSOURCE) == EXTI_PinSource0) || \\r
89                                        ((PINSOURCE) == EXTI_PinSource1) || \\r
90                                        ((PINSOURCE) == EXTI_PinSource2) || \\r
91                                        ((PINSOURCE) == EXTI_PinSource3) || \\r
92                                        ((PINSOURCE) == EXTI_PinSource4) || \\r
93                                        ((PINSOURCE) == EXTI_PinSource5) || \\r
94                                        ((PINSOURCE) == EXTI_PinSource6) || \\r
95                                        ((PINSOURCE) == EXTI_PinSource7) || \\r
96                                        ((PINSOURCE) == EXTI_PinSource8) || \\r
97                                        ((PINSOURCE) == EXTI_PinSource9) || \\r
98                                        ((PINSOURCE) == EXTI_PinSource10) || \\r
99                                        ((PINSOURCE) == EXTI_PinSource11) || \\r
100                                        ((PINSOURCE) == EXTI_PinSource12) || \\r
101                                        ((PINSOURCE) == EXTI_PinSource13) || \\r
102                                        ((PINSOURCE) == EXTI_PinSource14) || \\r
103                                        ((PINSOURCE) == EXTI_PinSource15))\r
104 /**\r
105   * @}\r
106   */\r
107 \r
108 /** @defgroup SYSCFG_Memory_Remap_Config \r
109   * @{\r
110   */ \r
111 #define SYSCFG_MemoryRemap_Flash       ((uint8_t)0x00)\r
112 #define SYSCFG_MemoryRemap_SystemFlash ((uint8_t)0x01)\r
113 #define SYSCFG_MemoryRemap_SRAM        ((uint8_t)0x03)\r
114    \r
115 #define IS_SYSCFG_MEMORY_REMAP_CONFING(REMAP) (((REMAP) == SYSCFG_MemoryRemap_Flash) || \\r
116                                                ((REMAP) == SYSCFG_MemoryRemap_SystemFlash) || \\r
117                                                ((REMAP) == SYSCFG_MemoryRemap_SRAM))\r
118 \r
119 /**\r
120   * @}\r
121   */\r
122   \r
123 /** @defgroup RI_Resistor\r
124   * @{\r
125   */\r
126 \r
127 #define RI_Resistor_10KPU          COMP_CSR_10KPU\r
128 #define RI_Resistor_400KPU         COMP_CSR_400KPU\r
129 #define RI_Resistor_10KPD          COMP_CSR_10KPD\r
130 #define RI_Resistor_400KPD         COMP_CSR_400KPD\r
131 \r
132 #define IS_RI_RESISTOR(RESISTOR)  (((RESISTOR) == COMP_CSR_10KPU) || \\r
133                                    ((RESISTOR) == COMP_CSR_400KPU) || \\r
134                                    ((RESISTOR) == COMP_CSR_10KPD) || \\r
135                                    ((RESISTOR) == COMP_CSR_400KPD))\r
136  \r
137 /**\r
138   * @}\r
139   */ \r
140 \r
141 /** @defgroup RI_InputCapture\r
142   * @{\r
143   */ \r
144   \r
145 #define RI_InputCapture_IC1  RI_ICR_IC1    /*!< Input Capture 1 */\r
146 #define RI_InputCapture_IC2  RI_ICR_IC2    /*!< Input Capture 2 */\r
147 #define RI_InputCapture_IC3  RI_ICR_IC3    /*!< Input Capture 3 */\r
148 #define RI_InputCapture_IC4  RI_ICR_IC4    /*!< Input Capture 4 */\r
149 \r
150 #define IS_RI_INPUTCAPTURE(INPUTCAPTURE) ((((INPUTCAPTURE) & (uint32_t)0xFFC2FFFF) == 0x00) && ((INPUTCAPTURE) != (uint32_t)0x00))\r
151 /**\r
152   * @}\r
153   */ \r
154   \r
155 /** @defgroup TIM_Select\r
156   * @{\r
157   */ \r
158   \r
159 #define TIM_Select_None  ((uint32_t)0x00000000)    /*!< None selected */\r
160 #define TIM_Select_TIM2  ((uint32_t)0x00010000)    /*!< Timer 2 selected */\r
161 #define TIM_Select_TIM3  ((uint32_t)0x00020000)    /*!< Timer 3 selected */\r
162 #define TIM_Select_TIM4  ((uint32_t)0x00030000)    /*!< Timer 4 selected */\r
163 \r
164 #define IS_RI_TIM(TIM) (((TIM) == TIM_Select_None) || \\r
165                         ((TIM) == TIM_Select_TIM2) || \\r
166                         ((TIM) == TIM_Select_TIM3) || \\r
167                         ((TIM) == TIM_Select_TIM4))\r
168 \r
169 /**\r
170   * @}\r
171   */ \r
172   \r
173 /** @defgroup RI_InputCaptureRouting\r
174   * @{\r
175   */ \r
176                                                           /* TIMx_IC1 TIMx_IC2  TIMx_IC3  TIMx_IC4 */  \r
177 #define RI_InputCaptureRouting_0   ((uint32_t)0x00000000) /* PA0       PA1      PA2       PA3      */\r
178 #define RI_InputCaptureRouting_1   ((uint32_t)0x00000001) /* PA4       PA5      PA6       PA7      */\r
179 #define RI_InputCaptureRouting_2   ((uint32_t)0x00000002) /* PA8       PA9      PA10      PA11     */\r
180 #define RI_InputCaptureRouting_3   ((uint32_t)0x00000003) /* PA12      PA13     PA14      PA15     */\r
181 #define RI_InputCaptureRouting_4   ((uint32_t)0x00000004) /* PC0       PC1      PC2       PC3      */\r
182 #define RI_InputCaptureRouting_5   ((uint32_t)0x00000005) /* PC4       PC5      PC6       PC7      */\r
183 #define RI_InputCaptureRouting_6   ((uint32_t)0x00000006) /* PC8       PC9      PC10      PC11     */\r
184 #define RI_InputCaptureRouting_7   ((uint32_t)0x00000007) /* PC12      PC13     PC14      PC15     */\r
185 #define RI_InputCaptureRouting_8   ((uint32_t)0x00000008) /* PD0       PD1      PD2       PD3      */\r
186 #define RI_InputCaptureRouting_9   ((uint32_t)0x00000009) /* PD4       PD5      PD6       PD7      */\r
187 #define RI_InputCaptureRouting_10  ((uint32_t)0x0000000A) /* PD8       PD9      PD10      PD11     */\r
188 #define RI_InputCaptureRouting_11  ((uint32_t)0x0000000B) /* PD12      PD13     PD14      PD15     */\r
189 #define RI_InputCaptureRouting_12  ((uint32_t)0x0000000C) /* PE0       PE1      PE2       PE3      */\r
190 #define RI_InputCaptureRouting_13  ((uint32_t)0x0000000D) /* PE4       PE5      PE6       PE7      */\r
191 #define RI_InputCaptureRouting_14  ((uint32_t)0x0000000E) /* PE8       PE9      PE10      PE11     */\r
192 #define RI_InputCaptureRouting_15  ((uint32_t)0x0000000F) /* PE12      PE13     PE14      PE15     */\r
193 \r
194 #define IS_RI_INPUTCAPTURE_ROUTING(ROUTING) (((ROUTING) == RI_InputCaptureRouting_0) || \\r
195                                              ((ROUTING) == RI_InputCaptureRouting_1) || \\r
196                                              ((ROUTING) == RI_InputCaptureRouting_2) || \\r
197                                              ((ROUTING) == RI_InputCaptureRouting_3) || \\r
198                                              ((ROUTING) == RI_InputCaptureRouting_4) || \\r
199                                              ((ROUTING) == RI_InputCaptureRouting_5) || \\r
200                                              ((ROUTING) == RI_InputCaptureRouting_6) || \\r
201                                              ((ROUTING) == RI_InputCaptureRouting_7) || \\r
202                                              ((ROUTING) == RI_InputCaptureRouting_8) || \\r
203                                              ((ROUTING) == RI_InputCaptureRouting_9) || \\r
204                                              ((ROUTING) == RI_InputCaptureRouting_10) || \\r
205                                              ((ROUTING) == RI_InputCaptureRouting_11) || \\r
206                                              ((ROUTING) == RI_InputCaptureRouting_12) || \\r
207                                              ((ROUTING) == RI_InputCaptureRouting_13) || \\r
208                                              ((ROUTING) == RI_InputCaptureRouting_14) || \\r
209                                              ((ROUTING) == RI_InputCaptureRouting_15))\r
210 \r
211 /**\r
212   * @}\r
213   */ \r
214 \r
215 /** @defgroup RI_IOSwitch\r
216   * @{\r
217   */ \r
218   \r
219 /* ASCR1 I/O switch: bit 31 is set to '1' to indicate that the mask is in ASCR1 register */\r
220 #define RI_IOSwitch_CH0        ((uint32_t)0x80000001)\r
221 #define RI_IOSwitch_CH1        ((uint32_t)0x80000002)\r
222 #define RI_IOSwitch_CH2        ((uint32_t)0x80000004)\r
223 #define RI_IOSwitch_CH3        ((uint32_t)0x80000008)\r
224 #define RI_IOSwitch_CH4        ((uint32_t)0x80000010)\r
225 #define RI_IOSwitch_CH5        ((uint32_t)0x80000020)\r
226 #define RI_IOSwitch_CH6        ((uint32_t)0x80000040)\r
227 #define RI_IOSwitch_CH7        ((uint32_t)0x80000080)\r
228 #define RI_IOSwitch_CH8        ((uint32_t)0x80000100)\r
229 #define RI_IOSwitch_CH9        ((uint32_t)0x80000200)\r
230 #define RI_IOSwitch_CH10       ((uint32_t)0x80000400)\r
231 #define RI_IOSwitch_CH11       ((uint32_t)0x80000800)\r
232 #define RI_IOSwitch_CH12       ((uint32_t)0x80001000)\r
233 #define RI_IOSwitch_CH13       ((uint32_t)0x80002000)\r
234 #define RI_IOSwitch_CH14       ((uint32_t)0x80004000)\r
235 #define RI_IOSwitch_CH15       ((uint32_t)0x80008000)\r
236 #define RI_IOSwitch_CH18       ((uint32_t)0x80040000)\r
237 #define RI_IOSwitch_CH19       ((uint32_t)0x80080000)\r
238 #define RI_IOSwitch_CH20       ((uint32_t)0x80100000)\r
239 #define RI_IOSwitch_CH21       ((uint32_t)0x80200000)\r
240 #define RI_IOSwitch_CH22       ((uint32_t)0x80400000)\r
241 #define RI_IOSwitch_CH23       ((uint32_t)0x80800000)\r
242 #define RI_IOSwitch_CH24       ((uint32_t)0x81000000)\r
243 #define RI_IOSwitch_CH25       ((uint32_t)0x82000000)\r
244 #define RI_IOSwitch_VCOMP      ((uint32_t)0x84000000) /* VCOMP is an internal switch used to connect \r
245                                                          selected channel to COMP1 non inverting input */\r
246 \r
247 /* ASCR2 IO switch: bit 31 is set to '0' to indicate that the mask is in ASCR2 register */  \r
248 #define RI_IOSwitch_GR10_1     ((uint32_t)0x00000001)\r
249 #define RI_IOSwitch_GR10_2     ((uint32_t)0x00000002)\r
250 #define RI_IOSwitch_GR10_3     ((uint32_t)0x00000004)\r
251 #define RI_IOSwitch_GR10_4     ((uint32_t)0x00000008)\r
252 #define RI_IOSwitch_GR6_1      ((uint32_t)0x00000010)\r
253 #define RI_IOSwitch_GR6_2      ((uint32_t)0x00000020)\r
254 #define RI_IOSwitch_GR5_1      ((uint32_t)0x00000040)\r
255 #define RI_IOSwitch_GR5_2      ((uint32_t)0x00000080)\r
256 #define RI_IOSwitch_GR5_3      ((uint32_t)0x00000100)\r
257 #define RI_IOSwitch_GR4_1      ((uint32_t)0x00000200)\r
258 #define RI_IOSwitch_GR4_2      ((uint32_t)0x00000400)\r
259 #define RI_IOSwitch_GR4_3      ((uint32_t)0x00000800)\r
260 \r
261 #define IS_RI_IOSWITCH(IOSWITCH) (((IOSWITCH) == RI_IOSwitch_CH0) || \\r
262                                   ((IOSWITCH) == RI_IOSwitch_CH1) || \\r
263                                   ((IOSWITCH) == RI_IOSwitch_CH2) || \\r
264                                   ((IOSWITCH) == RI_IOSwitch_CH3) || \\r
265                                   ((IOSWITCH) == RI_IOSwitch_CH4) || \\r
266                                   ((IOSWITCH) == RI_IOSwitch_CH5) || \\r
267                                   ((IOSWITCH) == RI_IOSwitch_CH6) || \\r
268                                   ((IOSWITCH) == RI_IOSwitch_CH7) || \\r
269                                   ((IOSWITCH) == RI_IOSwitch_CH8) || \\r
270                                   ((IOSWITCH) == RI_IOSwitch_CH9) || \\r
271                                   ((IOSWITCH) == RI_IOSwitch_CH10) || \\r
272                                   ((IOSWITCH) == RI_IOSwitch_CH11) || \\r
273                                   ((IOSWITCH) == RI_IOSwitch_CH12) || \\r
274                                   ((IOSWITCH) == RI_IOSwitch_CH13) || \\r
275                                   ((IOSWITCH) == RI_IOSwitch_CH14) || \\r
276                                   ((IOSWITCH) == RI_IOSwitch_CH15) || \\r
277                                   ((IOSWITCH) == RI_IOSwitch_CH18) || \\r
278                                   ((IOSWITCH) == RI_IOSwitch_CH19) || \\r
279                                   ((IOSWITCH) == RI_IOSwitch_CH20) || \\r
280                                   ((IOSWITCH) == RI_IOSwitch_CH21) || \\r
281                                   ((IOSWITCH) == RI_IOSwitch_CH22) || \\r
282                                   ((IOSWITCH) == RI_IOSwitch_CH23) || \\r
283                                   ((IOSWITCH) == RI_IOSwitch_CH24) || \\r
284                                   ((IOSWITCH) == RI_IOSwitch_CH25) || \\r
285                                   ((IOSWITCH) == RI_IOSwitch_VCOMP) || \\r
286                                   ((IOSWITCH) == RI_IOSwitch_GR10_1) || \\r
287                                   ((IOSWITCH) == RI_IOSwitch_GR10_2) || \\r
288                                   ((IOSWITCH) == RI_IOSwitch_GR10_3) || \\r
289                                   ((IOSWITCH) == RI_IOSwitch_GR10_4) || \\r
290                                   ((IOSWITCH) == RI_IOSwitch_GR6_1) || \\r
291                                   ((IOSWITCH) == RI_IOSwitch_GR6_2) || \\r
292                                   ((IOSWITCH) == RI_IOSwitch_GR5_1) || \\r
293                                   ((IOSWITCH) == RI_IOSwitch_GR5_2) || \\r
294                                   ((IOSWITCH) == RI_IOSwitch_GR5_3) || \\r
295                                   ((IOSWITCH) == RI_IOSwitch_GR4_1) || \\r
296                                   ((IOSWITCH) == RI_IOSwitch_GR4_2) || \\r
297                                   ((IOSWITCH) == RI_IOSwitch_GR4_3))\r
298 \r
299 /**\r
300   * @}\r
301   */\r
302 \r
303 /** @defgroup RI_Port\r
304   * @{\r
305   */\r
306 \r
307 #define RI_PortA                 ((uint8_t)0x01)   /*!< GPIOA selected */\r
308 #define RI_PortB                 ((uint8_t)0x02)   /*!< GPIOB selected */\r
309 #define RI_PortC                 ((uint8_t)0x03)   /*!< GPIOC selected */\r
310 #define RI_PortD                 ((uint8_t)0x04)   /*!< GPIOD selected */\r
311 #define RI_PortE                 ((uint8_t)0x05)   /*!< GPIOE selected */\r
312 \r
313 #define IS_RI_PORT(PORT) (((PORT) == RI_PortA) || \\r
314                           ((PORT) == RI_PortB) || \\r
315                           ((PORT) == RI_PortC) || \\r
316                           ((PORT) == RI_PortD) || \\r
317                           ((PORT) == RI_PortE))\r
318 /**\r
319   * @}\r
320   */\r
321 \r
322 /** @defgroup RI_Pin define \r
323   * @{\r
324   */\r
325 #define RI_Pin_0                 ((uint16_t)0x0001)  /*!< Pin 0 selected */\r
326 #define RI_Pin_1                 ((uint16_t)0x0002)  /*!< Pin 1 selected */\r
327 #define RI_Pin_2                 ((uint16_t)0x0004)  /*!< Pin 2 selected */\r
328 #define RI_Pin_3                 ((uint16_t)0x0008)  /*!< Pin 3 selected */\r
329 #define RI_Pin_4                 ((uint16_t)0x0010)  /*!< Pin 4 selected */\r
330 #define RI_Pin_5                 ((uint16_t)0x0020)  /*!< Pin 5 selected */\r
331 #define RI_Pin_6                 ((uint16_t)0x0040)  /*!< Pin 6 selected */\r
332 #define RI_Pin_7                 ((uint16_t)0x0080)  /*!< Pin 7 selected */\r
333 #define RI_Pin_8                 ((uint16_t)0x0100)  /*!< Pin 8 selected */\r
334 #define RI_Pin_9                 ((uint16_t)0x0200)  /*!< Pin 9 selected */\r
335 #define RI_Pin_10                ((uint16_t)0x0400)  /*!< Pin 10 selected */\r
336 #define RI_Pin_11                ((uint16_t)0x0800)  /*!< Pin 11 selected */\r
337 #define RI_Pin_12                ((uint16_t)0x1000)  /*!< Pin 12 selected */\r
338 #define RI_Pin_13                ((uint16_t)0x2000)  /*!< Pin 13 selected */\r
339 #define RI_Pin_14                ((uint16_t)0x4000)  /*!< Pin 14 selected */\r
340 #define RI_Pin_15                ((uint16_t)0x8000)  /*!< Pin 15 selected */\r
341 #define RI_Pin_All               ((uint16_t)0xFFFF)  /*!< All pins selected */\r
342 \r
343 #define IS_RI_PIN(PIN) ((PIN) != (uint16_t)0x00)\r
344 \r
345 /**\r
346   * @}\r
347   */\r
348 \r
349 /**\r
350   * @}\r
351   */\r
352 \r
353 /* Exported macro ------------------------------------------------------------*/\r
354 /* Exported functions ------------------------------------------------------- */\r
355 \r
356 /*  Function used to set the RTC configuration to the default reset state *****/\r
357 void SYSCFG_DeInit(void);\r
358 void SYSCFG_RIDeInit(void);\r
359 \r
360 /* SYSCFG Initialization and Configuration functions **************************/ \r
361 void SYSCFG_MemoryRemapConfig(uint8_t SYSCFG_MemoryRemap);\r
362 void SYSCFG_USBPuCmd(FunctionalState NewState);\r
363 void SYSCFG_EXTILineConfig(uint8_t EXTI_PortSourceGPIOx, uint8_t EXTI_PinSourcex);\r
364 \r
365 /* RI Initialization and Configuration functions ******************************/ \r
366 void SYSCFG_RITIMSelect(uint32_t TIM_Select);\r
367 void SYSCFG_RITIMInputCaptureConfig(uint32_t RI_InputCapture, uint32_t RI_InputCaptureRouting);\r
368 void SYSCFG_RIResistorConfig(uint32_t RI_Resistor, FunctionalState NewState);\r
369 void SYSCFG_RISwitchControlModeCmd(FunctionalState NewState);\r
370 void SYSCFG_RIIOSwitchConfig(uint32_t RI_IOSwitch, FunctionalState NewState);\r
371 void SYSCFG_RIHysteresisConfig(uint8_t RI_Port, uint16_t RI_Pin,\r
372                                FunctionalState NewState);\r
373 #ifdef __cplusplus\r
374 }\r
375 #endif\r
376 \r
377 #endif /*__STM32L1xx_SYSCFG_H */\r
378 \r
379 /**\r
380   * @}\r
381   */ \r
382 \r
383 /**\r
384   * @}\r
385   */ \r
386 \r
387 /******************* (C) COPYRIGHT 2010 STMicroelectronics *****END OF FILE****/\r