2 * pic18f4331.h - PIC18F4331 Device Library Sources
4 * This file is part of the GNU PIC Library.
7 * The GNU PIC Library is maintained by
8 * Raphael Neider <rneider@web.de>
10 * originally designed by
11 * Vangelis Rokas <vrokas@otenet.gr>
17 #include <pic18f4331.h>
19 __sfr __at 0xF60 DFLTCON;
20 volatile __DFLTCON_t __at 0xF60 DFLTCONbits;
22 __sfr __at 0xF61 CAP3CON;
23 volatile __CAP3CON_t __at 0xF61 CAP3CONbits;
25 __sfr __at 0xF62 CAP2CON;
26 volatile __CAP2CON_t __at 0xF62 CAP2CONbits;
28 __sfr __at 0xF63 CAP1CON;
29 volatile __CAP1CON_t __at 0xF63 CAP1CONbits;
31 __sfr __at 0xF64 CAP3BUFL;
33 __sfr __at 0xF65 CAP3BUFH;
35 __sfr __at 0xF66 CAP2BUFL;
37 __sfr __at 0xF67 CAP2BUFH;
39 __sfr __at 0xF68 CAP1BUFL;
41 __sfr __at 0xF69 CAP1BUFH;
43 __sfr __at 0xF6A OVDCONS;
44 volatile __OVDCONS_t __at 0xF6A OVDCONSbits;
46 __sfr __at 0xF6B OVDCOND;
47 volatile __OVDCOND_t __at 0xF6B OVDCONDbits;
49 __sfr __at 0xF6C FLTCONFIG;
50 volatile __FLTCONFIG_t __at 0xF6C FLTCONFIGbits;
52 __sfr __at 0xF6D DTCON;
53 volatile __DTCON_t __at 0xF6D DTCONbits;
55 __sfr __at 0xF6E PWMCON1;
56 volatile __PWMCON1_t __at 0xF6E PWMCON1bits;
58 __sfr __at 0xF6F PWMCON0;
59 volatile __PWMCON0_t __at 0xF6F PWMCON0bits;
61 __sfr __at 0xF70 SEVTCMPH;
62 volatile __SEVTCMPH_t __at 0xF70 SEVTCMPHbits;
64 __sfr __at 0xF71 SEVTCMPL;
66 __sfr __at 0xF72 PDC3H;
67 volatile __PDC3H_t __at 0xF72 PDC3Hbits;
69 __sfr __at 0xF73 PDC3L;
71 __sfr __at 0xF74 PDC2H;
72 volatile __PDC2H_t __at 0xF74 PDC2Hbits;
74 __sfr __at 0xF75 PDC2L;
76 __sfr __at 0xF76 PDC1H;
77 volatile __PDC1H_t __at 0xF76 PDC1Hbits;
79 __sfr __at 0xF77 PDC1L;
81 __sfr __at 0xF78 PDC0H;
82 volatile __PDC0H_t __at 0xF78 PDC0Hbits;
84 __sfr __at 0xF79 PDC0L;
86 __sfr __at 0xF7A PTPERH;
87 volatile __PTPERH_t __at 0xF7A PTPERHbits;
89 __sfr __at 0xF7B PTPERL;
91 __sfr __at 0xF7C PTMRH;
92 volatile __PTMRH_t __at 0xF7C PTMRHbits;
94 __sfr __at 0xF7D PTMRL;
96 __sfr __at 0xF7E PTCON1;
97 volatile __PTCON1_t __at 0xF7E PTCON1bits;
99 __sfr __at 0xF7F PTCON0;
100 volatile __PTCON0_t __at 0xF7F PTCON0bits;
102 __sfr __at 0xF80 PORTA;
103 volatile __PORTA_t __at 0xF80 PORTAbits;
105 __sfr __at 0xF81 PORTB;
106 volatile __PORTB_t __at 0xF81 PORTBbits;
108 __sfr __at 0xF82 PORTC;
109 volatile __PORTC_t __at 0xF82 PORTCbits;
111 __sfr __at 0xF83 PORTD;
112 volatile __PORTD_t __at 0xF83 PORTDbits;
114 __sfr __at 0xF84 PORTE;
115 volatile __PORTE_t __at 0xF84 PORTEbits;
117 __sfr __at 0xF87 TMR5L;
119 __sfr __at 0xF88 TMR5H;
121 __sfr __at 0xF89 LATA;
122 volatile __LATA_t __at 0xF89 LATAbits;
124 __sfr __at 0xF8A LATB;
125 volatile __LATB_t __at 0xF8A LATBbits;
127 __sfr __at 0xF8B LATC;
128 volatile __LATC_t __at 0xF8B LATCbits;
130 __sfr __at 0xF8C LATD;
131 volatile __LATD_t __at 0xF8C LATDbits;
133 __sfr __at 0xF8D LATE;
134 volatile __LATE_t __at 0xF8D LATEbits;
136 __sfr __at 0xF90 PR5L;
138 __sfr __at 0xF91 PR5H;
140 __sfr __at 0xF92 TRISA;
141 volatile __TRISA_t __at 0xF92 TRISAbits;
143 __sfr __at 0xF93 TRISB;
144 volatile __TRISB_t __at 0xF93 TRISBbits;
146 __sfr __at 0xF94 TRISC;
147 volatile __TRISC_t __at 0xF94 TRISCbits;
149 __sfr __at 0xF95 TRISD;
150 volatile __TRISD_t __at 0xF95 TRISDbits;
152 __sfr __at 0xF96 TRISE;
153 volatile __TRISE_t __at 0xF96 TRISEbits;
155 __sfr __at 0xF99 ADCHS;
156 volatile __ADCHS_t __at 0xF99 ADCHSbits;
158 __sfr __at 0xF9A ADCON3;
159 volatile __ADCON3_t __at 0xF9A ADCON3bits;
161 __sfr __at 0xF9B OSCTUNE;
162 volatile __OSCTUNE_t __at 0xF9B OSCTUNEbits;
164 __sfr __at 0xF9D PIE1;
165 volatile __PIE1_t __at 0xF9D PIE1bits;
167 __sfr __at 0xF9E PIR1;
168 volatile __PIR1_t __at 0xF9E PIR1bits;
170 __sfr __at 0xF9F IPR1;
171 volatile __IPR1_t __at 0xF9F IPR1bits;
173 __sfr __at 0xFA0 PIE2;
174 volatile __PIE2_t __at 0xFA0 PIE2bits;
176 __sfr __at 0xFA1 PIR2;
177 volatile __PIR2_t __at 0xFA1 PIR2bits;
179 __sfr __at 0xFA2 IPR2;
180 volatile __IPR2_t __at 0xFA2 IPR2bits;
182 __sfr __at 0xFA3 PIE3;
183 volatile __PIE3_t __at 0xFA3 PIE3bits;
185 __sfr __at 0xFA4 PIR3;
186 volatile __PIR3_t __at 0xFA4 PIR3bits;
188 __sfr __at 0xFA5 IPR3;
189 volatile __IPR3_t __at 0xFA5 IPR3bits;
191 __sfr __at 0xFA6 EECON1;
192 volatile __EECON1_t __at 0xFA6 EECON1bits;
194 __sfr __at 0xFA7 EECON2;
196 __sfr __at 0xFA8 EEDATA;
198 __sfr __at 0xFA9 EEADR;
200 __sfr __at 0xFAA BAUDCTL;
201 volatile __BAUDCTL_t __at 0xFAA BAUDCTLbits;
203 __sfr __at 0xFAB RCSTA;
204 volatile __RCSTA_t __at 0xFAB RCSTAbits;
206 __sfr __at 0xFAC TXSTA;
207 volatile __TXSTA_t __at 0xFAC TXSTAbits;
209 __sfr __at 0xFAD TXREG;
211 __sfr __at 0xFAE RCREG;
213 __sfr __at 0xFAF SPBRG;
215 __sfr __at 0xFB0 SPBRGH;
217 __sfr __at 0xFB6 QEICON;
218 volatile __QEICON_t __at 0xFB6 QEICONbits;
220 __sfr __at 0xFB7 T5CON;
221 volatile __T5CON_t __at 0xFB7 T5CONbits;
223 __sfr __at 0xFB8 ANSEL0;
224 volatile __ANSEL0_t __at 0xFB8 ANSEL0bits;
226 __sfr __at 0xFB9 ANSEL1;
227 volatile __ANSEL1_t __at 0xFB9 ANSEL1bits;
229 __sfr __at 0xFBA CCP2CON;
230 volatile __CCP2CON_t __at 0xFBA CCP2CONbits;
232 __sfr __at 0xFBB CCPR2L;
234 __sfr __at 0xFBC CCPR2H;
236 __sfr __at 0xFBD CCP1CON;
237 volatile __CCP1CON_t __at 0xFBD CCP1CONbits;
239 __sfr __at 0xFBE CCPR1L;
241 __sfr __at 0xFBF CCPR1H;
243 __sfr __at 0xFC0 ADCON2;
244 volatile __ADCON2_t __at 0xFC0 ADCON2bits;
246 __sfr __at 0xFC1 ADCON1;
247 volatile __ADCON1_t __at 0xFC1 ADCON1bits;
249 __sfr __at 0xFC2 ADCON0;
250 volatile __ADCON0_t __at 0xFC2 ADCON0bits;
252 __sfr __at 0xFC3 ADRESL;
254 __sfr __at 0xFC4 ADRESH;
256 __sfr __at 0xFC6 SSPCON;
257 volatile __SSPCON_t __at 0xFC6 SSPCONbits;
259 __sfr __at 0xFC7 SSPSTAT;
260 volatile __SSPSTAT_t __at 0xFC7 SSPSTATbits;
262 __sfr __at 0xFC8 SSPADD;
264 __sfr __at 0xFC9 SSPBUF;
266 __sfr __at 0xFCA T2CON;
267 volatile __T2CON_t __at 0xFCA T2CONbits;
269 __sfr __at 0xFCB PR2;
271 __sfr __at 0xFCC TMR2;
273 __sfr __at 0xFCD T1CON;
274 volatile __T1CON_t __at 0xFCD T1CONbits;
276 __sfr __at 0xFCE TMR1L;
278 __sfr __at 0xFCF TMR1H;
280 __sfr __at 0xFD0 RCON;
281 volatile __RCON_t __at 0xFD0 RCONbits;
283 __sfr __at 0xFD1 WDTCON;
284 volatile __WDTCON_t __at 0xFD1 WDTCONbits;
286 __sfr __at 0xFD2 LVDCON;
287 volatile __LVDCON_t __at 0xFD2 LVDCONbits;
289 __sfr __at 0xFD3 OSCCON;
290 volatile __OSCCON_t __at 0xFD3 OSCCONbits;
292 __sfr __at 0xFD5 T0CON;
293 volatile __T0CON_t __at 0xFD5 T0CONbits;
295 __sfr __at 0xFD6 TMR0L;
297 __sfr __at 0xFD7 TMR0H;
299 __sfr __at 0xFD8 STATUS;
300 volatile __STATUS_t __at 0xFD8 STATUSbits;
302 __sfr __at 0xFD9 FSR2L;
304 __sfr __at 0xFDA FSR2H;
305 volatile __FSR2H_t __at 0xFDA FSR2Hbits;
307 __sfr __at 0xFDB PLUSW2;
309 __sfr __at 0xFDC PREINC2;
311 __sfr __at 0xFDD POSTDEC2;
313 __sfr __at 0xFDE POSTINC2;
315 __sfr __at 0xFDF INDF2;
317 __sfr __at 0xFE0 BSR;
318 volatile __BSR_t __at 0xFE0 BSRbits;
320 __sfr __at 0xFE1 FSR1L;
322 __sfr __at 0xFE2 FSR1H;
323 volatile __FSR1H_t __at 0xFE2 FSR1Hbits;
325 __sfr __at 0xFE3 PLUSW1;
327 __sfr __at 0xFE4 PREINC1;
329 __sfr __at 0xFE5 POSTDEC1;
331 __sfr __at 0xFE6 POSTINC1;
333 __sfr __at 0xFE7 INDF1;
335 __sfr __at 0xFE8 WREG;
337 __sfr __at 0xFE9 FSR0L;
339 __sfr __at 0xFEA FSR0H;
340 volatile __FSR0H_t __at 0xFEA FSR0Hbits;
342 __sfr __at 0xFEB PLUSW0;
344 __sfr __at 0xFEC PREINC0;
346 __sfr __at 0xFED POSTDEC0;
348 __sfr __at 0xFEE POSTINC0;
350 __sfr __at 0xFEF INDF0;
352 __sfr __at 0xFF0 INTCON3;
353 volatile __INTCON3_t __at 0xFF0 INTCON3bits;
355 __sfr __at 0xFF1 INTCON2;
356 volatile __INTCON2_t __at 0xFF1 INTCON2bits;
358 __sfr __at 0xFF2 INTCON;
359 volatile __INTCON_t __at 0xFF2 INTCONbits;
361 __sfr __at 0xFF3 PRODL;
363 __sfr __at 0xFF4 PRODH;
365 __sfr __at 0xFF5 TABLAT;
367 __sfr __at 0xFF6 TBLPTRL;
369 __sfr __at 0xFF7 TBLPTRH;
371 __sfr __at 0xFF8 TBLPTRU;
372 volatile __TBLPTRU_t __at 0xFF8 TBLPTRUbits;
374 __sfr __at 0xFF9 PCL;
376 __sfr __at 0xFFA PCLATH;
377 volatile __PCLATH_t __at 0xFFA PCLATHbits;
379 __sfr __at 0xFFB PCLATU;
380 volatile __PCLATU_t __at 0xFFB PCLATUbits;
382 __sfr __at 0xFFC STKPTR;
383 volatile __STKPTR_t __at 0xFFC STKPTRbits;
385 __sfr __at 0xFFD TOSL;
387 __sfr __at 0xFFE TOSH;
389 __sfr __at 0xFFF TOSU;
390 volatile __TOSU_t __at 0xFFF TOSUbits;