* .version: bumped version to 2.5.6 (pic14 ABI changed)
[fw/sdcc] / device / lib / pic / libdev / pic16f684.c
1 /* Register definitions for pic16f684.
2  * This file was automatically generated by:
3  *   inc2h.pl V1.6
4  *   Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
5  */
6 #include <pic16f684.h>
7
8 data __at (INDF_ADDR) volatile char      INDF;
9 sfr  __at (TMR0_ADDR)                    TMR0;
10 data __at (PCL_ADDR) volatile char       PCL;
11 sfr  __at (STATUS_ADDR)                  STATUS;
12 sfr  __at (FSR_ADDR)                     FSR;
13 sfr  __at (PORTA_ADDR)                   PORTA;
14 sfr  __at (PORTC_ADDR)                   PORTC;
15 sfr  __at (PCLATH_ADDR)                  PCLATH;
16 sfr  __at (INTCON_ADDR)                  INTCON;
17 sfr  __at (PIR1_ADDR)                    PIR1;
18 sfr  __at (TMR1L_ADDR)                   TMR1L;
19 sfr  __at (TMR1H_ADDR)                   TMR1H;
20 sfr  __at (T1CON_ADDR)                   T1CON;
21 sfr  __at (TMR2_ADDR)                    TMR2;
22 sfr  __at (T2CON_ADDR)                   T2CON;
23 sfr  __at (CCPR1L_ADDR)                  CCPR1L;
24 sfr  __at (CCPR1H_ADDR)                  CCPR1H;
25 sfr  __at (CCP1CON_ADDR)                 CCP1CON;
26 sfr  __at (PWM1CON_ADDR)                 PWM1CON;
27 sfr  __at (ECCPAS_ADDR)                  ECCPAS;
28 sfr  __at (WDTCON_ADDR)                  WDTCON;
29 sfr  __at (CMCON0_ADDR)                  CMCON0;
30 sfr  __at (CMCON1_ADDR)                  CMCON1;
31 sfr  __at (ADRESH_ADDR)                  ADRESH;
32 sfr  __at (ADCON0_ADDR)                  ADCON0;
33 sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
34 sfr  __at (TRISA_ADDR)                   TRISA;
35 sfr  __at (TRISC_ADDR)                   TRISC;
36 sfr  __at (PIE1_ADDR)                    PIE1;
37 sfr  __at (PCON_ADDR)                    PCON;
38 sfr  __at (OSCCON_ADDR)                  OSCCON;
39 sfr  __at (OSCTUNE_ADDR)                 OSCTUNE;
40 sfr  __at (ANSEL_ADDR)                   ANSEL;
41 sfr  __at (PR2_ADDR)                     PR2;
42 sfr  __at (WPU_ADDR)                     WPU;
43 sfr  __at (WPUA_ADDR)                    WPUA;
44 sfr  __at (IOC_ADDR)                     IOC;
45 sfr  __at (IOCA_ADDR)                    IOCA;
46 sfr  __at (VRCON_ADDR)                   VRCON;
47 sfr  __at (EEDAT_ADDR)                   EEDAT;
48 sfr  __at (EEDATA_ADDR)                  EEDATA;
49 sfr  __at (EEADR_ADDR)                   EEADR;
50 sfr  __at (EECON1_ADDR)                  EECON1;
51 sfr  __at (EECON2_ADDR)                  EECON2;
52 sfr  __at (ADRESL_ADDR)                  ADRESL;
53 sfr  __at (ADCON1_ADDR)                  ADCON1;
54
55 // 
56 // bitfield definitions
57 // 
58 volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
59 volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
60 volatile __CMCON0_bits_t __at(CMCON0_ADDR) CMCON0_bits;
61 volatile __CMCON1_bits_t __at(CMCON1_ADDR) CMCON1_bits;
62 volatile __ECCPAS_bits_t __at(ECCPAS_ADDR) ECCPAS_bits;
63 volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
64 volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
65 volatile __OSCCON_bits_t __at(OSCCON_ADDR) OSCCON_bits;
66 volatile __OSCTUNE_bits_t __at(OSCTUNE_ADDR) OSCTUNE_bits;
67 volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
68 volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
69 volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
70 volatile __PWM1CON_bits_t __at(PWM1CON_ADDR) PWM1CON_bits;
71 volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
72 volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
73 volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
74 volatile __VRCON_bits_t __at(VRCON_ADDR) VRCON_bits;
75 volatile __WDTCON_bits_t __at(WDTCON_ADDR) WDTCON_bits;
76