* sim/ucsim/hc08.src/inst.cc,
[fw/sdcc] / device / include / sab80515.h
1 /*-------------------------------------------------------------------------
2   Register Declarations for SIEMENS SAB 80515 Processor
3
4    Written By - Bela Torok
5    Bela.Torokt@kssg.ch
6    based on reg51.h by Sandeep Dutta sandeep.dutta@usa.net
7    KEIL C compatible definitions are included
8
9    This program is free software; you can redistribute it and/or modify it
10    under the terms of the GNU General Public License as published by the
11    Free Software Foundation; either version 2, or (at your option) any
12    later version.
13
14    This program is distributed in the hope that it will be useful,
15    but WITHOUT ANY WARRANTY; without even the implied warranty of
16    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17    GNU General Public License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with this program; if not, write to the Free Software
21    Foundation, 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.
22
23    In other words, you are welcome to use, share and improve this program.
24    You are forbidden to forbid anyone else to use, share and improve
25    what you give them.   Help stamp out software-hoarding!
26 -------------------------------------------------------------------------*/
27
28 #ifndef SAB80515_H
29 #define SAB80515_H
30
31 /* BYTE addressable registers */
32 sfr at 0x80 P0          ;
33 sfr at 0x81 SP          ;
34 sfr at 0x82 DPL         ;
35 sfr at 0x83 DPH         ;
36 sfr at 0x87 PCON        ;
37 sfr at 0x88 TCON        ;
38 sfr at 0x89 TMOD        ;
39 sfr at 0x8A TL0         ;
40 sfr at 0x8B TL1         ;
41 sfr at 0x8C TH0         ;
42 sfr at 0x8D TH1         ;
43 sfr at 0x90 P1          ;
44 sfr at 0x98 SCON        ;
45 sfr at 0x99 SBUF        ;
46 sfr at 0xA0 P2          ;
47 sfr at 0xA8 IE          ;
48 sfr at 0xA8 IEN0        ; /* as called by Siemens */
49 sfr at 0xA9 IP0         ; /* interrupt priority register - SAB80515 specific */
50 sfr at 0xB0 P3          ;
51 sfr at 0xB8 IEN1        ; /* interrupt enable register - SAB80515 specific */
52 sfr at 0xB9 IP1         ; /* interrupt priority register as called by Siemens */
53 sfr at 0xC0 IRCON       ; /* interrupt control register - SAB80515 specific */
54 sfr at 0xC1 CCEN        ; /* compare/capture enable register */
55 sfr at 0xC2 CCL1        ; /* compare/capture register 1, low byte */
56 sfr at 0xC3 CCH1        ; /* compare/capture register 1, high byte */
57 sfr at 0xC4 CCL2        ; /* compare/capture register 2, low byte */
58 sfr at 0xC5 CCH2        ; /* compare/capture register 2, high byte */
59 sfr at 0xC6 CCL3        ; /* compare/capture register 3, low byte */
60 sfr at 0xC7 CCH3        ; /* compare/capture register 3, high byte */
61 sfr at 0xC8 T2CON       ;
62 sfr at 0xCA CRCL                ; /* compare/reload/capture register, low byte */
63 sfr at 0xCB CRCH                ; /* compare/reload/capture register, high byte */
64 sfr at 0xCC TL2         ;
65 sfr at 0xCD TH2         ;
66 sfr at 0xD0 PSW         ;
67 sfr at 0xD8 ADCON               ; /* A/D-converter control register */
68 sfr at 0xD9 ADDAT               ; /* A/D-converter data register */
69 sfr at 0xD8 DAPR                ; /* D/A-converter program register */
70 sfr at 0xE0 ACC         ;
71 sfr at 0xE0 A           ;
72 sfr at 0xE8 P4          ; /* Port 4 - SAB80515 specific */
73 sfr at 0xF0 B           ;
74 sfr at 0xF8 P5          ; /* Port 5 - SAB80515 specific */
75
76
77 /* BIT addressable registers */
78 /* P0 */
79 sbit at 0x80 P0_0       ;
80 sbit at 0x81 P0_1       ;
81 sbit at 0x82 P0_2       ;
82 sbit at 0x83 P0_3       ;
83 sbit at 0x84 P0_4       ;
84 sbit at 0x85 P0_5       ;
85 sbit at 0x86 P0_6       ;
86 sbit at 0x87 P0_7       ;
87
88 /* TCON */
89 sbit at 0x88 IT0        ;
90 sbit at 0x89 IE0        ;
91 sbit at 0x8A IT1        ;
92 sbit at 0x8B IE1        ;
93 sbit at 0x8C TR0        ;
94 sbit at 0x8D TF0        ;
95 sbit at 0x8E TR1        ;
96 sbit at 0x8F TF1        ;
97
98 /* P1 */
99 sbit at 0x90 P1_0       ;
100 sbit at 0x91 P1_1       ;
101 sbit at 0x92 P1_2       ;
102 sbit at 0x93 P1_3       ;
103 sbit at 0x94 P1_4       ;
104 sbit at 0x95 P1_5       ;
105 sbit at 0x96 P1_6       ;
106 sbit at 0x97 P1_7       ;
107
108 sbit at 0x90 INT3_CC0   ; /* P1 alternate functions - SAB80515 specific */
109 sbit at 0x91 INT4_CC1   ;
110 sbit at 0x92 INT5_CC2   ;
111 sbit at 0x93 INT6_CC3   ;
112 sbit at 0x94 INT2       ;
113 sbit at 0x95 T2EX       ;
114 sbit at 0x96 CLKOUT     ;
115 sbit at 0x97 T2         ;
116
117 /* SCON */
118 sbit at 0x98 RI         ;
119 sbit at 0x99 TI         ;
120 sbit at 0x9A RB8        ;
121 sbit at 0x9B TB8        ;
122 sbit at 0x9C REN        ;
123 sbit at 0x9D SM2        ;
124 sbit at 0x9E SM1        ;
125 sbit at 0x9F SM0        ;
126
127 /* P2 */
128 sbit at 0xA0 P2_0       ;
129 sbit at 0xA1 P2_1       ;
130 sbit at 0xA2 P2_2       ;
131 sbit at 0xA3 P2_3       ;
132 sbit at 0xA4 P2_4       ;
133 sbit at 0xA5 P2_5       ;
134 sbit at 0xA6 P2_6       ;
135 sbit at 0xA7 P2_7       ;
136
137 /* IEN0 */
138 sbit at 0xA8 EX0        ;
139 sbit at 0xA9 ET0        ;
140 sbit at 0xAA EX1        ;
141 sbit at 0xAB ET1        ;
142 sbit at 0xAC ES         ;
143 sbit at 0xAD ET2        ;
144 sbit at 0xAE WDT        ; /* watchdog timer reset - SAB80515 specific */
145 sbit at 0xAF EA         ;
146
147 sbit at 0xAF EAL        ; /* EA as called by Siemens */
148
149 /* P3 */
150 sbit at 0xB0 P3_0       ;
151 sbit at 0xB1 P3_1       ;
152 sbit at 0xB2 P3_2       ;
153 sbit at 0xB3 P3_3       ;
154 sbit at 0xB4 P3_4       ;
155 sbit at 0xB5 P3_5       ;
156 sbit at 0xB6 P3_6       ;
157 sbit at 0xB7 P3_7       ;
158
159 sbit at 0xB0 RXD        ;
160 sbit at 0xB1 TXD        ;
161 sbit at 0xB2 INT0       ;
162 sbit at 0xB3 INT1       ;
163 sbit at 0xB4 T0         ;
164 sbit at 0xB5 T1         ;
165 sbit at 0xB6 WR         ;
166 sbit at 0xB7 RD         ;
167
168 /* IEN1 */
169 sbit at 0xB8 EADC       ; /* A/D converter interrupt enable */
170 sbit at 0xB9 EX2        ;
171 sbit at 0xBA EX3        ;
172 sbit at 0xBB EX4        ;
173 sbit at 0xBC EX5        ;
174 sbit at 0xBD EX6        ;
175 sbit at 0xBE SWDT       ; /* watchdog timer start/reset */
176 sbit at 0xBF EXEN2      ; /* timer2 external reload interrupt enable */
177
178 /* IRCON */
179 sbit at 0xC0 IADC       ; /* A/D converter irq flag */
180 sbit at 0xC1 IEX2       ; /* external interrupt edge detect flag */
181 sbit at 0xC2 IEX3       ;
182 sbit at 0xC3 IEX4       ;
183 sbit at 0xC4 IEX5       ;
184 sbit at 0xC5 IEX6       ;
185 sbit at 0xC6 TF2        ; /* timer 2 owerflow flag  */
186 sbit at 0xC7 EXF2       ; /* timer2 reload flag */
187
188 /* T2CON */
189 sbit at 0xC8 T2CON_0    ;
190 sbit at 0xC9 T2CON_1    ;
191 sbit at 0xCA T2CON_2    ;
192 sbit at 0xCB T2CON_3    ;
193 sbit at 0xCC T2CON_4    ;
194 sbit at 0xCD T2CON_5    ;
195 sbit at 0xCE T2CON_6    ;
196 sbit at 0xCF T2CON_7    ;
197
198 sbit at 0xC8 T2I0       ;
199 sbit at 0xC9 T2I1       ;
200 sbit at 0xCA T2CM       ;
201 sbit at 0xCB T2R0       ;
202 sbit at 0xCC T2R1       ;
203 sbit at 0xCD I2FR       ;
204 sbit at 0xCE I3FR       ;
205 sbit at 0xCF T2PS       ;
206
207
208 /* PSW */
209 sbit at 0xD0 P          ;
210 sbit at 0xD1 FL         ;
211 sbit at 0xD2 OV         ;
212 sbit at 0xD3 RS0        ;
213 sbit at 0xD4 RS1        ;
214 sbit at 0xD5 F0         ;
215 sbit at 0xD6 AC         ;
216 sbit at 0xD7 CY         ;
217
218 sbit at 0xD1 F1         ;
219
220 /* ADCON */
221 sbit at 0xD8 MX0        ;
222 sbit at 0xD9 MX1        ;
223 sbit at 0xDA MX2        ;
224 sbit at 0xDB ADM        ;
225 sbit at 0xDC BSY        ;
226
227 sbit at 0xDE CLK        ;
228 sbit at 0xDF BD         ;
229
230 /* A */
231 sbit at 0xA0 AREG_F0    ;
232 sbit at 0xA1 AREG_F1    ;
233 sbit at 0xA2 AREG_F2    ;
234 sbit at 0xA3 AREG_F3    ;
235 sbit at 0xA4 AREG_F4    ;
236 sbit at 0xA5 AREG_F5    ;
237 sbit at 0xA6 AREG_F6    ;
238 sbit at 0xA7 AREG_F7    ;
239
240 /* P4 */
241 sbit at 0xE8 P4_0       ;
242 sbit at 0xE9 P4_1       ;
243 sbit at 0xEA P4_2       ;
244 sbit at 0xEB P4_3       ;
245 sbit at 0xEC P4_4       ;
246 sbit at 0xED P4_5       ;
247 sbit at 0xEE P4_6       ;
248 sbit at 0xEF P4_7       ;
249
250 /* B */
251 sbit at 0xF0 BREG_F0    ;
252 sbit at 0xF1 BREG_F1    ;
253 sbit at 0xF2 BREG_F2    ;
254 sbit at 0xF3 BREG_F3    ;
255 sbit at 0xF4 BREG_F4    ;
256 sbit at 0xF5 BREG_F5    ;
257 sbit at 0xF6 BREG_F6    ;
258 sbit at 0xF7 BREG_F7    ;
259
260 /* P5 */
261 sbit at 0xF8 P5_0       ;
262 sbit at 0xF9 P5_1       ;
263 sbit at 0xFA P5_2       ;
264 sbit at 0xFB P5_3       ;
265 sbit at 0xFC P5_4       ;
266 sbit at 0xFD P5_5       ;
267 sbit at 0xFE P5_6       ;
268 sbit at 0xFF P5_7       ;
269
270 /* BIT definitions for bits that are not directly accessible */
271 /* PCON bits */
272 #define IDL             0x01
273 #define PD              0x02
274 #define GF0             0x04
275 #define GF1             0x08
276 #define SMOD            0x80
277
278 #define IDL_            0x01
279 #define PD_             0x02
280 #define GF0_            0x04
281 #define GF1_            0x08
282 #define SMOD_           0x80
283
284 /* TMOD bits */
285 #define M0_0            0x01
286 #define M1_0            0x02
287 #define C_T0            0x04
288 #define GATE0           0x08
289 #define M0_1            0x10
290 #define M1_1            0x20
291 #define C_T1            0x40
292 #define GATE1           0x80
293
294 #define M0_0_           0x01
295 #define M1_0_           0x02
296 #define C_T0_           0x04
297 #define GATE0_          0x08
298 #define M0_1_           0x10
299 #define M1_1_           0x20
300 #define C_T1_           0x40
301 #define GATE1_          0x80
302
303 #define T0_M0           0x01
304 #define T0_M1           0x02
305 #define T0_CT           0x04
306 #define T0_GATE         0x08
307 #define T1_M0           0x10
308 #define T1_M1           0x20
309 #define T1_CT           0x40
310 #define T1_GATE         0x80
311
312 #define T0_M0_          0x01
313 #define T0_M1_          0x02
314 #define T0_CT_          0x04
315 #define T0_GATE_        0x08
316 #define T1_M0_          0x10
317 #define T1_M1_          0x20
318 #define T1_CT_          0x40
319 #define T1_GATE_        0x80
320
321 #define T0_MASK         0x0F
322 #define T1_MASK         0xF0
323
324 #define T0_MASK_        0x0F
325 #define T1_MASK_        0xF0
326
327 /* T2MOD bits */
328 #define DCEN            0x01
329 #define T2OE            0x02
330
331 #define DCEN_           0x01
332 #define T2OE_           0x02
333
334 /* WMCON bits */
335 #define WMCON_WDTEN             0x01
336 #define WMCON_WDTRST    0x02
337 #define WMCON_DPS               0x04
338 #define WMCON_EEMEN             0x08
339 #define WMCON_EEMWE             0x10
340 #define WMCON_PS0               0x20
341 #define WMCON_PS1               0x40
342 #define WMCON_PS2               0x80
343
344 /* SPCR-SPI bits */
345 #define SPCR_SPR0               0x01
346 #define SPCR_SPR1               0x02
347 #define SPCR_CPHA               0x04
348 #define SPCR_CPOL               0x08
349 #define SPCR_MSTR               0x10
350 #define SPCR_DORD               0x20
351 #define SPCR_SPE                0x40
352 #define SPCR_SPIE               0x80
353
354 /* SPSR-SPI bits */
355 #define SPSR_WCOL               0x40
356 #define SPSR_SPIF               0x80
357
358 /* SPDR-SPI bits */
359 #define SPDR_SPD0               0x10
360 #define SPDR_SPD1               0x20
361 #define SPDR_SPD2               0x40
362 #define SPDR_SPD3               0x80
363 #define SPDR_SPD4               0x10
364 #define SPDR_SPD5               0x20
365 #define SPDR_SPD6               0x40
366 #define SPDR_SPD7               0x80
367
368 /* Interrupt numbers: address = (number * 8) + 3 */
369 #define IE0_VECTOR      0       /* 0x03 external interrupt 0 */
370 #define TF0_VECTOR      1       /* 0x0b timer 0 */
371 #define IE1_VECTOR      2       /* 0x13 external interrupt 1 */
372 #define TF1_VECTOR      3       /* 0x1b timer 1 */
373 #define SI0_VECTOR      4       /* 0x23 serial port 0 */
374 #define TF2_VECTOR      5       /* 0x2B timer 2 */
375 #define EX2_VECTOR      5       /* 0x2B external interrupt 2 */
376
377 #define IADC_VECTOR     8       /* 0x43 A/D converter interrupt */
378 #define IEX2_VECTOR     9       /* 0x4B external interrupt 2 */
379 #define IEX3_VECTOR    10       /* 0x53 external interrupt 3 */
380 #define IEX4_VECTOR    11       /* 0x5B external interrupt 4 */
381 #define IEX5_VECTOR    12       /* 0x63 external interrupt 5 */
382 #define IEX6_VECTOR    13       /* 0x6B external interrupt 6 */
383
384 #endif
385