e3e88a783801f9c7a97fcda70a8fe4b89d3bab72
[fw/sdcc] / device / include / pic / pic16f88.h
1 //
2 // Register Declarations for Microchip 16F88 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F88_H
23 #define P16F88_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PCLATH_ADDR     0x000A
36 #define INTCON_ADDR     0x000B
37 #define PIR1_ADDR       0x000C
38 #define PIR2_ADDR       0x000D
39 #define TMR1L_ADDR      0x000E
40 #define TMR1H_ADDR      0x000F
41 #define T1CON_ADDR      0x0010
42 #define TMR2_ADDR       0x0011
43 #define T2CON_ADDR      0x0012
44 #define SSPBUF_ADDR     0x0013
45 #define SSPCON_ADDR     0x0014
46 #define CCPR1L_ADDR     0x0015
47 #define CCPR1H_ADDR     0x0016
48 #define CCP1CON_ADDR    0x0017
49 #define RCSTA_ADDR      0x0018
50 #define TXREG_ADDR      0x0019
51 #define RCREG_ADDR      0x001A
52 #define ADRESH_ADDR     0x001E
53 #define ADCON0_ADDR     0x001F
54 #define OPTION_REG_ADDR 0x0081
55 #define TRISA_ADDR      0x0085
56 #define TRISB_ADDR      0x0086
57 #define PIE1_ADDR       0x008C
58 #define PIE2_ADDR       0x008D
59 #define PCON_ADDR       0x008E
60 #define OSCCON_ADDR     0x008F
61 #define OSCTUNE_ADDR    0x0090
62 #define PR2_ADDR        0x0092
63 #define SSPADD_ADDR     0x0093
64 #define SSPSTAT_ADDR    0x0094
65 #define TXSTA_ADDR      0x0098
66 #define SPBRG_ADDR      0x0099
67 #define ANSEL_ADDR      0x009B
68 #define CMCON_ADDR      0x009C
69 #define CVRCON_ADDR     0x009D
70 #define ADRESL_ADDR     0x009E
71 #define ADCON1_ADDR     0x009F
72 #define WDTCON_ADDR     0x0105
73 #define EEDATA_ADDR     0x010C
74 #define EEADR_ADDR      0x010D
75 #define EEDATH_ADDR     0x010E
76 #define EEADRH_ADDR     0x010F
77 #define EECON1_ADDR     0x018C
78 #define EECON2_ADDR     0x018D
79
80 //
81 // Memory organization.
82 //
83
84
85
86 //         LIST
87 // P16F88.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
88 //         NOLIST
89
90 // This header file defines configurations, registers, and other useful bits of
91 // information for the PIC16F88 microcontroller.  These names are taken to match 
92 // the data sheets as closely as possible.  
93
94 // Note that the processor must be selected before this file is 
95 // included.  The processor may be selected the following ways:
96
97 //       1. Command line switch:
98 //               C:\ MPASM MYFILE.ASM /PIC16F88
99 //       2. LIST directive in the source file
100 //               LIST   P=PIC16F88
101 //       3. Processor Type entry in the MPASM full-screen interface
102
103 //==========================================================================
104 //
105 //       Revision History
106 //
107 //==========================================================================
108
109 //Rev:   Date:    Reason:
110
111 //1.00   07/29/02 Initial Release
112 //1.01  09/18/02 Changed name of bit-2 in the OSCCON register to IOFS
113 //1.02  01/10/03 Added bit names for TXSTA & RCSTA registers.
114 //1.03  01/24/03 Changed Config bit CCP1_RB2 to CCP1_RB0
115 //1.04  12/02/03 Modified the WRT1:WRT0 bit definition in Config Word 1.
116 //1.05  02/08/04 Changed bit in _CONFIG1 example from CCP1_RB2 to CCP1_RB0.
117
118 //==========================================================================
119 //
120 //       Verify Processor
121 //
122 //==========================================================================
123
124 //        IFNDEF __16F88
125 //            MESSG "Processor-header file mismatch.  Verify selected processor."
126 //         ENDIF
127
128 //==========================================================================
129 //
130 //       Register Definitions
131 //
132 //==========================================================================
133
134 #define W                    0x0000
135 #define F                    0x0001
136
137 //----- Register Files------------------------------------------------------
138
139 extern __data __at (INDF_ADDR) volatile char      INDF;
140 extern __sfr  __at (TMR0_ADDR)                    TMR0;
141 extern __data __at (PCL_ADDR) volatile char       PCL;
142 extern __sfr  __at (STATUS_ADDR)                  STATUS;
143 extern __sfr  __at (FSR_ADDR)                     FSR;
144 extern __sfr  __at (PORTA_ADDR)                   PORTA;
145 extern __sfr  __at (PORTB_ADDR)                   PORTB;
146 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
147 extern __sfr  __at (INTCON_ADDR)                  INTCON;
148 extern __sfr  __at (PIR1_ADDR)                    PIR1;
149 extern __sfr  __at (PIR2_ADDR)                    PIR2;
150 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;
151 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;
152 extern __sfr  __at (T1CON_ADDR)                   T1CON;
153 extern __sfr  __at (TMR2_ADDR)                    TMR2;
154 extern __sfr  __at (T2CON_ADDR)                   T2CON;
155 extern __sfr  __at (SSPBUF_ADDR)                  SSPBUF;
156 extern __sfr  __at (SSPCON_ADDR)                  SSPCON;
157 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
158 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
159 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
160 extern __sfr  __at (RCSTA_ADDR)                   RCSTA;
161 extern __sfr  __at (TXREG_ADDR)                   TXREG;
162 extern __sfr  __at (RCREG_ADDR)                   RCREG;
163 extern __sfr  __at (ADRESH_ADDR)                  ADRESH;
164 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;
165
166 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
167 extern __sfr  __at (TRISA_ADDR)                   TRISA;
168 extern __sfr  __at (TRISB_ADDR)                   TRISB;
169 extern __sfr  __at (PIE1_ADDR)                    PIE1;
170 extern __sfr  __at (PIE2_ADDR)                    PIE2;
171 extern __sfr  __at (PCON_ADDR)                    PCON;
172 extern __sfr  __at (OSCCON_ADDR)                  OSCCON;
173 extern __sfr  __at (OSCTUNE_ADDR)                 OSCTUNE;
174 extern __sfr  __at (PR2_ADDR)                     PR2;
175 extern __sfr  __at (SSPADD_ADDR)                  SSPADD;
176 extern __sfr  __at (SSPSTAT_ADDR)                 SSPSTAT;
177 extern __sfr  __at (TXSTA_ADDR)                   TXSTA;
178 extern __sfr  __at (SPBRG_ADDR)                   SPBRG;
179 extern __sfr  __at (ANSEL_ADDR)                   ANSEL;
180 extern __sfr  __at (CMCON_ADDR)                   CMCON;
181 extern __sfr  __at (CVRCON_ADDR)                  CVRCON;
182 extern __sfr  __at (ADRESL_ADDR)                  ADRESL;
183 extern __sfr  __at (ADCON1_ADDR)                  ADCON1;
184
185 extern __sfr  __at (WDTCON_ADDR)                  WDTCON;
186 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
187 extern __sfr  __at (EEADR_ADDR)                   EEADR;
188 extern __sfr  __at (EEDATH_ADDR)                  EEDATH;
189 extern __sfr  __at (EEADRH_ADDR)                  EEADRH;
190
191 extern __sfr  __at (EECON1_ADDR)                  EECON1;
192 extern __sfr  __at (EECON2_ADDR)                  EECON2;
193
194 //----- STATUS Bits --------------------------------------------------------
195
196 //----- INTCON Bits --------------------------------------------------------
197
198 //----- PIR1 Bits ----------------------------------------------------------
199
200 //----- PIR2 Bits ----------------------------------------------------------
201
202 //----- T1CON Bits ---------------------------------------------------------
203
204 //----- T2CON Bits ---------------------------------------------------------
205
206 //----- SSPCON Bits --------------------------------------------------------
207
208 //----- CCP1CON Bits -------------------------------------------------------
209
210 //----- RCSTA Bits ---------------------------------------------------------
211
212 //----- ADCON0 Bits --------------------------------------------------------
213
214 //----- OPTION Bits -----------------------------------------------------
215
216 //----- PIE1 Bits ----------------------------------------------------------
217
218 //----- PIE2 Bits ----------------------------------------------------------
219
220 //----- PCON Bits ----------------------------------------------------------
221
222 //----- OSCCON Bits -------------------------------------------------------
223
224 //----- OSCTUNE Bits -------------------------------------------------------
225
226 //----- SSPSTAT Bits -------------------------------------------------------
227
228 //----- TXSTA Bits ---------------------------------------------------------
229
230 //----- ADCON1 Bits --------------------------------------------------------
231
232 //----- WDTCON Bits --------------------------------------------------------
233
234 //----- CMCON Bits ---------------------------------------------------------
235
236 //----- CVRCON Bits --------------------------------------------------------
237
238 //----- EECON1 Bits --------------------------------------------------------
239
240 //==========================================================================
241 //
242 //       RAM Definition
243 //
244 //==========================================================================
245
246 //         __MAXRAM H'1FF'
247 //         __BADRAM H'07'-H'09', H'1B'-H'1D'
248 //              __BADRAM H'87'-H'89', H'91', H'95'-H'97', H'9A'
249 //         __BADRAM H'107'-H'109'
250 //         __BADRAM H'185', H'187'-H'189', H'18E'-H'18F'
251
252 //==========================================================================
253 //
254 //       Configuration Bits
255 //
256 //==========================================================================
257
258 #define _CONFIG1             0x2007
259 #define _CONFIG2             0x2008
260
261 //Configuration Byte 1 Options
262 #define _CP_ALL              0x1FFF
263 #define _CP_OFF              0x3FFF
264 #define _CCP1_RB0            0x3FFF
265 #define _CCP1_RB3            0x2FFF
266 #define _DEBUG_OFF           0x3FFF
267 #define _DEBUG_ON            0x37FF
268 #define _WRT_PROTECT_OFF     0x3FFF     //No program memory write protection
269 #define _WRT_PROTECT_256     0x3DFF     //First 256 program memory protected
270 #define _WRT_PROTECT_2048    0x3BFF     //First 2048 program memory protected
271 #define _WRT_PROTECT_ALL     0x39FF     //All of program memory protected
272 #define _CPD_ON              0x3EFF
273 #define _CPD_OFF             0x3FFF
274 #define _LVP_ON              0x3FFF
275 #define _LVP_OFF             0x3F7F
276 #define _BODEN_ON            0x3FFF
277 #define _BODEN_OFF           0x3FBF
278 #define _MCLR_ON             0x3FFF
279 #define _MCLR_OFF            0x3FDF
280 #define _PWRTE_OFF           0x3FFF
281 #define _PWRTE_ON            0x3FF7
282 #define _WDT_ON              0x3FFF
283 #define _WDT_OFF             0x3FFB
284 #define _EXTRC_CLKOUT        0x3FFF
285 #define _EXTRC_IO            0x3FFE
286 #define _INTRC_CLKOUT        0x3FFD
287 #define _INTRC_IO            0x3FFC
288 #define _EXTCLK              0x3FEF
289 #define _HS_OSC              0x3FEE
290 #define _XT_OSC              0x3FED
291 #define _LP_OSC              0x3FEC
292
293 //Configuration Byte 2 Options
294 #define _IESO_ON             0x3FFF
295 #define _IESO_OFF            0x3FFD
296 #define _FCMEN_ON            0x3FFF
297 #define _FCMEN_OFF           0x3FFE
298
299
300
301 // To use the Configuration Bits, place the following lines in your source code
302 //  in the following format, and change the configuration value to the desired 
303 //  setting (such as CP_OFF to CP_ALL).  These are currently commented out here
304 //  and each __CONFIG line should have the preceding semicolon removed when
305 //  pasted into your source code.
306
307 //Program Configuration Register 1
308 //              __CONFIG    _CONFIG1, _CP_OFF & _CCP1_RB0 & _DEBUG_OFF & _WRT_PROTECT_OFF & _CPD_OFF & _LVP_OFF & _BODEN_OFF & _MCLR_OFF & _PWRTE_OFF & _WDT_OFF & _HS_OSC
309
310 //Program Configuration Register 2
311 //              __CONFIG    _CONFIG2, _IESO_OFF & _FCMEN_OFF
312
313
314
315 //         LIST
316
317 // ----- ADCON0 bits --------------------
318 typedef union {
319   struct {
320     unsigned char ADON:1;
321     unsigned char :1;
322     unsigned char GO:1;
323     unsigned char CHS0:1;
324     unsigned char CHS1:1;
325     unsigned char CHS2:1;
326     unsigned char ADCS0:1;
327     unsigned char ADCS1:1;
328   };
329   struct {
330     unsigned char :1;
331     unsigned char :1;
332     unsigned char NOT_DONE:1;
333     unsigned char :1;
334     unsigned char :1;
335     unsigned char :1;
336     unsigned char :1;
337     unsigned char :1;
338   };
339   struct {
340     unsigned char :1;
341     unsigned char :1;
342     unsigned char GO_DONE:1;
343     unsigned char :1;
344     unsigned char :1;
345     unsigned char :1;
346     unsigned char :1;
347     unsigned char :1;
348   };
349 } __ADCON0_bits_t;
350 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
351
352 #define ADON                 ADCON0_bits.ADON
353 #define GO                   ADCON0_bits.GO
354 #define NOT_DONE             ADCON0_bits.NOT_DONE
355 #define GO_DONE              ADCON0_bits.GO_DONE
356 #define CHS0                 ADCON0_bits.CHS0
357 #define CHS1                 ADCON0_bits.CHS1
358 #define CHS2                 ADCON0_bits.CHS2
359 #define ADCS0                ADCON0_bits.ADCS0
360 #define ADCS1                ADCON0_bits.ADCS1
361
362 // ----- ADCON1 bits --------------------
363 typedef union {
364   struct {
365     unsigned char :1;
366     unsigned char :1;
367     unsigned char :1;
368     unsigned char :1;
369     unsigned char VCFG0:1;
370     unsigned char VCFG1:1;
371     unsigned char ADCS2:1;
372     unsigned char ADFM:1;
373   };
374 } __ADCON1_bits_t;
375 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
376
377 #define VCFG0                ADCON1_bits.VCFG0
378 #define VCFG1                ADCON1_bits.VCFG1
379 #define ADCS2                ADCON1_bits.ADCS2
380 #define ADFM                 ADCON1_bits.ADFM
381
382 // ----- CCP1CON bits --------------------
383 typedef union {
384   struct {
385     unsigned char CCP1M0:1;
386     unsigned char CCP1M1:1;
387     unsigned char CCP1M2:1;
388     unsigned char CCP1M3:1;
389     unsigned char CCP1Y:1;
390     unsigned char CCP1X:1;
391     unsigned char :1;
392     unsigned char :1;
393   };
394 } __CCP1CON_bits_t;
395 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
396
397 #define CCP1M0               CCP1CON_bits.CCP1M0
398 #define CCP1M1               CCP1CON_bits.CCP1M1
399 #define CCP1M2               CCP1CON_bits.CCP1M2
400 #define CCP1M3               CCP1CON_bits.CCP1M3
401 #define CCP1Y                CCP1CON_bits.CCP1Y
402 #define CCP1X                CCP1CON_bits.CCP1X
403
404 // ----- CMCON bits --------------------
405 typedef union {
406   struct {
407     unsigned char CM0:1;
408     unsigned char CM1:1;
409     unsigned char CM2:1;
410     unsigned char CIS:1;
411     unsigned char C1INV:1;
412     unsigned char C2INV:1;
413     unsigned char C1OUT:1;
414     unsigned char C2OUT:1;
415   };
416 } __CMCON_bits_t;
417 extern volatile __CMCON_bits_t __at(CMCON_ADDR) CMCON_bits;
418
419 #define CM0                  CMCON_bits.CM0
420 #define CM1                  CMCON_bits.CM1
421 #define CM2                  CMCON_bits.CM2
422 #define CIS                  CMCON_bits.CIS
423 #define C1INV                CMCON_bits.C1INV
424 #define C2INV                CMCON_bits.C2INV
425 #define C1OUT                CMCON_bits.C1OUT
426 #define C2OUT                CMCON_bits.C2OUT
427
428 // ----- CVRCON bits --------------------
429 typedef union {
430   struct {
431     unsigned char CVR0:1;
432     unsigned char CVR1:1;
433     unsigned char CVR2:1;
434     unsigned char CVR3:1;
435     unsigned char :1;
436     unsigned char CVRR:1;
437     unsigned char CVROE:1;
438     unsigned char CVREN:1;
439   };
440 } __CVRCON_bits_t;
441 extern volatile __CVRCON_bits_t __at(CVRCON_ADDR) CVRCON_bits;
442
443 #define CVR0                 CVRCON_bits.CVR0
444 #define CVR1                 CVRCON_bits.CVR1
445 #define CVR2                 CVRCON_bits.CVR2
446 #define CVR3                 CVRCON_bits.CVR3
447 #define CVRR                 CVRCON_bits.CVRR
448 #define CVROE                CVRCON_bits.CVROE
449 #define CVREN                CVRCON_bits.CVREN
450
451 // ----- EECON1 bits --------------------
452 typedef union {
453   struct {
454     unsigned char RD:1;
455     unsigned char WR:1;
456     unsigned char WREN:1;
457     unsigned char WRERR:1;
458     unsigned char FREE:1;
459     unsigned char :1;
460     unsigned char :1;
461     unsigned char EEPGD:1;
462   };
463 } __EECON1_bits_t;
464 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
465
466 #define RD                   EECON1_bits.RD
467 #define WR                   EECON1_bits.WR
468 #define WREN                 EECON1_bits.WREN
469 #define WRERR                EECON1_bits.WRERR
470 #define FREE                 EECON1_bits.FREE
471 #define EEPGD                EECON1_bits.EEPGD
472
473 // ----- INTCON bits --------------------
474 typedef union {
475   struct {
476     unsigned char RBIF:1;
477     unsigned char INTF:1;
478     unsigned char TMR0IF:1;
479     unsigned char RBIE:1;
480     unsigned char INTE:1;
481     unsigned char TMR0IE:1;
482     unsigned char PEIE:1;
483     unsigned char GIE:1;
484   };
485 } __INTCON_bits_t;
486 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
487
488 #define RBIF                 INTCON_bits.RBIF
489 #define INTF                 INTCON_bits.INTF
490 #define TMR0IF               INTCON_bits.TMR0IF
491 #define RBIE                 INTCON_bits.RBIE
492 #define INTE                 INTCON_bits.INTE
493 #define TMR0IE               INTCON_bits.TMR0IE
494 #define PEIE                 INTCON_bits.PEIE
495 #define GIE                  INTCON_bits.GIE
496
497 // ----- OPTION_REG bits --------------------
498 typedef union {
499   struct {
500     unsigned char PS0:1;
501     unsigned char PS1:1;
502     unsigned char PS2:1;
503     unsigned char PSA:1;
504     unsigned char T0SE:1;
505     unsigned char T0CS:1;
506     unsigned char INTEDG:1;
507     unsigned char NOT_RBPU:1;
508   };
509 } __OPTION_REG_bits_t;
510 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
511
512 #define PS0                  OPTION_REG_bits.PS0
513 #define PS1                  OPTION_REG_bits.PS1
514 #define PS2                  OPTION_REG_bits.PS2
515 #define PSA                  OPTION_REG_bits.PSA
516 #define T0SE                 OPTION_REG_bits.T0SE
517 #define T0CS                 OPTION_REG_bits.T0CS
518 #define INTEDG               OPTION_REG_bits.INTEDG
519 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
520
521 // ----- OSCCON bits --------------------
522 typedef union {
523   struct {
524     unsigned char SCS0:1;
525     unsigned char SCS1:1;
526     unsigned char IOFS:1;
527     unsigned char OSTS:1;
528     unsigned char IRCF0:1;
529     unsigned char IRCF1:1;
530     unsigned char IRCF2:1;
531     unsigned char :1;
532   };
533 } __OSCCON_bits_t;
534 extern volatile __OSCCON_bits_t __at(OSCCON_ADDR) OSCCON_bits;
535
536 #define SCS0                 OSCCON_bits.SCS0
537 #define SCS1                 OSCCON_bits.SCS1
538 #define IOFS                 OSCCON_bits.IOFS
539 #define OSTS                 OSCCON_bits.OSTS
540 #define IRCF0                OSCCON_bits.IRCF0
541 #define IRCF1                OSCCON_bits.IRCF1
542 #define IRCF2                OSCCON_bits.IRCF2
543
544 // ----- OSCTUNE bits --------------------
545 typedef union {
546   struct {
547     unsigned char TUN0:1;
548     unsigned char TUN1:1;
549     unsigned char TUN2:1;
550     unsigned char TUN3:1;
551     unsigned char TUN4:1;
552     unsigned char TUN5:1;
553     unsigned char :1;
554     unsigned char :1;
555   };
556 } __OSCTUNE_bits_t;
557 extern volatile __OSCTUNE_bits_t __at(OSCTUNE_ADDR) OSCTUNE_bits;
558
559 #define TUN0                 OSCTUNE_bits.TUN0
560 #define TUN1                 OSCTUNE_bits.TUN1
561 #define TUN2                 OSCTUNE_bits.TUN2
562 #define TUN3                 OSCTUNE_bits.TUN3
563 #define TUN4                 OSCTUNE_bits.TUN4
564 #define TUN5                 OSCTUNE_bits.TUN5
565
566 // ----- PCON bits --------------------
567 typedef union {
568   struct {
569     unsigned char NOT_BO:1;
570     unsigned char NOT_POR:1;
571     unsigned char :1;
572     unsigned char :1;
573     unsigned char :1;
574     unsigned char :1;
575     unsigned char :1;
576     unsigned char :1;
577   };
578   struct {
579     unsigned char NOT_BOR:1;
580     unsigned char :1;
581     unsigned char :1;
582     unsigned char :1;
583     unsigned char :1;
584     unsigned char :1;
585     unsigned char :1;
586     unsigned char :1;
587   };
588 } __PCON_bits_t;
589 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
590
591 #define NOT_BO               PCON_bits.NOT_BO
592 #define NOT_BOR              PCON_bits.NOT_BOR
593 #define NOT_POR              PCON_bits.NOT_POR
594
595 // ----- PIE1 bits --------------------
596 typedef union {
597   struct {
598     unsigned char TMR1IE:1;
599     unsigned char TMR2IE:1;
600     unsigned char CCP1IE:1;
601     unsigned char SSPIE:1;
602     unsigned char TXIE:1;
603     unsigned char RCIE:1;
604     unsigned char ADIE:1;
605     unsigned char :1;
606   };
607 } __PIE1_bits_t;
608 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
609
610 #define TMR1IE               PIE1_bits.TMR1IE
611 #define TMR2IE               PIE1_bits.TMR2IE
612 #define CCP1IE               PIE1_bits.CCP1IE
613 #define SSPIE                PIE1_bits.SSPIE
614 #define TXIE                 PIE1_bits.TXIE
615 #define RCIE                 PIE1_bits.RCIE
616 #define ADIE                 PIE1_bits.ADIE
617
618 // ----- PIE2 bits --------------------
619 typedef union {
620   struct {
621     unsigned char :1;
622     unsigned char :1;
623     unsigned char :1;
624     unsigned char :1;
625     unsigned char EEIE:1;
626     unsigned char :1;
627     unsigned char CMIE:1;
628     unsigned char OSFIE:1;
629   };
630 } __PIE2_bits_t;
631 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
632
633 #define EEIE                 PIE2_bits.EEIE
634 #define CMIE                 PIE2_bits.CMIE
635 #define OSFIE                PIE2_bits.OSFIE
636
637 // ----- PIR1 bits --------------------
638 typedef union {
639   struct {
640     unsigned char TMR1IF:1;
641     unsigned char TMR2IF:1;
642     unsigned char CCP1IF:1;
643     unsigned char SSPIF:1;
644     unsigned char TXIF:1;
645     unsigned char RCIF:1;
646     unsigned char ADIF:1;
647     unsigned char :1;
648   };
649 } __PIR1_bits_t;
650 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
651
652 #define TMR1IF               PIR1_bits.TMR1IF
653 #define TMR2IF               PIR1_bits.TMR2IF
654 #define CCP1IF               PIR1_bits.CCP1IF
655 #define SSPIF                PIR1_bits.SSPIF
656 #define TXIF                 PIR1_bits.TXIF
657 #define RCIF                 PIR1_bits.RCIF
658 #define ADIF                 PIR1_bits.ADIF
659
660 // ----- PIR2 bits --------------------
661 typedef union {
662   struct {
663     unsigned char :1;
664     unsigned char :1;
665     unsigned char :1;
666     unsigned char :1;
667     unsigned char EEIF:1;
668     unsigned char :1;
669     unsigned char CMIF:1;
670     unsigned char OSFIF:1;
671   };
672 } __PIR2_bits_t;
673 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
674
675 #define EEIF                 PIR2_bits.EEIF
676 #define CMIF                 PIR2_bits.CMIF
677 #define OSFIF                PIR2_bits.OSFIF
678
679 // ----- RCSTA bits --------------------
680 typedef union {
681   struct {
682     unsigned char RX9D:1;
683     unsigned char OERR:1;
684     unsigned char FERR:1;
685     unsigned char ADDEN:1;
686     unsigned char CREN:1;
687     unsigned char SREN:1;
688     unsigned char RX9:1;
689     unsigned char SPEN:1;
690   };
691   struct {
692     unsigned char RCD8:1;
693     unsigned char :1;
694     unsigned char :1;
695     unsigned char :1;
696     unsigned char :1;
697     unsigned char :1;
698     unsigned char RC9:1;
699     unsigned char :1;
700   };
701   struct {
702     unsigned char :1;
703     unsigned char :1;
704     unsigned char :1;
705     unsigned char :1;
706     unsigned char :1;
707     unsigned char :1;
708     unsigned char NOT_RC8:1;
709     unsigned char :1;
710   };
711   struct {
712     unsigned char :1;
713     unsigned char :1;
714     unsigned char :1;
715     unsigned char :1;
716     unsigned char :1;
717     unsigned char :1;
718     unsigned char RC8_9:1;
719     unsigned char :1;
720   };
721 } __RCSTA_bits_t;
722 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
723
724 #define RX9D                 RCSTA_bits.RX9D
725 #define RCD8                 RCSTA_bits.RCD8
726 #define OERR                 RCSTA_bits.OERR
727 #define FERR                 RCSTA_bits.FERR
728 #define ADDEN                RCSTA_bits.ADDEN
729 #define CREN                 RCSTA_bits.CREN
730 #define SREN                 RCSTA_bits.SREN
731 #define RX9                  RCSTA_bits.RX9
732 #define RC9                  RCSTA_bits.RC9
733 #define NOT_RC8              RCSTA_bits.NOT_RC8
734 #define RC8_9                RCSTA_bits.RC8_9
735 #define SPEN                 RCSTA_bits.SPEN
736
737 // ----- SSPCON bits --------------------
738 typedef union {
739   struct {
740     unsigned char SSPM0:1;
741     unsigned char SSPM1:1;
742     unsigned char SSPM2:1;
743     unsigned char SSPM3:1;
744     unsigned char CKP:1;
745     unsigned char SSPEN:1;
746     unsigned char SSPOV:1;
747     unsigned char WCOL:1;
748   };
749 } __SSPCON_bits_t;
750 extern volatile __SSPCON_bits_t __at(SSPCON_ADDR) SSPCON_bits;
751
752 #define SSPM0                SSPCON_bits.SSPM0
753 #define SSPM1                SSPCON_bits.SSPM1
754 #define SSPM2                SSPCON_bits.SSPM2
755 #define SSPM3                SSPCON_bits.SSPM3
756 #define CKP                  SSPCON_bits.CKP
757 #define SSPEN                SSPCON_bits.SSPEN
758 #define SSPOV                SSPCON_bits.SSPOV
759 #define WCOL                 SSPCON_bits.WCOL
760
761 // ----- SSPSTAT bits --------------------
762 typedef union {
763   struct {
764     unsigned char BF:1;
765     unsigned char UA:1;
766     unsigned char R:1;
767     unsigned char S:1;
768     unsigned char P:1;
769     unsigned char D:1;
770     unsigned char CKE:1;
771     unsigned char SMP:1;
772   };
773   struct {
774     unsigned char :1;
775     unsigned char :1;
776     unsigned char I2C_READ:1;
777     unsigned char I2C_START:1;
778     unsigned char I2C_STOP:1;
779     unsigned char I2C_DATA:1;
780     unsigned char :1;
781     unsigned char :1;
782   };
783   struct {
784     unsigned char :1;
785     unsigned char :1;
786     unsigned char NOT_W:1;
787     unsigned char :1;
788     unsigned char :1;
789     unsigned char NOT_A:1;
790     unsigned char :1;
791     unsigned char :1;
792   };
793   struct {
794     unsigned char :1;
795     unsigned char :1;
796     unsigned char NOT_WRITE:1;
797     unsigned char :1;
798     unsigned char :1;
799     unsigned char NOT_ADDRESS:1;
800     unsigned char :1;
801     unsigned char :1;
802   };
803   struct {
804     unsigned char :1;
805     unsigned char :1;
806     unsigned char R_W:1;
807     unsigned char :1;
808     unsigned char :1;
809     unsigned char D_A:1;
810     unsigned char :1;
811     unsigned char :1;
812   };
813   struct {
814     unsigned char :1;
815     unsigned char :1;
816     unsigned char READ_WRITE:1;
817     unsigned char :1;
818     unsigned char :1;
819     unsigned char DATA_ADDRESS:1;
820     unsigned char :1;
821     unsigned char :1;
822   };
823 } __SSPSTAT_bits_t;
824 extern volatile __SSPSTAT_bits_t __at(SSPSTAT_ADDR) SSPSTAT_bits;
825
826 #define BF                   SSPSTAT_bits.BF
827 #define UA                   SSPSTAT_bits.UA
828 #define R                    SSPSTAT_bits.R
829 #define I2C_READ             SSPSTAT_bits.I2C_READ
830 #define NOT_W                SSPSTAT_bits.NOT_W
831 #define NOT_WRITE            SSPSTAT_bits.NOT_WRITE
832 #define R_W                  SSPSTAT_bits.R_W
833 #define READ_WRITE           SSPSTAT_bits.READ_WRITE
834 #define S                    SSPSTAT_bits.S
835 #define I2C_START            SSPSTAT_bits.I2C_START
836 #define P                    SSPSTAT_bits.P
837 #define I2C_STOP             SSPSTAT_bits.I2C_STOP
838 #define D                    SSPSTAT_bits.D
839 #define I2C_DATA             SSPSTAT_bits.I2C_DATA
840 #define NOT_A                SSPSTAT_bits.NOT_A
841 #define NOT_ADDRESS          SSPSTAT_bits.NOT_ADDRESS
842 #define D_A                  SSPSTAT_bits.D_A
843 #define DATA_ADDRESS         SSPSTAT_bits.DATA_ADDRESS
844 #define CKE                  SSPSTAT_bits.CKE
845 #define SMP                  SSPSTAT_bits.SMP
846
847 // ----- STATUS bits --------------------
848 typedef union {
849   struct {
850     unsigned char C:1;
851     unsigned char DC:1;
852     unsigned char Z:1;
853     unsigned char NOT_PD:1;
854     unsigned char NOT_TO:1;
855     unsigned char RP0:1;
856     unsigned char RP1:1;
857     unsigned char IRP:1;
858   };
859 } __STATUS_bits_t;
860 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
861
862 #define C                    STATUS_bits.C
863 #define DC                   STATUS_bits.DC
864 #define Z                    STATUS_bits.Z
865 #define NOT_PD               STATUS_bits.NOT_PD
866 #define NOT_TO               STATUS_bits.NOT_TO
867 #define RP0                  STATUS_bits.RP0
868 #define RP1                  STATUS_bits.RP1
869 #define IRP                  STATUS_bits.IRP
870
871 // ----- T1CON bits --------------------
872 typedef union {
873   struct {
874     unsigned char TMR1ON:1;
875     unsigned char TMR1CS:1;
876     unsigned char NOT_T1SYNC:1;
877     unsigned char T1OSCEN:1;
878     unsigned char T1CKPS0:1;
879     unsigned char T1CKPS1:1;
880     unsigned char T1RUN:1;
881     unsigned char :1;
882   };
883   struct {
884     unsigned char :1;
885     unsigned char :1;
886     unsigned char T1INSYNC:1;
887     unsigned char :1;
888     unsigned char :1;
889     unsigned char :1;
890     unsigned char :1;
891     unsigned char :1;
892   };
893 } __T1CON_bits_t;
894 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
895
896 #define TMR1ON               T1CON_bits.TMR1ON
897 #define TMR1CS               T1CON_bits.TMR1CS
898 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
899 #define T1INSYNC             T1CON_bits.T1INSYNC
900 #define T1OSCEN              T1CON_bits.T1OSCEN
901 #define T1CKPS0              T1CON_bits.T1CKPS0
902 #define T1CKPS1              T1CON_bits.T1CKPS1
903 #define T1RUN                T1CON_bits.T1RUN
904
905 // ----- T2CON bits --------------------
906 typedef union {
907   struct {
908     unsigned char T2CKPS0:1;
909     unsigned char T2CKPS1:1;
910     unsigned char TMR2ON:1;
911     unsigned char TOUTPS0:1;
912     unsigned char TOUTPS1:1;
913     unsigned char TOUTPS2:1;
914     unsigned char TOUTPS3:1;
915     unsigned char :1;
916   };
917 } __T2CON_bits_t;
918 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
919
920 #define T2CKPS0              T2CON_bits.T2CKPS0
921 #define T2CKPS1              T2CON_bits.T2CKPS1
922 #define TMR2ON               T2CON_bits.TMR2ON
923 #define TOUTPS0              T2CON_bits.TOUTPS0
924 #define TOUTPS1              T2CON_bits.TOUTPS1
925 #define TOUTPS2              T2CON_bits.TOUTPS2
926 #define TOUTPS3              T2CON_bits.TOUTPS3
927
928 // ----- TXSTA bits --------------------
929 typedef union {
930   struct {
931     unsigned char TX9D:1;
932     unsigned char TRMT:1;
933     unsigned char BRGH:1;
934     unsigned char :1;
935     unsigned char SYNC:1;
936     unsigned char TXEN:1;
937     unsigned char TX9:1;
938     unsigned char CSRC:1;
939   };
940   struct {
941     unsigned char TXD8:1;
942     unsigned char :1;
943     unsigned char :1;
944     unsigned char :1;
945     unsigned char :1;
946     unsigned char :1;
947     unsigned char NOT_TX8:1;
948     unsigned char :1;
949   };
950   struct {
951     unsigned char :1;
952     unsigned char :1;
953     unsigned char :1;
954     unsigned char :1;
955     unsigned char :1;
956     unsigned char :1;
957     unsigned char TX8_9:1;
958     unsigned char :1;
959   };
960 } __TXSTA_bits_t;
961 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
962
963 #define TX9D                 TXSTA_bits.TX9D
964 #define TXD8                 TXSTA_bits.TXD8
965 #define TRMT                 TXSTA_bits.TRMT
966 #define BRGH                 TXSTA_bits.BRGH
967 #define SYNC                 TXSTA_bits.SYNC
968 #define TXEN                 TXSTA_bits.TXEN
969 #define TX9                  TXSTA_bits.TX9
970 #define NOT_TX8              TXSTA_bits.NOT_TX8
971 #define TX8_9                TXSTA_bits.TX8_9
972 #define CSRC                 TXSTA_bits.CSRC
973
974 // ----- WDTCON bits --------------------
975 typedef union {
976   struct {
977     unsigned char SWDTEN:1;
978     unsigned char WDTPS0:1;
979     unsigned char WDTPS1:1;
980     unsigned char WDTPS2:1;
981     unsigned char WDTPS3:1;
982     unsigned char :1;
983     unsigned char :1;
984     unsigned char :1;
985   };
986   struct {
987     unsigned char SWDTE:1;
988     unsigned char :1;
989     unsigned char :1;
990     unsigned char :1;
991     unsigned char :1;
992     unsigned char :1;
993     unsigned char :1;
994     unsigned char :1;
995   };
996 } __WDTCON_bits_t;
997 extern volatile __WDTCON_bits_t __at(WDTCON_ADDR) WDTCON_bits;
998
999 #define SWDTEN               WDTCON_bits.SWDTEN
1000 #define SWDTE                WDTCON_bits.SWDTE
1001 #define WDTPS0               WDTCON_bits.WDTPS0
1002 #define WDTPS1               WDTCON_bits.WDTPS1
1003 #define WDTPS2               WDTCON_bits.WDTPS2
1004 #define WDTPS3               WDTCON_bits.WDTPS3
1005
1006 #endif