d967feda8aa7bdde1c7eb943174ebf4411d67469
[fw/sdcc] / device / include / pic / pic16f877.h
1 //
2 // Register Declarations for Microchip 16F877 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F877_H
23 #define P16F877_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PORTC_ADDR      0x0007
36 #define PORTD_ADDR      0x0008
37 #define PORTE_ADDR      0x0009
38 #define PCLATH_ADDR     0x000A
39 #define INTCON_ADDR     0x000B
40 #define PIR1_ADDR       0x000C
41 #define PIR2_ADDR       0x000D
42 #define TMR1L_ADDR      0x000E
43 #define TMR1H_ADDR      0x000F
44 #define T1CON_ADDR      0x0010
45 #define TMR2_ADDR       0x0011
46 #define T2CON_ADDR      0x0012
47 #define SSPBUF_ADDR     0x0013
48 #define SSPCON_ADDR     0x0014
49 #define CCPR1L_ADDR     0x0015
50 #define CCPR1H_ADDR     0x0016
51 #define CCP1CON_ADDR    0x0017
52 #define RCSTA_ADDR      0x0018
53 #define TXREG_ADDR      0x0019
54 #define RCREG_ADDR      0x001A
55 #define CCPR2L_ADDR     0x001B
56 #define CCPR2H_ADDR     0x001C
57 #define CCP2CON_ADDR    0x001D
58 #define ADRESH_ADDR     0x001E
59 #define ADCON0_ADDR     0x001F
60 #define OPTION_REG_ADDR 0x0081
61 #define TRISA_ADDR      0x0085
62 #define TRISB_ADDR      0x0086
63 #define TRISC_ADDR      0x0087
64 #define TRISD_ADDR      0x0088
65 #define TRISE_ADDR      0x0089
66 #define PIE1_ADDR       0x008C
67 #define PIE2_ADDR       0x008D
68 #define PCON_ADDR       0x008E
69 #define SSPCON2_ADDR    0x0091
70 #define PR2_ADDR        0x0092
71 #define SSPADD_ADDR     0x0093
72 #define SSPSTAT_ADDR    0x0094
73 #define TXSTA_ADDR      0x0098
74 #define SPBRG_ADDR      0x0099
75 #define ADRESL_ADDR     0x009E
76 #define ADCON1_ADDR     0x009F
77 #define EEDATA_ADDR     0x010C
78 #define EEADR_ADDR      0x010D
79 #define EEDATH_ADDR     0x010E
80 #define EEADRH_ADDR     0x010F
81 #define EECON1_ADDR     0x018C
82 #define EECON2_ADDR     0x018D
83
84 //
85 // Memory organization.
86 //
87
88
89
90 //         LIST
91 // P16F877.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
92 //         NOLIST
93
94 // This header file defines configurations, registers, and other useful bits of
95 // information for the PIC16F877 microcontroller.  These names are taken to match 
96 // the data sheets as closely as possible.  
97
98 // Note that the processor must be selected before this file is 
99 // included.  The processor may be selected the following ways:
100
101 //       1. Command line switch:
102 //               C:\ MPASM MYFILE.ASM /PIC16F877
103 //       2. LIST directive in the source file
104 //               LIST   P=PIC16F877
105 //       3. Processor Type entry in the MPASM full-screen interface
106
107 //==========================================================================
108 //
109 //       Revision History
110 //
111 //==========================================================================
112
113 //Rev:   Date:    Reason:
114
115 //1.12   01/12/00 Changed some bit names, a register name, configuration bits
116 //                 to match datasheet (DS30292B)
117 //1.00   08/07/98 Initial Release
118
119 //==========================================================================
120 //
121 //       Verify Processor
122 //
123 //==========================================================================
124
125 //        IFNDEF __16F877
126 //            MESSG "Processor-header file mismatch.  Verify selected processor."
127 //         ENDIF
128
129 //==========================================================================
130 //
131 //       Register Definitions
132 //
133 //==========================================================================
134
135 #define W                    0x0000
136 #define F                    0x0001
137
138 //----- Register Files------------------------------------------------------
139
140 extern __data __at (INDF_ADDR) volatile char      INDF;
141 extern __sfr  __at (TMR0_ADDR)                    TMR0;
142 extern __data __at (PCL_ADDR) volatile char       PCL;
143 extern __sfr  __at (STATUS_ADDR)                  STATUS;
144 extern __sfr  __at (FSR_ADDR)                     FSR;
145 extern __sfr  __at (PORTA_ADDR)                   PORTA;
146 extern __sfr  __at (PORTB_ADDR)                   PORTB;
147 extern __sfr  __at (PORTC_ADDR)                   PORTC;
148 extern __sfr  __at (PORTD_ADDR)                   PORTD;
149 extern __sfr  __at (PORTE_ADDR)                   PORTE;
150 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
151 extern __sfr  __at (INTCON_ADDR)                  INTCON;
152 extern __sfr  __at (PIR1_ADDR)                    PIR1;
153 extern __sfr  __at (PIR2_ADDR)                    PIR2;
154 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;
155 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;
156 extern __sfr  __at (T1CON_ADDR)                   T1CON;
157 extern __sfr  __at (TMR2_ADDR)                    TMR2;
158 extern __sfr  __at (T2CON_ADDR)                   T2CON;
159 extern __sfr  __at (SSPBUF_ADDR)                  SSPBUF;
160 extern __sfr  __at (SSPCON_ADDR)                  SSPCON;
161 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
162 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
163 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
164 extern __sfr  __at (RCSTA_ADDR)                   RCSTA;
165 extern __sfr  __at (TXREG_ADDR)                   TXREG;
166 extern __sfr  __at (RCREG_ADDR)                   RCREG;
167 extern __sfr  __at (CCPR2L_ADDR)                  CCPR2L;
168 extern __sfr  __at (CCPR2H_ADDR)                  CCPR2H;
169 extern __sfr  __at (CCP2CON_ADDR)                 CCP2CON;
170 extern __sfr  __at (ADRESH_ADDR)                  ADRESH;
171 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;
172
173 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
174 extern __sfr  __at (TRISA_ADDR)                   TRISA;
175 extern __sfr  __at (TRISB_ADDR)                   TRISB;
176 extern __sfr  __at (TRISC_ADDR)                   TRISC;
177 extern __sfr  __at (TRISD_ADDR)                   TRISD;
178 extern __sfr  __at (TRISE_ADDR)                   TRISE;
179 extern __sfr  __at (PIE1_ADDR)                    PIE1;
180 extern __sfr  __at (PIE2_ADDR)                    PIE2;
181 extern __sfr  __at (PCON_ADDR)                    PCON;
182 extern __sfr  __at (SSPCON2_ADDR)                 SSPCON2;
183 extern __sfr  __at (PR2_ADDR)                     PR2;
184 extern __sfr  __at (SSPADD_ADDR)                  SSPADD;
185 extern __sfr  __at (SSPSTAT_ADDR)                 SSPSTAT;
186 extern __sfr  __at (TXSTA_ADDR)                   TXSTA;
187 extern __sfr  __at (SPBRG_ADDR)                   SPBRG;
188 extern __sfr  __at (ADRESL_ADDR)                  ADRESL;
189 extern __sfr  __at (ADCON1_ADDR)                  ADCON1;
190
191 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
192 extern __sfr  __at (EEADR_ADDR)                   EEADR;
193 extern __sfr  __at (EEDATH_ADDR)                  EEDATH;
194 extern __sfr  __at (EEADRH_ADDR)                  EEADRH;
195
196 extern __sfr  __at (EECON1_ADDR)                  EECON1;
197 extern __sfr  __at (EECON2_ADDR)                  EECON2;
198
199 //----- STATUS Bits --------------------------------------------------------
200
201
202 //----- INTCON Bits --------------------------------------------------------
203
204
205 //----- PIR1 Bits ----------------------------------------------------------
206
207
208 //----- PIR2 Bits ----------------------------------------------------------
209
210
211 //----- T1CON Bits ---------------------------------------------------------
212
213
214 //----- T2CON Bits ---------------------------------------------------------
215
216
217 //----- SSPCON Bits --------------------------------------------------------
218
219
220 //----- CCP1CON Bits -------------------------------------------------------
221
222
223 //----- RCSTA Bits ---------------------------------------------------------
224
225
226 //----- CCP2CON Bits -------------------------------------------------------
227
228
229 //----- ADCON0 Bits --------------------------------------------------------
230
231
232 //----- OPTION Bits -----------------------------------------------------
233
234
235 //----- TRISE Bits ---------------------------------------------------------
236
237
238 //----- PIE1 Bits ----------------------------------------------------------
239
240
241 //----- PIE2 Bits ----------------------------------------------------------
242
243
244 //----- PCON Bits ----------------------------------------------------------
245
246
247 //----- SSPCON2 Bits --------------------------------------------------------
248
249
250 //----- SSPSTAT Bits -------------------------------------------------------
251
252
253 //----- TXSTA Bits ---------------------------------------------------------
254
255
256 //----- ADCON1 Bits --------------------------------------------------------
257
258
259 //----- EECON1 Bits --------------------------------------------------------
260
261
262 //==========================================================================
263 //
264 //       RAM Definition
265 //
266 //==========================================================================
267
268 //         __MAXRAM H'1FF'
269 //         __BADRAM H'8F'-H'90', H'95'-H'97', H'9A'-H'9D'
270 //         __BADRAM H'105', H'107'-H'109'
271 //         __BADRAM H'185', H'187'-H'189', H'18E'-H'18F'
272
273 //==========================================================================
274 //
275 //       Configuration Bits
276 //
277 //==========================================================================
278
279 #define _CP_ALL              0x0FCF
280 #define _CP_HALF             0x1FDF
281 #define _CP_UPPER_256        0x2FEF
282 #define _CP_OFF              0x3FFF
283 #define _DEBUG_ON            0x37FF
284 #define _DEBUG_OFF           0x3FFF
285 #define _WRT_ENABLE_ON       0x3FFF
286 #define _WRT_ENABLE_OFF      0x3DFF
287 #define _CPD_ON              0x3EFF
288 #define _CPD_OFF             0x3FFF
289 #define _LVP_ON              0x3FFF
290 #define _LVP_OFF             0x3F7F
291 #define _BODEN_ON            0x3FFF
292 #define _BODEN_OFF           0x3FBF
293 #define _PWRTE_OFF           0x3FFF
294 #define _PWRTE_ON            0x3FF7
295 #define _WDT_ON              0x3FFF
296 #define _WDT_OFF             0x3FFB
297 #define _LP_OSC              0x3FFC
298 #define _XT_OSC              0x3FFD
299 #define _HS_OSC              0x3FFE
300 #define _RC_OSC              0x3FFF
301
302 //         LIST
303
304 // ----- ADCON0 bits --------------------
305 typedef union {
306   struct {
307     unsigned char ADON:1;
308     unsigned char :1;
309     unsigned char GO:1;
310     unsigned char CHS0:1;
311     unsigned char CHS1:1;
312     unsigned char CHS2:1;
313     unsigned char ADCS0:1;
314     unsigned char ADCS1:1;
315   };
316   struct {
317     unsigned char :1;
318     unsigned char :1;
319     unsigned char NOT_DONE:1;
320     unsigned char :1;
321     unsigned char :1;
322     unsigned char :1;
323     unsigned char :1;
324     unsigned char :1;
325   };
326   struct {
327     unsigned char :1;
328     unsigned char :1;
329     unsigned char GO_DONE:1;
330     unsigned char :1;
331     unsigned char :1;
332     unsigned char :1;
333     unsigned char :1;
334     unsigned char :1;
335   };
336 } __ADCON0_bits_t;
337 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
338
339 #define ADON                 ADCON0_bits.ADON
340 #define GO                   ADCON0_bits.GO
341 #define NOT_DONE             ADCON0_bits.NOT_DONE
342 #define GO_DONE              ADCON0_bits.GO_DONE
343 #define CHS0                 ADCON0_bits.CHS0
344 #define CHS1                 ADCON0_bits.CHS1
345 #define CHS2                 ADCON0_bits.CHS2
346 #define ADCS0                ADCON0_bits.ADCS0
347 #define ADCS1                ADCON0_bits.ADCS1
348
349 // ----- ADCON1 bits --------------------
350 typedef union {
351   struct {
352     unsigned char PCFG0:1;
353     unsigned char PCFG1:1;
354     unsigned char PCFG2:1;
355     unsigned char PCFG3:1;
356     unsigned char :1;
357     unsigned char :1;
358     unsigned char :1;
359     unsigned char ADFM:1;
360   };
361 } __ADCON1_bits_t;
362 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
363
364 #define PCFG0                ADCON1_bits.PCFG0
365 #define PCFG1                ADCON1_bits.PCFG1
366 #define PCFG2                ADCON1_bits.PCFG2
367 #define PCFG3                ADCON1_bits.PCFG3
368 #define ADFM                 ADCON1_bits.ADFM
369
370 // ----- CCP1CON bits --------------------
371 typedef union {
372   struct {
373     unsigned char CCP1M0:1;
374     unsigned char CCP1M1:1;
375     unsigned char CCP1M2:1;
376     unsigned char CCP1M3:1;
377     unsigned char CCP1Y:1;
378     unsigned char CCP1X:1;
379     unsigned char :1;
380     unsigned char :1;
381   };
382 } __CCP1CON_bits_t;
383 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
384
385 #define CCP1M0               CCP1CON_bits.CCP1M0
386 #define CCP1M1               CCP1CON_bits.CCP1M1
387 #define CCP1M2               CCP1CON_bits.CCP1M2
388 #define CCP1M3               CCP1CON_bits.CCP1M3
389 #define CCP1Y                CCP1CON_bits.CCP1Y
390 #define CCP1X                CCP1CON_bits.CCP1X
391
392 // ----- CCP2CON bits --------------------
393 typedef union {
394   struct {
395     unsigned char CCP2M0:1;
396     unsigned char CCP2M1:1;
397     unsigned char CCP2M2:1;
398     unsigned char CCP2M3:1;
399     unsigned char CCP2Y:1;
400     unsigned char CCP2X:1;
401     unsigned char :1;
402     unsigned char :1;
403   };
404 } __CCP2CON_bits_t;
405 extern volatile __CCP2CON_bits_t __at(CCP2CON_ADDR) CCP2CON_bits;
406
407 #define CCP2M0               CCP2CON_bits.CCP2M0
408 #define CCP2M1               CCP2CON_bits.CCP2M1
409 #define CCP2M2               CCP2CON_bits.CCP2M2
410 #define CCP2M3               CCP2CON_bits.CCP2M3
411 #define CCP2Y                CCP2CON_bits.CCP2Y
412 #define CCP2X                CCP2CON_bits.CCP2X
413
414 // ----- EECON1 bits --------------------
415 typedef union {
416   struct {
417     unsigned char RD:1;
418     unsigned char WR:1;
419     unsigned char WREN:1;
420     unsigned char WRERR:1;
421     unsigned char :1;
422     unsigned char :1;
423     unsigned char :1;
424     unsigned char EEPGD:1;
425   };
426 } __EECON1_bits_t;
427 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
428
429 #define RD                   EECON1_bits.RD
430 #define WR                   EECON1_bits.WR
431 #define WREN                 EECON1_bits.WREN
432 #define WRERR                EECON1_bits.WRERR
433 #define EEPGD                EECON1_bits.EEPGD
434
435 // ----- INTCON bits --------------------
436 typedef union {
437   struct {
438     unsigned char RBIF:1;
439     unsigned char INTF:1;
440     unsigned char T0IF:1;
441     unsigned char RBIE:1;
442     unsigned char INTE:1;
443     unsigned char T0IE:1;
444     unsigned char PEIE:1;
445     unsigned char GIE:1;
446   };
447 } __INTCON_bits_t;
448 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
449
450 #define RBIF                 INTCON_bits.RBIF
451 #define INTF                 INTCON_bits.INTF
452 #define T0IF                 INTCON_bits.T0IF
453 #define RBIE                 INTCON_bits.RBIE
454 #define INTE                 INTCON_bits.INTE
455 #define T0IE                 INTCON_bits.T0IE
456 #define PEIE                 INTCON_bits.PEIE
457 #define GIE                  INTCON_bits.GIE
458
459 // ----- OPTION_REG bits --------------------
460 typedef union {
461   struct {
462     unsigned char PS0:1;
463     unsigned char PS1:1;
464     unsigned char PS2:1;
465     unsigned char PSA:1;
466     unsigned char T0SE:1;
467     unsigned char T0CS:1;
468     unsigned char INTEDG:1;
469     unsigned char NOT_RBPU:1;
470   };
471 } __OPTION_REG_bits_t;
472 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
473
474 #define PS0                  OPTION_REG_bits.PS0
475 #define PS1                  OPTION_REG_bits.PS1
476 #define PS2                  OPTION_REG_bits.PS2
477 #define PSA                  OPTION_REG_bits.PSA
478 #define T0SE                 OPTION_REG_bits.T0SE
479 #define T0CS                 OPTION_REG_bits.T0CS
480 #define INTEDG               OPTION_REG_bits.INTEDG
481 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
482
483 // ----- PCON bits --------------------
484 typedef union {
485   struct {
486     unsigned char NOT_BO:1;
487     unsigned char NOT_POR:1;
488     unsigned char :1;
489     unsigned char :1;
490     unsigned char :1;
491     unsigned char :1;
492     unsigned char :1;
493     unsigned char :1;
494   };
495   struct {
496     unsigned char NOT_BOR:1;
497     unsigned char :1;
498     unsigned char :1;
499     unsigned char :1;
500     unsigned char :1;
501     unsigned char :1;
502     unsigned char :1;
503     unsigned char :1;
504   };
505 } __PCON_bits_t;
506 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
507
508 #define NOT_BO               PCON_bits.NOT_BO
509 #define NOT_BOR              PCON_bits.NOT_BOR
510 #define NOT_POR              PCON_bits.NOT_POR
511
512 // ----- PIE1 bits --------------------
513 typedef union {
514   struct {
515     unsigned char TMR1IE:1;
516     unsigned char TMR2IE:1;
517     unsigned char CCP1IE:1;
518     unsigned char SSPIE:1;
519     unsigned char TXIE:1;
520     unsigned char RCIE:1;
521     unsigned char ADIE:1;
522     unsigned char PSPIE:1;
523   };
524 } __PIE1_bits_t;
525 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
526
527 #define TMR1IE               PIE1_bits.TMR1IE
528 #define TMR2IE               PIE1_bits.TMR2IE
529 #define CCP1IE               PIE1_bits.CCP1IE
530 #define SSPIE                PIE1_bits.SSPIE
531 #define TXIE                 PIE1_bits.TXIE
532 #define RCIE                 PIE1_bits.RCIE
533 #define ADIE                 PIE1_bits.ADIE
534 #define PSPIE                PIE1_bits.PSPIE
535
536 // ----- PIE2 bits --------------------
537 typedef union {
538   struct {
539     unsigned char CCP2IE:1;
540     unsigned char :1;
541     unsigned char :1;
542     unsigned char BCLIE:1;
543     unsigned char EEIE:1;
544     unsigned char :1;
545     unsigned char :1;
546     unsigned char :1;
547   };
548 } __PIE2_bits_t;
549 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
550
551 #define CCP2IE               PIE2_bits.CCP2IE
552 #define BCLIE                PIE2_bits.BCLIE
553 #define EEIE                 PIE2_bits.EEIE
554
555 // ----- PIR1 bits --------------------
556 typedef union {
557   struct {
558     unsigned char TMR1IF:1;
559     unsigned char TMR2IF:1;
560     unsigned char CCP1IF:1;
561     unsigned char SSPIF:1;
562     unsigned char TXIF:1;
563     unsigned char RCIF:1;
564     unsigned char ADIF:1;
565     unsigned char PSPIF:1;
566   };
567 } __PIR1_bits_t;
568 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
569
570 #define TMR1IF               PIR1_bits.TMR1IF
571 #define TMR2IF               PIR1_bits.TMR2IF
572 #define CCP1IF               PIR1_bits.CCP1IF
573 #define SSPIF                PIR1_bits.SSPIF
574 #define TXIF                 PIR1_bits.TXIF
575 #define RCIF                 PIR1_bits.RCIF
576 #define ADIF                 PIR1_bits.ADIF
577 #define PSPIF                PIR1_bits.PSPIF
578
579 // ----- PIR2 bits --------------------
580 typedef union {
581   struct {
582     unsigned char CCP2IF:1;
583     unsigned char :1;
584     unsigned char :1;
585     unsigned char BCLIF:1;
586     unsigned char EEIF:1;
587     unsigned char :1;
588     unsigned char :1;
589     unsigned char :1;
590   };
591 } __PIR2_bits_t;
592 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
593
594 #define CCP2IF               PIR2_bits.CCP2IF
595 #define BCLIF                PIR2_bits.BCLIF
596 #define EEIF                 PIR2_bits.EEIF
597
598 // ----- RCSTA bits --------------------
599 typedef union {
600   struct {
601     unsigned char RX9D:1;
602     unsigned char OERR:1;
603     unsigned char FERR:1;
604     unsigned char ADDEN:1;
605     unsigned char CREN:1;
606     unsigned char SREN:1;
607     unsigned char RX9:1;
608     unsigned char SPEN:1;
609   };
610   struct {
611     unsigned char RCD8:1;
612     unsigned char :1;
613     unsigned char :1;
614     unsigned char :1;
615     unsigned char :1;
616     unsigned char :1;
617     unsigned char RC9:1;
618     unsigned char :1;
619   };
620   struct {
621     unsigned char :1;
622     unsigned char :1;
623     unsigned char :1;
624     unsigned char :1;
625     unsigned char :1;
626     unsigned char :1;
627     unsigned char NOT_RC8:1;
628     unsigned char :1;
629   };
630   struct {
631     unsigned char :1;
632     unsigned char :1;
633     unsigned char :1;
634     unsigned char :1;
635     unsigned char :1;
636     unsigned char :1;
637     unsigned char RC8_9:1;
638     unsigned char :1;
639   };
640 } __RCSTA_bits_t;
641 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
642
643 #define RX9D                 RCSTA_bits.RX9D
644 #define RCD8                 RCSTA_bits.RCD8
645 #define OERR                 RCSTA_bits.OERR
646 #define FERR                 RCSTA_bits.FERR
647 #define ADDEN                RCSTA_bits.ADDEN
648 #define CREN                 RCSTA_bits.CREN
649 #define SREN                 RCSTA_bits.SREN
650 #define RX9                  RCSTA_bits.RX9
651 #define RC9                  RCSTA_bits.RC9
652 #define NOT_RC8              RCSTA_bits.NOT_RC8
653 #define RC8_9                RCSTA_bits.RC8_9
654 #define SPEN                 RCSTA_bits.SPEN
655
656 // ----- SSPCON bits --------------------
657 typedef union {
658   struct {
659     unsigned char SSPM0:1;
660     unsigned char SSPM1:1;
661     unsigned char SSPM2:1;
662     unsigned char SSPM3:1;
663     unsigned char CKP:1;
664     unsigned char SSPEN:1;
665     unsigned char SSPOV:1;
666     unsigned char WCOL:1;
667   };
668 } __SSPCON_bits_t;
669 extern volatile __SSPCON_bits_t __at(SSPCON_ADDR) SSPCON_bits;
670
671 #define SSPM0                SSPCON_bits.SSPM0
672 #define SSPM1                SSPCON_bits.SSPM1
673 #define SSPM2                SSPCON_bits.SSPM2
674 #define SSPM3                SSPCON_bits.SSPM3
675 #define CKP                  SSPCON_bits.CKP
676 #define SSPEN                SSPCON_bits.SSPEN
677 #define SSPOV                SSPCON_bits.SSPOV
678 #define WCOL                 SSPCON_bits.WCOL
679
680 // ----- SSPCON2 bits --------------------
681 typedef union {
682   struct {
683     unsigned char SEN:1;
684     unsigned char RSEN:1;
685     unsigned char PEN:1;
686     unsigned char RCEN:1;
687     unsigned char ACKEN:1;
688     unsigned char ACKDT:1;
689     unsigned char ACKSTAT:1;
690     unsigned char GCEN:1;
691   };
692 } __SSPCON2_bits_t;
693 extern volatile __SSPCON2_bits_t __at(SSPCON2_ADDR) SSPCON2_bits;
694
695 #define SEN                  SSPCON2_bits.SEN
696 #define RSEN                 SSPCON2_bits.RSEN
697 #define PEN                  SSPCON2_bits.PEN
698 #define RCEN                 SSPCON2_bits.RCEN
699 #define ACKEN                SSPCON2_bits.ACKEN
700 #define ACKDT                SSPCON2_bits.ACKDT
701 #define ACKSTAT              SSPCON2_bits.ACKSTAT
702 #define GCEN                 SSPCON2_bits.GCEN
703
704 // ----- SSPSTAT bits --------------------
705 typedef union {
706   struct {
707     unsigned char BF:1;
708     unsigned char UA:1;
709     unsigned char R:1;
710     unsigned char S:1;
711     unsigned char P:1;
712     unsigned char D:1;
713     unsigned char CKE:1;
714     unsigned char SMP:1;
715   };
716   struct {
717     unsigned char :1;
718     unsigned char :1;
719     unsigned char I2C_READ:1;
720     unsigned char I2C_START:1;
721     unsigned char I2C_STOP:1;
722     unsigned char I2C_DATA:1;
723     unsigned char :1;
724     unsigned char :1;
725   };
726   struct {
727     unsigned char :1;
728     unsigned char :1;
729     unsigned char NOT_W:1;
730     unsigned char :1;
731     unsigned char :1;
732     unsigned char NOT_A:1;
733     unsigned char :1;
734     unsigned char :1;
735   };
736   struct {
737     unsigned char :1;
738     unsigned char :1;
739     unsigned char NOT_WRITE:1;
740     unsigned char :1;
741     unsigned char :1;
742     unsigned char NOT_ADDRESS:1;
743     unsigned char :1;
744     unsigned char :1;
745   };
746   struct {
747     unsigned char :1;
748     unsigned char :1;
749     unsigned char R_W:1;
750     unsigned char :1;
751     unsigned char :1;
752     unsigned char D_A:1;
753     unsigned char :1;
754     unsigned char :1;
755   };
756   struct {
757     unsigned char :1;
758     unsigned char :1;
759     unsigned char READ_WRITE:1;
760     unsigned char :1;
761     unsigned char :1;
762     unsigned char DATA_ADDRESS:1;
763     unsigned char :1;
764     unsigned char :1;
765   };
766 } __SSPSTAT_bits_t;
767 extern volatile __SSPSTAT_bits_t __at(SSPSTAT_ADDR) SSPSTAT_bits;
768
769 #define BF                   SSPSTAT_bits.BF
770 #define UA                   SSPSTAT_bits.UA
771 #define R                    SSPSTAT_bits.R
772 #define I2C_READ             SSPSTAT_bits.I2C_READ
773 #define NOT_W                SSPSTAT_bits.NOT_W
774 #define NOT_WRITE            SSPSTAT_bits.NOT_WRITE
775 #define R_W                  SSPSTAT_bits.R_W
776 #define READ_WRITE           SSPSTAT_bits.READ_WRITE
777 #define S                    SSPSTAT_bits.S
778 #define I2C_START            SSPSTAT_bits.I2C_START
779 #define P                    SSPSTAT_bits.P
780 #define I2C_STOP             SSPSTAT_bits.I2C_STOP
781 #define D                    SSPSTAT_bits.D
782 #define I2C_DATA             SSPSTAT_bits.I2C_DATA
783 #define NOT_A                SSPSTAT_bits.NOT_A
784 #define NOT_ADDRESS          SSPSTAT_bits.NOT_ADDRESS
785 #define D_A                  SSPSTAT_bits.D_A
786 #define DATA_ADDRESS         SSPSTAT_bits.DATA_ADDRESS
787 #define CKE                  SSPSTAT_bits.CKE
788 #define SMP                  SSPSTAT_bits.SMP
789
790 // ----- STATUS bits --------------------
791 typedef union {
792   struct {
793     unsigned char C:1;
794     unsigned char DC:1;
795     unsigned char Z:1;
796     unsigned char NOT_PD:1;
797     unsigned char NOT_TO:1;
798     unsigned char RP0:1;
799     unsigned char RP1:1;
800     unsigned char IRP:1;
801   };
802 } __STATUS_bits_t;
803 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
804
805 #define C                    STATUS_bits.C
806 #define DC                   STATUS_bits.DC
807 #define Z                    STATUS_bits.Z
808 #define NOT_PD               STATUS_bits.NOT_PD
809 #define NOT_TO               STATUS_bits.NOT_TO
810 #define RP0                  STATUS_bits.RP0
811 #define RP1                  STATUS_bits.RP1
812 #define IRP                  STATUS_bits.IRP
813
814 // ----- T1CON bits --------------------
815 typedef union {
816   struct {
817     unsigned char TMR1ON:1;
818     unsigned char TMR1CS:1;
819     unsigned char NOT_T1SYNC:1;
820     unsigned char T1OSCEN:1;
821     unsigned char T1CKPS0:1;
822     unsigned char T1CKPS1:1;
823     unsigned char :1;
824     unsigned char :1;
825   };
826   struct {
827     unsigned char :1;
828     unsigned char :1;
829     unsigned char T1INSYNC:1;
830     unsigned char :1;
831     unsigned char :1;
832     unsigned char :1;
833     unsigned char :1;
834     unsigned char :1;
835   };
836   struct {
837     unsigned char :1;
838     unsigned char :1;
839     unsigned char T1SYNC:1;
840     unsigned char :1;
841     unsigned char :1;
842     unsigned char :1;
843     unsigned char :1;
844     unsigned char :1;
845   };
846 } __T1CON_bits_t;
847 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
848
849 #define TMR1ON               T1CON_bits.TMR1ON
850 #define TMR1CS               T1CON_bits.TMR1CS
851 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
852 #define T1INSYNC             T1CON_bits.T1INSYNC
853 #define T1SYNC               T1CON_bits.T1SYNC
854 #define T1OSCEN              T1CON_bits.T1OSCEN
855 #define T1CKPS0              T1CON_bits.T1CKPS0
856 #define T1CKPS1              T1CON_bits.T1CKPS1
857
858 // ----- T2CON bits --------------------
859 typedef union {
860   struct {
861     unsigned char T2CKPS0:1;
862     unsigned char T2CKPS1:1;
863     unsigned char TMR2ON:1;
864     unsigned char TOUTPS0:1;
865     unsigned char TOUTPS1:1;
866     unsigned char TOUTPS2:1;
867     unsigned char TOUTPS3:1;
868     unsigned char :1;
869   };
870 } __T2CON_bits_t;
871 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
872
873 #define T2CKPS0              T2CON_bits.T2CKPS0
874 #define T2CKPS1              T2CON_bits.T2CKPS1
875 #define TMR2ON               T2CON_bits.TMR2ON
876 #define TOUTPS0              T2CON_bits.TOUTPS0
877 #define TOUTPS1              T2CON_bits.TOUTPS1
878 #define TOUTPS2              T2CON_bits.TOUTPS2
879 #define TOUTPS3              T2CON_bits.TOUTPS3
880
881 // ----- TRISE bits --------------------
882 typedef union {
883   struct {
884     unsigned char TRISE0:1;
885     unsigned char TRISE1:1;
886     unsigned char TRISE2:1;
887     unsigned char :1;
888     unsigned char PSPMODE:1;
889     unsigned char IBOV:1;
890     unsigned char OBF:1;
891     unsigned char IBF:1;
892   };
893 } __TRISE_bits_t;
894 extern volatile __TRISE_bits_t __at(TRISE_ADDR) TRISE_bits;
895
896 #define TRISE0               TRISE_bits.TRISE0
897 #define TRISE1               TRISE_bits.TRISE1
898 #define TRISE2               TRISE_bits.TRISE2
899 #define PSPMODE              TRISE_bits.PSPMODE
900 #define IBOV                 TRISE_bits.IBOV
901 #define OBF                  TRISE_bits.OBF
902 #define IBF                  TRISE_bits.IBF
903
904 // ----- TXSTA bits --------------------
905 typedef union {
906   struct {
907     unsigned char TX9D:1;
908     unsigned char TRMT:1;
909     unsigned char BRGH:1;
910     unsigned char :1;
911     unsigned char SYNC:1;
912     unsigned char TXEN:1;
913     unsigned char TX9:1;
914     unsigned char CSRC:1;
915   };
916   struct {
917     unsigned char TXD8:1;
918     unsigned char :1;
919     unsigned char :1;
920     unsigned char :1;
921     unsigned char :1;
922     unsigned char :1;
923     unsigned char NOT_TX8:1;
924     unsigned char :1;
925   };
926   struct {
927     unsigned char :1;
928     unsigned char :1;
929     unsigned char :1;
930     unsigned char :1;
931     unsigned char :1;
932     unsigned char :1;
933     unsigned char TX8_9:1;
934     unsigned char :1;
935   };
936 } __TXSTA_bits_t;
937 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
938
939 #define TX9D                 TXSTA_bits.TX9D
940 #define TXD8                 TXSTA_bits.TXD8
941 #define TRMT                 TXSTA_bits.TRMT
942 #define BRGH                 TXSTA_bits.BRGH
943 #define SYNC                 TXSTA_bits.SYNC
944 #define TXEN                 TXSTA_bits.TXEN
945 #define TX9                  TXSTA_bits.TX9
946 #define NOT_TX8              TXSTA_bits.NOT_TX8
947 #define TX8_9                TXSTA_bits.TX8_9
948 #define CSRC                 TXSTA_bits.CSRC
949
950 #endif