* doc/sdccman.lyx: updated "configure options" for autoconf 2.6
[fw/sdcc] / device / include / pic / pic16f876.h
1 //
2 // Register Declarations for Microchip 16F876 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F876_H
23 #define P16F876_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PORTC_ADDR      0x0007
36 #define PCLATH_ADDR     0x000A
37 #define INTCON_ADDR     0x000B
38 #define PIR1_ADDR       0x000C
39 #define PIR2_ADDR       0x000D
40 #define TMR1L_ADDR      0x000E
41 #define TMR1H_ADDR      0x000F
42 #define T1CON_ADDR      0x0010
43 #define TMR2_ADDR       0x0011
44 #define T2CON_ADDR      0x0012
45 #define SSPBUF_ADDR     0x0013
46 #define SSPCON_ADDR     0x0014
47 #define CCPR1L_ADDR     0x0015
48 #define CCPR1H_ADDR     0x0016
49 #define CCP1CON_ADDR    0x0017
50 #define RCSTA_ADDR      0x0018
51 #define TXREG_ADDR      0x0019
52 #define RCREG_ADDR      0x001A
53 #define CCPR2L_ADDR     0x001B
54 #define CCPR2H_ADDR     0x001C
55 #define CCP2CON_ADDR    0x001D
56 #define ADRESH_ADDR     0x001E
57 #define ADCON0_ADDR     0x001F
58 #define OPTION_REG_ADDR 0x0081
59 #define TRISA_ADDR      0x0085
60 #define TRISB_ADDR      0x0086
61 #define TRISC_ADDR      0x0087
62 #define PIE1_ADDR       0x008C
63 #define PIE2_ADDR       0x008D
64 #define PCON_ADDR       0x008E
65 #define SSPCON2_ADDR    0x0091
66 #define PR2_ADDR        0x0092
67 #define SSPADD_ADDR     0x0093
68 #define SSPSTAT_ADDR    0x0094
69 #define TXSTA_ADDR      0x0098
70 #define SPBRG_ADDR      0x0099
71 #define ADRESL_ADDR     0x009E
72 #define ADCON1_ADDR     0x009F
73 #define EEDATA_ADDR     0x010C
74 #define EEADR_ADDR      0x010D
75 #define EEDATH_ADDR     0x010E
76 #define EEADRH_ADDR     0x010F
77 #define EECON1_ADDR     0x018C
78 #define EECON2_ADDR     0x018D
79
80 //
81 // Memory organization.
82 //
83
84
85
86 //         LIST
87 // P16F876.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
88 //         NOLIST
89
90 // This header file defines configurations, registers, and other useful bits of
91 // information for the PIC16F876 microcontroller.  These names are taken to match 
92 // the data sheets as closely as possible.  
93
94 // Note that the processor must be selected before this file is 
95 // included.  The processor may be selected the following ways:
96
97 //       1. Command line switch:
98 //               C:\ MPASM MYFILE.ASM /PIC16F876
99 //       2. LIST directive in the source file
100 //               LIST   P=PIC16F876
101 //       3. Processor Type entry in the MPASM full-screen interface
102
103 //==========================================================================
104 //
105 //       Revision History
106 //
107 //==========================================================================
108
109 //Rev:   Date:    Reason:
110
111 //1.12   01/12/00 Changed some bit names, a register name, configuration bits
112 //                 to match datasheet (DS30292B)
113 //1.00   08/07/98 Initial Release
114
115 //==========================================================================
116 //
117 //       Verify Processor
118 //
119 //==========================================================================
120
121 //        IFNDEF __16F876
122 //            MESSG "Processor-header file mismatch.  Verify selected processor."
123 //         ENDIF
124
125 //==========================================================================
126 //
127 //       Register Definitions
128 //
129 //==========================================================================
130
131 #define W                    0x0000
132 #define F                    0x0001
133
134 //----- Register Files------------------------------------------------------
135
136 extern __data __at (INDF_ADDR) volatile char      INDF;
137 extern __sfr  __at (TMR0_ADDR)                    TMR0;
138 extern __data __at (PCL_ADDR) volatile char       PCL;
139 extern __sfr  __at (STATUS_ADDR)                  STATUS;
140 extern __sfr  __at (FSR_ADDR)                     FSR;
141 extern __sfr  __at (PORTA_ADDR)                   PORTA;
142 extern __sfr  __at (PORTB_ADDR)                   PORTB;
143 extern __sfr  __at (PORTC_ADDR)                   PORTC;
144
145 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
146 extern __sfr  __at (INTCON_ADDR)                  INTCON;
147 extern __sfr  __at (PIR1_ADDR)                    PIR1;
148 extern __sfr  __at (PIR2_ADDR)                    PIR2;
149 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;
150 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;
151 extern __sfr  __at (T1CON_ADDR)                   T1CON;
152 extern __sfr  __at (TMR2_ADDR)                    TMR2;
153 extern __sfr  __at (T2CON_ADDR)                   T2CON;
154 extern __sfr  __at (SSPBUF_ADDR)                  SSPBUF;
155 extern __sfr  __at (SSPCON_ADDR)                  SSPCON;
156 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
157 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
158 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
159 extern __sfr  __at (RCSTA_ADDR)                   RCSTA;
160 extern __sfr  __at (TXREG_ADDR)                   TXREG;
161 extern __sfr  __at (RCREG_ADDR)                   RCREG;
162 extern __sfr  __at (CCPR2L_ADDR)                  CCPR2L;
163 extern __sfr  __at (CCPR2H_ADDR)                  CCPR2H;
164 extern __sfr  __at (CCP2CON_ADDR)                 CCP2CON;
165 extern __sfr  __at (ADRESH_ADDR)                  ADRESH;
166 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;
167
168 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
169 extern __sfr  __at (TRISA_ADDR)                   TRISA;
170 extern __sfr  __at (TRISB_ADDR)                   TRISB;
171 extern __sfr  __at (TRISC_ADDR)                   TRISC;
172 extern __sfr  __at (PIE1_ADDR)                    PIE1;
173 extern __sfr  __at (PIE2_ADDR)                    PIE2;
174 extern __sfr  __at (PCON_ADDR)                    PCON;
175 extern __sfr  __at (SSPCON2_ADDR)                 SSPCON2;
176 extern __sfr  __at (PR2_ADDR)                     PR2;
177 extern __sfr  __at (SSPADD_ADDR)                  SSPADD;
178 extern __sfr  __at (SSPSTAT_ADDR)                 SSPSTAT;
179 extern __sfr  __at (TXSTA_ADDR)                   TXSTA;
180 extern __sfr  __at (SPBRG_ADDR)                   SPBRG;
181 extern __sfr  __at (ADRESL_ADDR)                  ADRESL;
182 extern __sfr  __at (ADCON1_ADDR)                  ADCON1;
183
184 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
185 extern __sfr  __at (EEADR_ADDR)                   EEADR;
186 extern __sfr  __at (EEDATH_ADDR)                  EEDATH;
187 extern __sfr  __at (EEADRH_ADDR)                  EEADRH;
188
189 extern __sfr  __at (EECON1_ADDR)                  EECON1;
190 extern __sfr  __at (EECON2_ADDR)                  EECON2;
191
192 //----- STATUS Bits --------------------------------------------------------
193
194
195 //----- INTCON Bits --------------------------------------------------------
196
197
198 //----- PIR1 Bits ----------------------------------------------------------
199
200
201 //----- PIR2 Bits ----------------------------------------------------------
202
203
204 //----- T1CON Bits ---------------------------------------------------------
205
206
207 //----- T2CON Bits ---------------------------------------------------------
208
209
210 //----- SSPCON Bits --------------------------------------------------------
211
212
213 //----- CCP1CON Bits -------------------------------------------------------
214
215
216 //----- RCSTA Bits ---------------------------------------------------------
217
218
219 //----- CCP2CON Bits -------------------------------------------------------
220
221
222 //----- ADCON0 Bits --------------------------------------------------------
223
224
225 //----- OPTION Bits ----------------------------------------------------
226
227
228 //----- PIE1 Bits ----------------------------------------------------------
229
230
231 //----- PIE2 Bits ----------------------------------------------------------
232
233
234 //----- PCON Bits ----------------------------------------------------------
235
236
237 //----- SSPCON2 Bits --------------------------------------------------------
238
239
240 //----- SSPSTAT Bits -------------------------------------------------------
241
242
243 //----- TXSTA Bits ---------------------------------------------------------
244
245
246 //----- ADCON1 Bits --------------------------------------------------------
247
248
249 //----- EECON1 Bits --------------------------------------------------------
250
251
252 //==========================================================================
253 //
254 //       RAM Definition
255 //
256 //==========================================================================
257
258 //         __MAXRAM H'1FF'
259 //        __BADRAM H'08'-H'09'
260 //         __BADRAM H'88'-H'89', H'8F'-H'90', H'95'-H'97', H'9A'-H'9D'
261 //         __BADRAM H'105', H'107'-H'109'
262 //         __BADRAM H'185', H'187'-H'189', H'18E'-H'18F'
263
264 //==========================================================================
265 //
266 //       Configuration Bits
267 //
268 //==========================================================================
269
270 #define _CP_ALL              0x0FCF
271 #define _CP_HALF             0x1FDF
272 #define _CP_UPPER_256        0x2FEF
273 #define _CP_OFF              0x3FFF
274 #define _DEBUG_ON            0x37FF
275 #define _DEBUG_OFF           0x3FFF
276 #define _WRT_ENABLE_ON       0x3FFF
277 #define _WRT_ENABLE_OFF      0x3DFF
278 #define _CPD_ON              0x3EFF
279 #define _CPD_OFF             0x3FFF
280 #define _LVP_ON              0x3FFF
281 #define _LVP_OFF             0x3F7F
282 #define _BODEN_ON            0x3FFF
283 #define _BODEN_OFF           0x3FBF
284 #define _PWRTE_OFF           0x3FFF
285 #define _PWRTE_ON            0x3FF7
286 #define _WDT_ON              0x3FFF
287 #define _WDT_OFF             0x3FFB
288 #define _LP_OSC              0x3FFC
289 #define _XT_OSC              0x3FFD
290 #define _HS_OSC              0x3FFE
291 #define _RC_OSC              0x3FFF
292
293 //         LIST
294
295 // ----- ADCON0 bits --------------------
296 typedef union {
297   struct {
298     unsigned char ADON:1;
299     unsigned char :1;
300     unsigned char GO:1;
301     unsigned char CHS0:1;
302     unsigned char CHS1:1;
303     unsigned char CHS2:1;
304     unsigned char ADCS0:1;
305     unsigned char ADCS1:1;
306   };
307   struct {
308     unsigned char :1;
309     unsigned char :1;
310     unsigned char NOT_DONE:1;
311     unsigned char :1;
312     unsigned char :1;
313     unsigned char :1;
314     unsigned char :1;
315     unsigned char :1;
316   };
317   struct {
318     unsigned char :1;
319     unsigned char :1;
320     unsigned char GO_DONE:1;
321     unsigned char :1;
322     unsigned char :1;
323     unsigned char :1;
324     unsigned char :1;
325     unsigned char :1;
326   };
327 } __ADCON0_bits_t;
328 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
329
330 #define ADON                 ADCON0_bits.ADON
331 #define GO                   ADCON0_bits.GO
332 #define NOT_DONE             ADCON0_bits.NOT_DONE
333 #define GO_DONE              ADCON0_bits.GO_DONE
334 #define CHS0                 ADCON0_bits.CHS0
335 #define CHS1                 ADCON0_bits.CHS1
336 #define CHS2                 ADCON0_bits.CHS2
337 #define ADCS0                ADCON0_bits.ADCS0
338 #define ADCS1                ADCON0_bits.ADCS1
339
340 // ----- ADCON1 bits --------------------
341 typedef union {
342   struct {
343     unsigned char PCFG0:1;
344     unsigned char PCFG1:1;
345     unsigned char PCFG2:1;
346     unsigned char PCFG3:1;
347     unsigned char :1;
348     unsigned char :1;
349     unsigned char :1;
350     unsigned char ADFM:1;
351   };
352 } __ADCON1_bits_t;
353 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
354
355 #define PCFG0                ADCON1_bits.PCFG0
356 #define PCFG1                ADCON1_bits.PCFG1
357 #define PCFG2                ADCON1_bits.PCFG2
358 #define PCFG3                ADCON1_bits.PCFG3
359 #define ADFM                 ADCON1_bits.ADFM
360
361 // ----- CCP1CON bits --------------------
362 typedef union {
363   struct {
364     unsigned char CCP1M0:1;
365     unsigned char CCP1M1:1;
366     unsigned char CCP1M2:1;
367     unsigned char CCP1M3:1;
368     unsigned char CCP1Y:1;
369     unsigned char CCP1X:1;
370     unsigned char :1;
371     unsigned char :1;
372   };
373 } __CCP1CON_bits_t;
374 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
375
376 #define CCP1M0               CCP1CON_bits.CCP1M0
377 #define CCP1M1               CCP1CON_bits.CCP1M1
378 #define CCP1M2               CCP1CON_bits.CCP1M2
379 #define CCP1M3               CCP1CON_bits.CCP1M3
380 #define CCP1Y                CCP1CON_bits.CCP1Y
381 #define CCP1X                CCP1CON_bits.CCP1X
382
383 // ----- CCP2CON bits --------------------
384 typedef union {
385   struct {
386     unsigned char CCP2M0:1;
387     unsigned char CCP2M1:1;
388     unsigned char CCP2M2:1;
389     unsigned char CCP2M3:1;
390     unsigned char CCP2Y:1;
391     unsigned char CCP2X:1;
392     unsigned char :1;
393     unsigned char :1;
394   };
395 } __CCP2CON_bits_t;
396 extern volatile __CCP2CON_bits_t __at(CCP2CON_ADDR) CCP2CON_bits;
397
398 #define CCP2M0               CCP2CON_bits.CCP2M0
399 #define CCP2M1               CCP2CON_bits.CCP2M1
400 #define CCP2M2               CCP2CON_bits.CCP2M2
401 #define CCP2M3               CCP2CON_bits.CCP2M3
402 #define CCP2Y                CCP2CON_bits.CCP2Y
403 #define CCP2X                CCP2CON_bits.CCP2X
404
405 // ----- EECON1 bits --------------------
406 typedef union {
407   struct {
408     unsigned char RD:1;
409     unsigned char WR:1;
410     unsigned char WREN:1;
411     unsigned char WRERR:1;
412     unsigned char :1;
413     unsigned char :1;
414     unsigned char :1;
415     unsigned char EEPGD:1;
416   };
417 } __EECON1_bits_t;
418 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
419
420 #define RD                   EECON1_bits.RD
421 #define WR                   EECON1_bits.WR
422 #define WREN                 EECON1_bits.WREN
423 #define WRERR                EECON1_bits.WRERR
424 #define EEPGD                EECON1_bits.EEPGD
425
426 // ----- INTCON bits --------------------
427 typedef union {
428   struct {
429     unsigned char RBIF:1;
430     unsigned char INTF:1;
431     unsigned char T0IF:1;
432     unsigned char RBIE:1;
433     unsigned char INTE:1;
434     unsigned char T0IE:1;
435     unsigned char PEIE:1;
436     unsigned char GIE:1;
437   };
438 } __INTCON_bits_t;
439 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
440
441 #define RBIF                 INTCON_bits.RBIF
442 #define INTF                 INTCON_bits.INTF
443 #define T0IF                 INTCON_bits.T0IF
444 #define RBIE                 INTCON_bits.RBIE
445 #define INTE                 INTCON_bits.INTE
446 #define T0IE                 INTCON_bits.T0IE
447 #define PEIE                 INTCON_bits.PEIE
448 #define GIE                  INTCON_bits.GIE
449
450 // ----- OPTION_REG bits --------------------
451 typedef union {
452   struct {
453     unsigned char PS0:1;
454     unsigned char PS1:1;
455     unsigned char PS2:1;
456     unsigned char PSA:1;
457     unsigned char T0SE:1;
458     unsigned char T0CS:1;
459     unsigned char INTEDG:1;
460     unsigned char NOT_RBPU:1;
461   };
462 } __OPTION_REG_bits_t;
463 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
464
465 #define PS0                  OPTION_REG_bits.PS0
466 #define PS1                  OPTION_REG_bits.PS1
467 #define PS2                  OPTION_REG_bits.PS2
468 #define PSA                  OPTION_REG_bits.PSA
469 #define T0SE                 OPTION_REG_bits.T0SE
470 #define T0CS                 OPTION_REG_bits.T0CS
471 #define INTEDG               OPTION_REG_bits.INTEDG
472 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
473
474 // ----- PCON bits --------------------
475 typedef union {
476   struct {
477     unsigned char NOT_BO:1;
478     unsigned char NOT_POR:1;
479     unsigned char :1;
480     unsigned char :1;
481     unsigned char :1;
482     unsigned char :1;
483     unsigned char :1;
484     unsigned char :1;
485   };
486   struct {
487     unsigned char NOT_BOR:1;
488     unsigned char :1;
489     unsigned char :1;
490     unsigned char :1;
491     unsigned char :1;
492     unsigned char :1;
493     unsigned char :1;
494     unsigned char :1;
495   };
496 } __PCON_bits_t;
497 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
498
499 #define NOT_BO               PCON_bits.NOT_BO
500 #define NOT_BOR              PCON_bits.NOT_BOR
501 #define NOT_POR              PCON_bits.NOT_POR
502
503 // ----- PIE1 bits --------------------
504 typedef union {
505   struct {
506     unsigned char TMR1IE:1;
507     unsigned char TMR2IE:1;
508     unsigned char CCP1IE:1;
509     unsigned char SSPIE:1;
510     unsigned char TXIE:1;
511     unsigned char RCIE:1;
512     unsigned char ADIE:1;
513     unsigned char :1;
514   };
515 } __PIE1_bits_t;
516 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
517
518 #define TMR1IE               PIE1_bits.TMR1IE
519 #define TMR2IE               PIE1_bits.TMR2IE
520 #define CCP1IE               PIE1_bits.CCP1IE
521 #define SSPIE                PIE1_bits.SSPIE
522 #define TXIE                 PIE1_bits.TXIE
523 #define RCIE                 PIE1_bits.RCIE
524 #define ADIE                 PIE1_bits.ADIE
525
526 // ----- PIE2 bits --------------------
527 typedef union {
528   struct {
529     unsigned char CCP2IE:1;
530     unsigned char :1;
531     unsigned char :1;
532     unsigned char BCLIE:1;
533     unsigned char EEIE:1;
534     unsigned char :1;
535     unsigned char :1;
536     unsigned char :1;
537   };
538 } __PIE2_bits_t;
539 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
540
541 #define CCP2IE               PIE2_bits.CCP2IE
542 #define BCLIE                PIE2_bits.BCLIE
543 #define EEIE                 PIE2_bits.EEIE
544
545 // ----- PIR1 bits --------------------
546 typedef union {
547   struct {
548     unsigned char TMR1IF:1;
549     unsigned char TMR2IF:1;
550     unsigned char CCP1IF:1;
551     unsigned char SSPIF:1;
552     unsigned char TXIF:1;
553     unsigned char RCIF:1;
554     unsigned char ADIF:1;
555     unsigned char :1;
556   };
557 } __PIR1_bits_t;
558 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
559
560 #define TMR1IF               PIR1_bits.TMR1IF
561 #define TMR2IF               PIR1_bits.TMR2IF
562 #define CCP1IF               PIR1_bits.CCP1IF
563 #define SSPIF                PIR1_bits.SSPIF
564 #define TXIF                 PIR1_bits.TXIF
565 #define RCIF                 PIR1_bits.RCIF
566 #define ADIF                 PIR1_bits.ADIF
567
568 // ----- PIR2 bits --------------------
569 typedef union {
570   struct {
571     unsigned char CCP2IF:1;
572     unsigned char :1;
573     unsigned char :1;
574     unsigned char BCLIF:1;
575     unsigned char EEIF:1;
576     unsigned char :1;
577     unsigned char :1;
578     unsigned char :1;
579   };
580 } __PIR2_bits_t;
581 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
582
583 #define CCP2IF               PIR2_bits.CCP2IF
584 #define BCLIF                PIR2_bits.BCLIF
585 #define EEIF                 PIR2_bits.EEIF
586
587 // ----- RCSTA bits --------------------
588 typedef union {
589   struct {
590     unsigned char RX9D:1;
591     unsigned char OERR:1;
592     unsigned char FERR:1;
593     unsigned char ADDEN:1;
594     unsigned char CREN:1;
595     unsigned char SREN:1;
596     unsigned char RX9:1;
597     unsigned char SPEN:1;
598   };
599   struct {
600     unsigned char RCD8:1;
601     unsigned char :1;
602     unsigned char :1;
603     unsigned char :1;
604     unsigned char :1;
605     unsigned char :1;
606     unsigned char RC9:1;
607     unsigned char :1;
608   };
609   struct {
610     unsigned char :1;
611     unsigned char :1;
612     unsigned char :1;
613     unsigned char :1;
614     unsigned char :1;
615     unsigned char :1;
616     unsigned char NOT_RC8:1;
617     unsigned char :1;
618   };
619   struct {
620     unsigned char :1;
621     unsigned char :1;
622     unsigned char :1;
623     unsigned char :1;
624     unsigned char :1;
625     unsigned char :1;
626     unsigned char RC8_9:1;
627     unsigned char :1;
628   };
629 } __RCSTA_bits_t;
630 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
631
632 #define RX9D                 RCSTA_bits.RX9D
633 #define RCD8                 RCSTA_bits.RCD8
634 #define OERR                 RCSTA_bits.OERR
635 #define FERR                 RCSTA_bits.FERR
636 #define ADDEN                RCSTA_bits.ADDEN
637 #define CREN                 RCSTA_bits.CREN
638 #define SREN                 RCSTA_bits.SREN
639 #define RX9                  RCSTA_bits.RX9
640 #define RC9                  RCSTA_bits.RC9
641 #define NOT_RC8              RCSTA_bits.NOT_RC8
642 #define RC8_9                RCSTA_bits.RC8_9
643 #define SPEN                 RCSTA_bits.SPEN
644
645 // ----- SSPCON bits --------------------
646 typedef union {
647   struct {
648     unsigned char SSPM0:1;
649     unsigned char SSPM1:1;
650     unsigned char SSPM2:1;
651     unsigned char SSPM3:1;
652     unsigned char CKP:1;
653     unsigned char SSPEN:1;
654     unsigned char SSPOV:1;
655     unsigned char WCOL:1;
656   };
657 } __SSPCON_bits_t;
658 extern volatile __SSPCON_bits_t __at(SSPCON_ADDR) SSPCON_bits;
659
660 #define SSPM0                SSPCON_bits.SSPM0
661 #define SSPM1                SSPCON_bits.SSPM1
662 #define SSPM2                SSPCON_bits.SSPM2
663 #define SSPM3                SSPCON_bits.SSPM3
664 #define CKP                  SSPCON_bits.CKP
665 #define SSPEN                SSPCON_bits.SSPEN
666 #define SSPOV                SSPCON_bits.SSPOV
667 #define WCOL                 SSPCON_bits.WCOL
668
669 // ----- SSPCON2 bits --------------------
670 typedef union {
671   struct {
672     unsigned char SEN:1;
673     unsigned char RSEN:1;
674     unsigned char PEN:1;
675     unsigned char RCEN:1;
676     unsigned char ACKEN:1;
677     unsigned char ACKDT:1;
678     unsigned char ACKSTAT:1;
679     unsigned char GCEN:1;
680   };
681 } __SSPCON2_bits_t;
682 extern volatile __SSPCON2_bits_t __at(SSPCON2_ADDR) SSPCON2_bits;
683
684 #define SEN                  SSPCON2_bits.SEN
685 #define RSEN                 SSPCON2_bits.RSEN
686 #define PEN                  SSPCON2_bits.PEN
687 #define RCEN                 SSPCON2_bits.RCEN
688 #define ACKEN                SSPCON2_bits.ACKEN
689 #define ACKDT                SSPCON2_bits.ACKDT
690 #define ACKSTAT              SSPCON2_bits.ACKSTAT
691 #define GCEN                 SSPCON2_bits.GCEN
692
693 // ----- SSPSTAT bits --------------------
694 typedef union {
695   struct {
696     unsigned char BF:1;
697     unsigned char UA:1;
698     unsigned char R:1;
699     unsigned char S:1;
700     unsigned char P:1;
701     unsigned char D:1;
702     unsigned char CKE:1;
703     unsigned char SMP:1;
704   };
705   struct {
706     unsigned char :1;
707     unsigned char :1;
708     unsigned char I2C_READ:1;
709     unsigned char I2C_START:1;
710     unsigned char I2C_STOP:1;
711     unsigned char I2C_DATA:1;
712     unsigned char :1;
713     unsigned char :1;
714   };
715   struct {
716     unsigned char :1;
717     unsigned char :1;
718     unsigned char NOT_W:1;
719     unsigned char :1;
720     unsigned char :1;
721     unsigned char NOT_A:1;
722     unsigned char :1;
723     unsigned char :1;
724   };
725   struct {
726     unsigned char :1;
727     unsigned char :1;
728     unsigned char NOT_WRITE:1;
729     unsigned char :1;
730     unsigned char :1;
731     unsigned char NOT_ADDRESS:1;
732     unsigned char :1;
733     unsigned char :1;
734   };
735   struct {
736     unsigned char :1;
737     unsigned char :1;
738     unsigned char R_W:1;
739     unsigned char :1;
740     unsigned char :1;
741     unsigned char D_A:1;
742     unsigned char :1;
743     unsigned char :1;
744   };
745   struct {
746     unsigned char :1;
747     unsigned char :1;
748     unsigned char READ_WRITE:1;
749     unsigned char :1;
750     unsigned char :1;
751     unsigned char DATA_ADDRESS:1;
752     unsigned char :1;
753     unsigned char :1;
754   };
755 } __SSPSTAT_bits_t;
756 extern volatile __SSPSTAT_bits_t __at(SSPSTAT_ADDR) SSPSTAT_bits;
757
758 #define BF                   SSPSTAT_bits.BF
759 #define UA                   SSPSTAT_bits.UA
760 #define R                    SSPSTAT_bits.R
761 #define I2C_READ             SSPSTAT_bits.I2C_READ
762 #define NOT_W                SSPSTAT_bits.NOT_W
763 #define NOT_WRITE            SSPSTAT_bits.NOT_WRITE
764 #define R_W                  SSPSTAT_bits.R_W
765 #define READ_WRITE           SSPSTAT_bits.READ_WRITE
766 #define S                    SSPSTAT_bits.S
767 #define I2C_START            SSPSTAT_bits.I2C_START
768 #define P                    SSPSTAT_bits.P
769 #define I2C_STOP             SSPSTAT_bits.I2C_STOP
770 #define D                    SSPSTAT_bits.D
771 #define I2C_DATA             SSPSTAT_bits.I2C_DATA
772 #define NOT_A                SSPSTAT_bits.NOT_A
773 #define NOT_ADDRESS          SSPSTAT_bits.NOT_ADDRESS
774 #define D_A                  SSPSTAT_bits.D_A
775 #define DATA_ADDRESS         SSPSTAT_bits.DATA_ADDRESS
776 #define CKE                  SSPSTAT_bits.CKE
777 #define SMP                  SSPSTAT_bits.SMP
778
779 // ----- STATUS bits --------------------
780 typedef union {
781   struct {
782     unsigned char C:1;
783     unsigned char DC:1;
784     unsigned char Z:1;
785     unsigned char NOT_PD:1;
786     unsigned char NOT_TO:1;
787     unsigned char RP0:1;
788     unsigned char RP1:1;
789     unsigned char IRP:1;
790   };
791 } __STATUS_bits_t;
792 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
793
794 #define C                    STATUS_bits.C
795 #define DC                   STATUS_bits.DC
796 #define Z                    STATUS_bits.Z
797 #define NOT_PD               STATUS_bits.NOT_PD
798 #define NOT_TO               STATUS_bits.NOT_TO
799 #define RP0                  STATUS_bits.RP0
800 #define RP1                  STATUS_bits.RP1
801 #define IRP                  STATUS_bits.IRP
802
803 // ----- T1CON bits --------------------
804 typedef union {
805   struct {
806     unsigned char TMR1ON:1;
807     unsigned char TMR1CS:1;
808     unsigned char NOT_T1SYNC:1;
809     unsigned char T1OSCEN:1;
810     unsigned char T1CKPS0:1;
811     unsigned char T1CKPS1:1;
812     unsigned char :1;
813     unsigned char :1;
814   };
815   struct {
816     unsigned char :1;
817     unsigned char :1;
818     unsigned char T1INSYNC:1;
819     unsigned char :1;
820     unsigned char :1;
821     unsigned char :1;
822     unsigned char :1;
823     unsigned char :1;
824   };
825   struct {
826     unsigned char :1;
827     unsigned char :1;
828     unsigned char T1SYNC:1;
829     unsigned char :1;
830     unsigned char :1;
831     unsigned char :1;
832     unsigned char :1;
833     unsigned char :1;
834   };
835 } __T1CON_bits_t;
836 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
837
838 #define TMR1ON               T1CON_bits.TMR1ON
839 #define TMR1CS               T1CON_bits.TMR1CS
840 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
841 #define T1INSYNC             T1CON_bits.T1INSYNC
842 #define T1SYNC               T1CON_bits.T1SYNC
843 #define T1OSCEN              T1CON_bits.T1OSCEN
844 #define T1CKPS0              T1CON_bits.T1CKPS0
845 #define T1CKPS1              T1CON_bits.T1CKPS1
846
847 // ----- T2CON bits --------------------
848 typedef union {
849   struct {
850     unsigned char T2CKPS0:1;
851     unsigned char T2CKPS1:1;
852     unsigned char TMR2ON:1;
853     unsigned char TOUTPS0:1;
854     unsigned char TOUTPS1:1;
855     unsigned char TOUTPS2:1;
856     unsigned char TOUTPS3:1;
857     unsigned char :1;
858   };
859 } __T2CON_bits_t;
860 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
861
862 #define T2CKPS0              T2CON_bits.T2CKPS0
863 #define T2CKPS1              T2CON_bits.T2CKPS1
864 #define TMR2ON               T2CON_bits.TMR2ON
865 #define TOUTPS0              T2CON_bits.TOUTPS0
866 #define TOUTPS1              T2CON_bits.TOUTPS1
867 #define TOUTPS2              T2CON_bits.TOUTPS2
868 #define TOUTPS3              T2CON_bits.TOUTPS3
869
870 // ----- TXSTA bits --------------------
871 typedef union {
872   struct {
873     unsigned char TX9D:1;
874     unsigned char TRMT:1;
875     unsigned char BRGH:1;
876     unsigned char :1;
877     unsigned char SYNC:1;
878     unsigned char TXEN:1;
879     unsigned char TX9:1;
880     unsigned char CSRC:1;
881   };
882   struct {
883     unsigned char TXD8:1;
884     unsigned char :1;
885     unsigned char :1;
886     unsigned char :1;
887     unsigned char :1;
888     unsigned char :1;
889     unsigned char NOT_TX8:1;
890     unsigned char :1;
891   };
892   struct {
893     unsigned char :1;
894     unsigned char :1;
895     unsigned char :1;
896     unsigned char :1;
897     unsigned char :1;
898     unsigned char :1;
899     unsigned char TX8_9:1;
900     unsigned char :1;
901   };
902 } __TXSTA_bits_t;
903 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
904
905 #define TX9D                 TXSTA_bits.TX9D
906 #define TXD8                 TXSTA_bits.TXD8
907 #define TRMT                 TXSTA_bits.TRMT
908 #define BRGH                 TXSTA_bits.BRGH
909 #define SYNC                 TXSTA_bits.SYNC
910 #define TXEN                 TXSTA_bits.TXEN
911 #define TX9                  TXSTA_bits.TX9
912 #define NOT_TX8              TXSTA_bits.NOT_TX8
913 #define TX8_9                TXSTA_bits.TX8_9
914 #define CSRC                 TXSTA_bits.CSRC
915
916 #endif