* src/pic/device.h: removed AssignedMemory structure and macros
[fw/sdcc] / device / include / pic / pic16f873a.h
1 //
2 // Register Declarations for Microchip 16F873A Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F873A_H
23 #define P16F873A_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PORTC_ADDR      0x0007
36 #define PCLATH_ADDR     0x000A
37 #define INTCON_ADDR     0x000B
38 #define PIR1_ADDR       0x000C
39 #define PIR2_ADDR       0x000D
40 #define TMR1L_ADDR      0x000E
41 #define TMR1H_ADDR      0x000F
42 #define T1CON_ADDR      0x0010
43 #define TMR2_ADDR       0x0011
44 #define T2CON_ADDR      0x0012
45 #define SSPBUF_ADDR     0x0013
46 #define SSPCON_ADDR     0x0014
47 #define CCPR1L_ADDR     0x0015
48 #define CCPR1H_ADDR     0x0016
49 #define CCP1CON_ADDR    0x0017
50 #define RCSTA_ADDR      0x0018
51 #define TXREG_ADDR      0x0019
52 #define RCREG_ADDR      0x001A
53 #define CCPR2L_ADDR     0x001B
54 #define CCPR2H_ADDR     0x001C
55 #define CCP2CON_ADDR    0x001D
56 #define ADRESH_ADDR     0x001E
57 #define ADCON0_ADDR     0x001F
58 #define OPTION_REG_ADDR 0x0081
59 #define TRISA_ADDR      0x0085
60 #define TRISB_ADDR      0x0086
61 #define TRISC_ADDR      0x0087
62 #define PIE1_ADDR       0x008C
63 #define PIE2_ADDR       0x008D
64 #define PCON_ADDR       0x008E
65 #define SSPCON2_ADDR    0x0091
66 #define PR2_ADDR        0x0092
67 #define SSPADD_ADDR     0x0093
68 #define SSPSTAT_ADDR    0x0094
69 #define TXSTA_ADDR      0x0098
70 #define SPBRG_ADDR      0x0099
71 #define CMCON_ADDR      0x009C
72 #define CVRCON_ADDR     0x009D
73 #define ADRESL_ADDR     0x009E
74 #define ADCON1_ADDR     0x009F
75 #define EEDATA_ADDR     0x010C
76 #define EEADR_ADDR      0x010D
77 #define EEDATH_ADDR     0x010E
78 #define EEADRH_ADDR     0x010F
79 #define EECON1_ADDR     0x018C
80 #define EECON2_ADDR     0x018D
81
82 //
83 // Memory organization.
84 //
85
86
87
88 //         LIST
89 // P16F873A.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
90 //         NOLIST
91
92 // This header file defines configurations, registers, and other useful bits of
93 // information for the PIC16F877A microcontroller.  These names are taken to match 
94 // the data sheets as closely as possible.  
95
96 // Note that the processor must be selected before this file is 
97 // included.  The processor may be selected the following ways:
98
99 //       1. Command line switch:
100 //               C:\ MPASM MYFILE.ASM /PIC16F873A
101 //       2. LIST directive in the source file
102 //               LIST   P=PIC16F873A
103 //       3. Processor Type entry in the MPASM full-screen interface
104
105 //==========================================================================
106 //
107 //       Revision History
108 //
109 //==========================================================================
110
111 //Rev:   Date:    Reason:
112 //1.02  05/28/02 Corrected values for _CP_ALL and _CP_OFF in Configuration Bits section.
113 //1.01   10/03/01 Added the PIR2 bit CMIF and the PIE2 bit CMIE
114 //1.00   04/19/01 Initial Release (BD - generated from PIC16F877a.inc)
115
116 //==========================================================================
117 //
118 //       Verify Processor
119 //
120 //==========================================================================
121
122 //        IFNDEF __16F873A
123 //            MESSG "Processor-header file mismatch.  Verify selected processor."
124 //         ENDIF
125
126 //==========================================================================
127 //
128 //       Register Definitions
129 //
130 //==========================================================================
131
132 #define W                    0x0000
133 #define F                    0x0001
134
135 //----- Register Files------------------------------------------------------
136
137 extern __data __at (INDF_ADDR) volatile char      INDF;
138 extern __sfr  __at (TMR0_ADDR)                    TMR0;
139 extern __data __at (PCL_ADDR) volatile char       PCL;
140 extern __sfr  __at (STATUS_ADDR)                  STATUS;
141 extern __sfr  __at (FSR_ADDR)                     FSR;
142 extern __sfr  __at (PORTA_ADDR)                   PORTA;
143 extern __sfr  __at (PORTB_ADDR)                   PORTB;
144 extern __sfr  __at (PORTC_ADDR)                   PORTC;
145 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
146 extern __sfr  __at (INTCON_ADDR)                  INTCON;
147 extern __sfr  __at (PIR1_ADDR)                    PIR1;
148 extern __sfr  __at (PIR2_ADDR)                    PIR2;
149 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;
150 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;
151 extern __sfr  __at (T1CON_ADDR)                   T1CON;
152 extern __sfr  __at (TMR2_ADDR)                    TMR2;
153 extern __sfr  __at (T2CON_ADDR)                   T2CON;
154 extern __sfr  __at (SSPBUF_ADDR)                  SSPBUF;
155 extern __sfr  __at (SSPCON_ADDR)                  SSPCON;
156 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
157 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
158 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
159 extern __sfr  __at (RCSTA_ADDR)                   RCSTA;
160 extern __sfr  __at (TXREG_ADDR)                   TXREG;
161 extern __sfr  __at (RCREG_ADDR)                   RCREG;
162 extern __sfr  __at (CCPR2L_ADDR)                  CCPR2L;
163 extern __sfr  __at (CCPR2H_ADDR)                  CCPR2H;
164 extern __sfr  __at (CCP2CON_ADDR)                 CCP2CON;
165 extern __sfr  __at (ADRESH_ADDR)                  ADRESH;
166 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;
167
168 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
169 extern __sfr  __at (TRISA_ADDR)                   TRISA;
170 extern __sfr  __at (TRISB_ADDR)                   TRISB;
171 extern __sfr  __at (TRISC_ADDR)                   TRISC;
172 extern __sfr  __at (PIE1_ADDR)                    PIE1;
173 extern __sfr  __at (PIE2_ADDR)                    PIE2;
174 extern __sfr  __at (PCON_ADDR)                    PCON;
175 extern __sfr  __at (SSPCON2_ADDR)                 SSPCON2;
176 extern __sfr  __at (PR2_ADDR)                     PR2;
177 extern __sfr  __at (SSPADD_ADDR)                  SSPADD;
178 extern __sfr  __at (SSPSTAT_ADDR)                 SSPSTAT;
179 extern __sfr  __at (TXSTA_ADDR)                   TXSTA;
180 extern __sfr  __at (SPBRG_ADDR)                   SPBRG;
181 extern __sfr  __at (CMCON_ADDR)                   CMCON;
182 extern __sfr  __at (CVRCON_ADDR)                  CVRCON;
183 extern __sfr  __at (ADRESL_ADDR)                  ADRESL;
184 extern __sfr  __at (ADCON1_ADDR)                  ADCON1;
185
186 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
187 extern __sfr  __at (EEADR_ADDR)                   EEADR;
188 extern __sfr  __at (EEDATH_ADDR)                  EEDATH;
189 extern __sfr  __at (EEADRH_ADDR)                  EEADRH;
190
191 extern __sfr  __at (EECON1_ADDR)                  EECON1;
192 extern __sfr  __at (EECON2_ADDR)                  EECON2;
193
194 //----- STATUS Bits --------------------------------------------------------
195
196
197 //----- INTCON Bits --------------------------------------------------------
198
199
200 //----- PIR1 Bits ----------------------------------------------------------
201
202
203 //----- PIR2 Bits ----------------------------------------------------------
204
205
206 //----- T1CON Bits ---------------------------------------------------------
207
208
209 //----- T2CON Bits ---------------------------------------------------------
210
211
212 //----- SSPCON Bits --------------------------------------------------------
213
214
215 //----- CCP1CON Bits -------------------------------------------------------
216
217
218 //----- RCSTA Bits ---------------------------------------------------------
219
220
221 //----- CCP2CON Bits -------------------------------------------------------
222
223
224 //----- ADCON0 Bits --------------------------------------------------------
225
226
227 //----- OPTION Bits -----------------------------------------------------
228
229
230 //----- PIE1 Bits ----------------------------------------------------------
231
232
233 //----- PIE2 Bits ----------------------------------------------------------
234
235
236 //----- PCON Bits ----------------------------------------------------------
237
238
239 //----- SSPCON2 Bits --------------------------------------------------------
240
241
242 //----- SSPSTAT Bits -------------------------------------------------------
243
244
245 //----- TXSTA Bits ---------------------------------------------------------
246
247
248
249 //----- CMCON Bits ---------------------------------------------------------
250
251 //----- CVRCON Bits --------------------------------------------------------
252
253 //----- ADCON1 Bits --------------------------------------------------------
254
255
256 //----- EECON1 Bits --------------------------------------------------------
257
258
259 //==========================================================================
260 //
261 //       RAM Definition
262 //
263 //==========================================================================
264
265 //         __MAXRAM H'1FF'
266 //         __BADRAM H'8F'-H'90', H'95'-H'97', H'9A'-H'9B'
267 //         __BADRAM H'105', H'107'-H'109', H'110'-H'11F'
268 //         __BADRAM H'185', H'187'-H'189', H'18E'-H'19F'
269
270 //==========================================================================
271 //
272 //       Configuration Bits
273 //
274 //==========================================================================
275
276 #define _CP_ALL              0x1FFF
277 #define _CP_OFF              0x3FFF
278 #define _DEBUG_OFF           0x3FFF
279 #define _DEBUG_ON            0x37FF
280 #define _WRT_OFF             0x3FFF    // No prog memmory write protection
281 #define _WRT_256             0x3DFF    // First 256 prog memmory write protected
282 #define _WRT_1FOURTH         0x3BFF    // First quarter prog memmory write protected
283 #define _WRT_HALF            0x39FF    // First half memmory write protected
284 #define _CPD_OFF             0x3FFF
285 #define _CPD_ON              0x3EFF
286 #define _LVP_ON              0x3FFF
287 #define _LVP_OFF             0x3F7F
288 #define _BODEN_ON            0x3FFF
289 #define _BODEN_OFF           0x3FBF
290 #define _PWRTE_OFF           0x3FFF
291 #define _PWRTE_ON            0x3FF7
292 #define _WDT_ON              0x3FFF
293 #define _WDT_OFF             0x3FFB
294 #define _RC_OSC              0x3FFF
295 #define _HS_OSC              0x3FFE
296 #define _XT_OSC              0x3FFD
297 #define _LP_OSC              0x3FFC
298
299 //         LIST
300
301 // ----- ADCON0 bits --------------------
302 typedef union {
303   struct {
304     unsigned char ADON:1;
305     unsigned char :1;
306     unsigned char GO:1;
307     unsigned char CHS0:1;
308     unsigned char CHS1:1;
309     unsigned char CHS2:1;
310     unsigned char ADCS0:1;
311     unsigned char ADCS1:1;
312   };
313   struct {
314     unsigned char :1;
315     unsigned char :1;
316     unsigned char NOT_DONE:1;
317     unsigned char :1;
318     unsigned char :1;
319     unsigned char :1;
320     unsigned char :1;
321     unsigned char :1;
322   };
323   struct {
324     unsigned char :1;
325     unsigned char :1;
326     unsigned char GO_DONE:1;
327     unsigned char :1;
328     unsigned char :1;
329     unsigned char :1;
330     unsigned char :1;
331     unsigned char :1;
332   };
333 } __ADCON0_bits_t;
334 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
335
336 #define ADON                 ADCON0_bits.ADON
337 #define GO                   ADCON0_bits.GO
338 #define NOT_DONE             ADCON0_bits.NOT_DONE
339 #define GO_DONE              ADCON0_bits.GO_DONE
340 #define CHS0                 ADCON0_bits.CHS0
341 #define CHS1                 ADCON0_bits.CHS1
342 #define CHS2                 ADCON0_bits.CHS2
343 #define ADCS0                ADCON0_bits.ADCS0
344 #define ADCS1                ADCON0_bits.ADCS1
345
346 // ----- ADCON1 bits --------------------
347 typedef union {
348   struct {
349     unsigned char PCFG0:1;
350     unsigned char PCFG1:1;
351     unsigned char PCFG2:1;
352     unsigned char PCFG3:1;
353     unsigned char :1;
354     unsigned char :1;
355     unsigned char :1;
356     unsigned char ADFM:1;
357   };
358 } __ADCON1_bits_t;
359 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
360
361 #define PCFG0                ADCON1_bits.PCFG0
362 #define PCFG1                ADCON1_bits.PCFG1
363 #define PCFG2                ADCON1_bits.PCFG2
364 #define PCFG3                ADCON1_bits.PCFG3
365 #define ADFM                 ADCON1_bits.ADFM
366
367 // ----- CCP1CON bits --------------------
368 typedef union {
369   struct {
370     unsigned char CCP1M0:1;
371     unsigned char CCP1M1:1;
372     unsigned char CCP1M2:1;
373     unsigned char CCP1M3:1;
374     unsigned char CCP1Y:1;
375     unsigned char CCP1X:1;
376     unsigned char :1;
377     unsigned char :1;
378   };
379 } __CCP1CON_bits_t;
380 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
381
382 #define CCP1M0               CCP1CON_bits.CCP1M0
383 #define CCP1M1               CCP1CON_bits.CCP1M1
384 #define CCP1M2               CCP1CON_bits.CCP1M2
385 #define CCP1M3               CCP1CON_bits.CCP1M3
386 #define CCP1Y                CCP1CON_bits.CCP1Y
387 #define CCP1X                CCP1CON_bits.CCP1X
388
389 // ----- CCP2CON bits --------------------
390 typedef union {
391   struct {
392     unsigned char CCP2M0:1;
393     unsigned char CCP2M1:1;
394     unsigned char CCP2M2:1;
395     unsigned char CCP2M3:1;
396     unsigned char CCP2Y:1;
397     unsigned char CCP2X:1;
398     unsigned char :1;
399     unsigned char :1;
400   };
401 } __CCP2CON_bits_t;
402 extern volatile __CCP2CON_bits_t __at(CCP2CON_ADDR) CCP2CON_bits;
403
404 #define CCP2M0               CCP2CON_bits.CCP2M0
405 #define CCP2M1               CCP2CON_bits.CCP2M1
406 #define CCP2M2               CCP2CON_bits.CCP2M2
407 #define CCP2M3               CCP2CON_bits.CCP2M3
408 #define CCP2Y                CCP2CON_bits.CCP2Y
409 #define CCP2X                CCP2CON_bits.CCP2X
410
411 // ----- CMCON bits --------------------
412 typedef union {
413   struct {
414     unsigned char CM0:1;
415     unsigned char CM1:1;
416     unsigned char CM2:1;
417     unsigned char CIS:1;
418     unsigned char C1INV:1;
419     unsigned char C2INV:1;
420     unsigned char C1OUT:1;
421     unsigned char C2OUT:1;
422   };
423 } __CMCON_bits_t;
424 extern volatile __CMCON_bits_t __at(CMCON_ADDR) CMCON_bits;
425
426 #define CM0                  CMCON_bits.CM0
427 #define CM1                  CMCON_bits.CM1
428 #define CM2                  CMCON_bits.CM2
429 #define CIS                  CMCON_bits.CIS
430 #define C1INV                CMCON_bits.C1INV
431 #define C2INV                CMCON_bits.C2INV
432 #define C1OUT                CMCON_bits.C1OUT
433 #define C2OUT                CMCON_bits.C2OUT
434
435 // ----- CVRCON bits --------------------
436 typedef union {
437   struct {
438     unsigned char CVR0:1;
439     unsigned char CVR1:1;
440     unsigned char CVR2:1;
441     unsigned char CVR3:1;
442     unsigned char :1;
443     unsigned char CVRR:1;
444     unsigned char CVROE:1;
445     unsigned char CVREN:1;
446   };
447 } __CVRCON_bits_t;
448 extern volatile __CVRCON_bits_t __at(CVRCON_ADDR) CVRCON_bits;
449
450 #define CVR0                 CVRCON_bits.CVR0
451 #define CVR1                 CVRCON_bits.CVR1
452 #define CVR2                 CVRCON_bits.CVR2
453 #define CVR3                 CVRCON_bits.CVR3
454 #define CVRR                 CVRCON_bits.CVRR
455 #define CVROE                CVRCON_bits.CVROE
456 #define CVREN                CVRCON_bits.CVREN
457
458 // ----- EECON1 bits --------------------
459 typedef union {
460   struct {
461     unsigned char RD:1;
462     unsigned char WR:1;
463     unsigned char WREN:1;
464     unsigned char WRERR:1;
465     unsigned char :1;
466     unsigned char :1;
467     unsigned char :1;
468     unsigned char EEPGD:1;
469   };
470 } __EECON1_bits_t;
471 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
472
473 #define RD                   EECON1_bits.RD
474 #define WR                   EECON1_bits.WR
475 #define WREN                 EECON1_bits.WREN
476 #define WRERR                EECON1_bits.WRERR
477 #define EEPGD                EECON1_bits.EEPGD
478
479 // ----- INTCON bits --------------------
480 typedef union {
481   struct {
482     unsigned char RBIF:1;
483     unsigned char INTF:1;
484     unsigned char T0IF:1;
485     unsigned char RBIE:1;
486     unsigned char INTE:1;
487     unsigned char T0IE:1;
488     unsigned char PEIE:1;
489     unsigned char GIE:1;
490   };
491 } __INTCON_bits_t;
492 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
493
494 #define RBIF                 INTCON_bits.RBIF
495 #define INTF                 INTCON_bits.INTF
496 #define T0IF                 INTCON_bits.T0IF
497 #define RBIE                 INTCON_bits.RBIE
498 #define INTE                 INTCON_bits.INTE
499 #define T0IE                 INTCON_bits.T0IE
500 #define PEIE                 INTCON_bits.PEIE
501 #define GIE                  INTCON_bits.GIE
502
503 // ----- OPTION_REG bits --------------------
504 typedef union {
505   struct {
506     unsigned char PS0:1;
507     unsigned char PS1:1;
508     unsigned char PS2:1;
509     unsigned char PSA:1;
510     unsigned char T0SE:1;
511     unsigned char T0CS:1;
512     unsigned char INTEDG:1;
513     unsigned char NOT_RBPU:1;
514   };
515 } __OPTION_REG_bits_t;
516 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
517
518 #define PS0                  OPTION_REG_bits.PS0
519 #define PS1                  OPTION_REG_bits.PS1
520 #define PS2                  OPTION_REG_bits.PS2
521 #define PSA                  OPTION_REG_bits.PSA
522 #define T0SE                 OPTION_REG_bits.T0SE
523 #define T0CS                 OPTION_REG_bits.T0CS
524 #define INTEDG               OPTION_REG_bits.INTEDG
525 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
526
527 // ----- PCON bits --------------------
528 typedef union {
529   struct {
530     unsigned char NOT_BO:1;
531     unsigned char NOT_POR:1;
532     unsigned char :1;
533     unsigned char :1;
534     unsigned char :1;
535     unsigned char :1;
536     unsigned char :1;
537     unsigned char :1;
538   };
539   struct {
540     unsigned char NOT_BOR:1;
541     unsigned char :1;
542     unsigned char :1;
543     unsigned char :1;
544     unsigned char :1;
545     unsigned char :1;
546     unsigned char :1;
547     unsigned char :1;
548   };
549 } __PCON_bits_t;
550 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
551
552 #define NOT_BO               PCON_bits.NOT_BO
553 #define NOT_BOR              PCON_bits.NOT_BOR
554 #define NOT_POR              PCON_bits.NOT_POR
555
556 // ----- PIE1 bits --------------------
557 typedef union {
558   struct {
559     unsigned char TMR1IE:1;
560     unsigned char TMR2IE:1;
561     unsigned char CCP1IE:1;
562     unsigned char SSPIE:1;
563     unsigned char TXIE:1;
564     unsigned char RCIE:1;
565     unsigned char ADIE:1;
566     unsigned char :1;
567   };
568 } __PIE1_bits_t;
569 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
570
571 #define TMR1IE               PIE1_bits.TMR1IE
572 #define TMR2IE               PIE1_bits.TMR2IE
573 #define CCP1IE               PIE1_bits.CCP1IE
574 #define SSPIE                PIE1_bits.SSPIE
575 #define TXIE                 PIE1_bits.TXIE
576 #define RCIE                 PIE1_bits.RCIE
577 #define ADIE                 PIE1_bits.ADIE
578
579 // ----- PIE2 bits --------------------
580 typedef union {
581   struct {
582     unsigned char CCP2IE:1;
583     unsigned char :1;
584     unsigned char :1;
585     unsigned char BCLIE:1;
586     unsigned char EEIE:1;
587     unsigned char :1;
588     unsigned char CMIE:1;
589     unsigned char :1;
590   };
591 } __PIE2_bits_t;
592 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
593
594 #define CCP2IE               PIE2_bits.CCP2IE
595 #define BCLIE                PIE2_bits.BCLIE
596 #define EEIE                 PIE2_bits.EEIE
597 #define CMIE                 PIE2_bits.CMIE
598
599 // ----- PIR1 bits --------------------
600 typedef union {
601   struct {
602     unsigned char TMR1IF:1;
603     unsigned char TMR2IF:1;
604     unsigned char CCP1IF:1;
605     unsigned char SSPIF:1;
606     unsigned char TXIF:1;
607     unsigned char RCIF:1;
608     unsigned char ADIF:1;
609     unsigned char :1;
610   };
611 } __PIR1_bits_t;
612 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
613
614 #define TMR1IF               PIR1_bits.TMR1IF
615 #define TMR2IF               PIR1_bits.TMR2IF
616 #define CCP1IF               PIR1_bits.CCP1IF
617 #define SSPIF                PIR1_bits.SSPIF
618 #define TXIF                 PIR1_bits.TXIF
619 #define RCIF                 PIR1_bits.RCIF
620 #define ADIF                 PIR1_bits.ADIF
621
622 // ----- PIR2 bits --------------------
623 typedef union {
624   struct {
625     unsigned char CCP2IF:1;
626     unsigned char :1;
627     unsigned char :1;
628     unsigned char BCLIF:1;
629     unsigned char EEIF:1;
630     unsigned char :1;
631     unsigned char CMIF:1;
632     unsigned char :1;
633   };
634 } __PIR2_bits_t;
635 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
636
637 #define CCP2IF               PIR2_bits.CCP2IF
638 #define BCLIF                PIR2_bits.BCLIF
639 #define EEIF                 PIR2_bits.EEIF
640 #define CMIF                 PIR2_bits.CMIF
641
642 // ----- RCSTA bits --------------------
643 typedef union {
644   struct {
645     unsigned char RX9D:1;
646     unsigned char OERR:1;
647     unsigned char FERR:1;
648     unsigned char ADDEN:1;
649     unsigned char CREN:1;
650     unsigned char SREN:1;
651     unsigned char RX9:1;
652     unsigned char SPEN:1;
653   };
654   struct {
655     unsigned char RCD8:1;
656     unsigned char :1;
657     unsigned char :1;
658     unsigned char :1;
659     unsigned char :1;
660     unsigned char :1;
661     unsigned char RC9:1;
662     unsigned char :1;
663   };
664   struct {
665     unsigned char :1;
666     unsigned char :1;
667     unsigned char :1;
668     unsigned char :1;
669     unsigned char :1;
670     unsigned char :1;
671     unsigned char NOT_RC8:1;
672     unsigned char :1;
673   };
674   struct {
675     unsigned char :1;
676     unsigned char :1;
677     unsigned char :1;
678     unsigned char :1;
679     unsigned char :1;
680     unsigned char :1;
681     unsigned char RC8_9:1;
682     unsigned char :1;
683   };
684 } __RCSTA_bits_t;
685 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
686
687 #define RX9D                 RCSTA_bits.RX9D
688 #define RCD8                 RCSTA_bits.RCD8
689 #define OERR                 RCSTA_bits.OERR
690 #define FERR                 RCSTA_bits.FERR
691 #define ADDEN                RCSTA_bits.ADDEN
692 #define CREN                 RCSTA_bits.CREN
693 #define SREN                 RCSTA_bits.SREN
694 #define RX9                  RCSTA_bits.RX9
695 #define RC9                  RCSTA_bits.RC9
696 #define NOT_RC8              RCSTA_bits.NOT_RC8
697 #define RC8_9                RCSTA_bits.RC8_9
698 #define SPEN                 RCSTA_bits.SPEN
699
700 // ----- SSPCON bits --------------------
701 typedef union {
702   struct {
703     unsigned char SSPM0:1;
704     unsigned char SSPM1:1;
705     unsigned char SSPM2:1;
706     unsigned char SSPM3:1;
707     unsigned char CKP:1;
708     unsigned char SSPEN:1;
709     unsigned char SSPOV:1;
710     unsigned char WCOL:1;
711   };
712 } __SSPCON_bits_t;
713 extern volatile __SSPCON_bits_t __at(SSPCON_ADDR) SSPCON_bits;
714
715 #define SSPM0                SSPCON_bits.SSPM0
716 #define SSPM1                SSPCON_bits.SSPM1
717 #define SSPM2                SSPCON_bits.SSPM2
718 #define SSPM3                SSPCON_bits.SSPM3
719 #define CKP                  SSPCON_bits.CKP
720 #define SSPEN                SSPCON_bits.SSPEN
721 #define SSPOV                SSPCON_bits.SSPOV
722 #define WCOL                 SSPCON_bits.WCOL
723
724 // ----- SSPCON2 bits --------------------
725 typedef union {
726   struct {
727     unsigned char SEN:1;
728     unsigned char RSEN:1;
729     unsigned char PEN:1;
730     unsigned char RCEN:1;
731     unsigned char ACKEN:1;
732     unsigned char ACKDT:1;
733     unsigned char ACKSTAT:1;
734     unsigned char GCEN:1;
735   };
736 } __SSPCON2_bits_t;
737 extern volatile __SSPCON2_bits_t __at(SSPCON2_ADDR) SSPCON2_bits;
738
739 #define SEN                  SSPCON2_bits.SEN
740 #define RSEN                 SSPCON2_bits.RSEN
741 #define PEN                  SSPCON2_bits.PEN
742 #define RCEN                 SSPCON2_bits.RCEN
743 #define ACKEN                SSPCON2_bits.ACKEN
744 #define ACKDT                SSPCON2_bits.ACKDT
745 #define ACKSTAT              SSPCON2_bits.ACKSTAT
746 #define GCEN                 SSPCON2_bits.GCEN
747
748 // ----- SSPSTAT bits --------------------
749 typedef union {
750   struct {
751     unsigned char BF:1;
752     unsigned char UA:1;
753     unsigned char R:1;
754     unsigned char S:1;
755     unsigned char P:1;
756     unsigned char D:1;
757     unsigned char CKE:1;
758     unsigned char SMP:1;
759   };
760   struct {
761     unsigned char :1;
762     unsigned char :1;
763     unsigned char I2C_READ:1;
764     unsigned char I2C_START:1;
765     unsigned char I2C_STOP:1;
766     unsigned char I2C_DATA:1;
767     unsigned char :1;
768     unsigned char :1;
769   };
770   struct {
771     unsigned char :1;
772     unsigned char :1;
773     unsigned char NOT_W:1;
774     unsigned char :1;
775     unsigned char :1;
776     unsigned char NOT_A:1;
777     unsigned char :1;
778     unsigned char :1;
779   };
780   struct {
781     unsigned char :1;
782     unsigned char :1;
783     unsigned char NOT_WRITE:1;
784     unsigned char :1;
785     unsigned char :1;
786     unsigned char NOT_ADDRESS:1;
787     unsigned char :1;
788     unsigned char :1;
789   };
790   struct {
791     unsigned char :1;
792     unsigned char :1;
793     unsigned char R_W:1;
794     unsigned char :1;
795     unsigned char :1;
796     unsigned char D_A:1;
797     unsigned char :1;
798     unsigned char :1;
799   };
800   struct {
801     unsigned char :1;
802     unsigned char :1;
803     unsigned char READ_WRITE:1;
804     unsigned char :1;
805     unsigned char :1;
806     unsigned char DATA_ADDRESS:1;
807     unsigned char :1;
808     unsigned char :1;
809   };
810 } __SSPSTAT_bits_t;
811 extern volatile __SSPSTAT_bits_t __at(SSPSTAT_ADDR) SSPSTAT_bits;
812
813 #define BF                   SSPSTAT_bits.BF
814 #define UA                   SSPSTAT_bits.UA
815 #define R                    SSPSTAT_bits.R
816 #define I2C_READ             SSPSTAT_bits.I2C_READ
817 #define NOT_W                SSPSTAT_bits.NOT_W
818 #define NOT_WRITE            SSPSTAT_bits.NOT_WRITE
819 #define R_W                  SSPSTAT_bits.R_W
820 #define READ_WRITE           SSPSTAT_bits.READ_WRITE
821 #define S                    SSPSTAT_bits.S
822 #define I2C_START            SSPSTAT_bits.I2C_START
823 #define P                    SSPSTAT_bits.P
824 #define I2C_STOP             SSPSTAT_bits.I2C_STOP
825 #define D                    SSPSTAT_bits.D
826 #define I2C_DATA             SSPSTAT_bits.I2C_DATA
827 #define NOT_A                SSPSTAT_bits.NOT_A
828 #define NOT_ADDRESS          SSPSTAT_bits.NOT_ADDRESS
829 #define D_A                  SSPSTAT_bits.D_A
830 #define DATA_ADDRESS         SSPSTAT_bits.DATA_ADDRESS
831 #define CKE                  SSPSTAT_bits.CKE
832 #define SMP                  SSPSTAT_bits.SMP
833
834 // ----- STATUS bits --------------------
835 typedef union {
836   struct {
837     unsigned char C:1;
838     unsigned char DC:1;
839     unsigned char Z:1;
840     unsigned char NOT_PD:1;
841     unsigned char NOT_TO:1;
842     unsigned char RP0:1;
843     unsigned char RP1:1;
844     unsigned char IRP:1;
845   };
846 } __STATUS_bits_t;
847 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
848
849 #define C                    STATUS_bits.C
850 #define DC                   STATUS_bits.DC
851 #define Z                    STATUS_bits.Z
852 #define NOT_PD               STATUS_bits.NOT_PD
853 #define NOT_TO               STATUS_bits.NOT_TO
854 #define RP0                  STATUS_bits.RP0
855 #define RP1                  STATUS_bits.RP1
856 #define IRP                  STATUS_bits.IRP
857
858 // ----- T1CON bits --------------------
859 typedef union {
860   struct {
861     unsigned char TMR1ON:1;
862     unsigned char TMR1CS:1;
863     unsigned char NOT_T1SYNC:1;
864     unsigned char T1OSCEN:1;
865     unsigned char T1CKPS0:1;
866     unsigned char T1CKPS1:1;
867     unsigned char :1;
868     unsigned char :1;
869   };
870   struct {
871     unsigned char :1;
872     unsigned char :1;
873     unsigned char T1INSYNC:1;
874     unsigned char :1;
875     unsigned char :1;
876     unsigned char :1;
877     unsigned char :1;
878     unsigned char :1;
879   };
880   struct {
881     unsigned char :1;
882     unsigned char :1;
883     unsigned char T1SYNC:1;
884     unsigned char :1;
885     unsigned char :1;
886     unsigned char :1;
887     unsigned char :1;
888     unsigned char :1;
889   };
890 } __T1CON_bits_t;
891 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
892
893 #define TMR1ON               T1CON_bits.TMR1ON
894 #define TMR1CS               T1CON_bits.TMR1CS
895 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
896 #define T1INSYNC             T1CON_bits.T1INSYNC
897 #define T1SYNC               T1CON_bits.T1SYNC
898 #define T1OSCEN              T1CON_bits.T1OSCEN
899 #define T1CKPS0              T1CON_bits.T1CKPS0
900 #define T1CKPS1              T1CON_bits.T1CKPS1
901
902 // ----- T2CON bits --------------------
903 typedef union {
904   struct {
905     unsigned char T2CKPS0:1;
906     unsigned char T2CKPS1:1;
907     unsigned char TMR2ON:1;
908     unsigned char TOUTPS0:1;
909     unsigned char TOUTPS1:1;
910     unsigned char TOUTPS2:1;
911     unsigned char TOUTPS3:1;
912     unsigned char :1;
913   };
914 } __T2CON_bits_t;
915 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
916
917 #define T2CKPS0              T2CON_bits.T2CKPS0
918 #define T2CKPS1              T2CON_bits.T2CKPS1
919 #define TMR2ON               T2CON_bits.TMR2ON
920 #define TOUTPS0              T2CON_bits.TOUTPS0
921 #define TOUTPS1              T2CON_bits.TOUTPS1
922 #define TOUTPS2              T2CON_bits.TOUTPS2
923 #define TOUTPS3              T2CON_bits.TOUTPS3
924
925 // ----- TXSTA bits --------------------
926 typedef union {
927   struct {
928     unsigned char TX9D:1;
929     unsigned char TRMT:1;
930     unsigned char BRGH:1;
931     unsigned char :1;
932     unsigned char SYNC:1;
933     unsigned char TXEN:1;
934     unsigned char TX9:1;
935     unsigned char CSRC:1;
936   };
937   struct {
938     unsigned char TXD8:1;
939     unsigned char :1;
940     unsigned char :1;
941     unsigned char :1;
942     unsigned char :1;
943     unsigned char :1;
944     unsigned char NOT_TX8:1;
945     unsigned char :1;
946   };
947   struct {
948     unsigned char :1;
949     unsigned char :1;
950     unsigned char :1;
951     unsigned char :1;
952     unsigned char :1;
953     unsigned char :1;
954     unsigned char TX8_9:1;
955     unsigned char :1;
956   };
957 } __TXSTA_bits_t;
958 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
959
960 #define TX9D                 TXSTA_bits.TX9D
961 #define TXD8                 TXSTA_bits.TXD8
962 #define TRMT                 TXSTA_bits.TRMT
963 #define BRGH                 TXSTA_bits.BRGH
964 #define SYNC                 TXSTA_bits.SYNC
965 #define TXEN                 TXSTA_bits.TXEN
966 #define TX9                  TXSTA_bits.TX9
967 #define NOT_TX8              TXSTA_bits.NOT_TX8
968 #define TX8_9                TXSTA_bits.TX8_9
969 #define CSRC                 TXSTA_bits.CSRC
970
971 #endif