* src/pic/device.h: removed AssignedMemory structure and macros
[fw/sdcc] / device / include / pic / pic16f872.h
1 //
2 // Register Declarations for Microchip 16F872 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F872_H
23 #define P16F872_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PORTC_ADDR      0x0007
36 #define PCLATH_ADDR     0x000A
37 #define INTCON_ADDR     0x000B
38 #define PIR1_ADDR       0x000C
39 #define PIR2_ADDR       0x000D
40 #define TMR1L_ADDR      0x000E
41 #define TMR1H_ADDR      0x000F
42 #define T1CON_ADDR      0x0010
43 #define TMR2_ADDR       0x0011
44 #define T2CON_ADDR      0x0012
45 #define SSPBUF_ADDR     0x0013
46 #define SSPCON_ADDR     0x0014
47 #define CCPR1L_ADDR     0x0015
48 #define CCPR1H_ADDR     0x0016
49 #define CCP1CON_ADDR    0x0017
50 #define ADRESH_ADDR     0x001E
51 #define ADCON0_ADDR     0x001F
52 #define OPTION_REG_ADDR 0x0081
53 #define TRISA_ADDR      0x0085
54 #define TRISB_ADDR      0x0086
55 #define TRISC_ADDR      0x0087
56 #define PIE1_ADDR       0x008C
57 #define PIE2_ADDR       0x008D
58 #define PCON_ADDR       0x008E
59 #define SSPCON2_ADDR    0x0091
60 #define PR2_ADDR        0x0092
61 #define SSPADD_ADDR     0x0093
62 #define SSPSTAT_ADDR    0x0094
63 #define ADRESL_ADDR     0x009E
64 #define ADCON1_ADDR     0x009F
65 #define EEDATA_ADDR     0x010C
66 #define EEADR_ADDR      0x010D
67 #define EEDATH_ADDR     0x010E
68 #define EEADRH_ADDR     0x010F
69 #define EECON1_ADDR     0x018C
70 #define EECON2_ADDR     0x018D
71
72 //
73 // Memory organization.
74 //
75
76
77
78 //         LIST
79 // P16F872.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
80 //         NOLIST
81
82 // This header file defines configurations, registers, and other useful bits of
83 // information for the PIC16F872 microcontroller.  These names are taken to match 
84 // the data sheets as closely as possible.  
85
86 // Note that the processor must be selected before this file is 
87 // included.  The processor may be selected the following ways:
88
89 //       1. Command line switch:
90 //               C:\ MPASM MYFILE.ASM /PIC16F872
91 //       2. LIST directive in the source file
92 //               LIST   P=PIC16F872
93 //       3. Processor Type entry in the MPASM full-screen interface
94
95 //==========================================================================
96 //
97 //       Revision History
98 //
99 //==========================================================================
100
101 //Rev:   Date:    Reason:
102
103 //1.00   01/25/98 Initial Release
104
105 //==========================================================================
106 //
107 //       Verify Processor
108 //
109 //==========================================================================
110
111 //        IFNDEF __16F872
112 //            MESSG "Processor-header file mismatch.  Verify selected processor."
113 //         ENDIF
114
115 //==========================================================================
116 //
117 //       Register Definitions
118 //
119 //==========================================================================
120
121 #define W                    0x0000
122 #define F                    0x0001
123
124 //----- Register Files------------------------------------------------------
125
126 extern __data __at (INDF_ADDR) volatile char      INDF;
127 extern __sfr  __at (TMR0_ADDR)                    TMR0;
128 extern __data __at (PCL_ADDR) volatile char       PCL;
129 extern __sfr  __at (STATUS_ADDR)                  STATUS;
130 extern __sfr  __at (FSR_ADDR)                     FSR;
131 extern __sfr  __at (PORTA_ADDR)                   PORTA;
132 extern __sfr  __at (PORTB_ADDR)                   PORTB;
133 extern __sfr  __at (PORTC_ADDR)                   PORTC;
134 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
135 extern __sfr  __at (INTCON_ADDR)                  INTCON;
136 extern __sfr  __at (PIR1_ADDR)                    PIR1;
137 extern __sfr  __at (PIR2_ADDR)                    PIR2;
138 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;
139 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;
140 extern __sfr  __at (T1CON_ADDR)                   T1CON;
141 extern __sfr  __at (TMR2_ADDR)                    TMR2;
142 extern __sfr  __at (T2CON_ADDR)                   T2CON;
143 extern __sfr  __at (SSPBUF_ADDR)                  SSPBUF;
144 extern __sfr  __at (SSPCON_ADDR)                  SSPCON;
145 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
146 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
147 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
148 extern __sfr  __at (ADRESH_ADDR)                  ADRESH;
149 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;
150
151 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
152 extern __sfr  __at (TRISA_ADDR)                   TRISA;
153 extern __sfr  __at (TRISB_ADDR)                   TRISB;
154 extern __sfr  __at (TRISC_ADDR)                   TRISC;
155 extern __sfr  __at (PIE1_ADDR)                    PIE1;
156 extern __sfr  __at (PIE2_ADDR)                    PIE2;
157 extern __sfr  __at (PCON_ADDR)                    PCON;
158 extern __sfr  __at (SSPCON2_ADDR)                 SSPCON2;
159 extern __sfr  __at (PR2_ADDR)                     PR2;
160 extern __sfr  __at (SSPADD_ADDR)                  SSPADD;
161 extern __sfr  __at (SSPSTAT_ADDR)                 SSPSTAT;
162 extern __sfr  __at (ADRESL_ADDR)                  ADRESL;
163 extern __sfr  __at (ADCON1_ADDR)                  ADCON1;
164
165 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
166 extern __sfr  __at (EEADR_ADDR)                   EEADR;
167 extern __sfr  __at (EEDATH_ADDR)                  EEDATH;
168 extern __sfr  __at (EEADRH_ADDR)                  EEADRH;
169
170 extern __sfr  __at (EECON1_ADDR)                  EECON1;
171 extern __sfr  __at (EECON2_ADDR)                  EECON2;
172
173 //----- STATUS Bits --------------------------------------------------------
174
175
176 //----- INTCON Bits --------------------------------------------------------
177
178
179 //----- PIR1 Bits ----------------------------------------------------------
180
181
182 //----- PIR2 Bits ----------------------------------------------------------
183
184
185 //----- T1CON Bits ---------------------------------------------------------
186
187
188 //----- T2CON Bits ---------------------------------------------------------
189
190
191 //----- SSPCON Bits --------------------------------------------------------
192
193
194 //----- CCP1CON Bits -------------------------------------------------------
195
196
197 //----- ADCON0 Bits --------------------------------------------------------
198
199
200 //----- OPTION Bits -----------------------------------------------------
201
202
203 //----- PIE1 Bits ----------------------------------------------------------
204
205
206 //----- PIE2 Bits ----------------------------------------------------------
207
208
209 //----- PCON Bits ----------------------------------------------------------
210
211
212 //----- SSPCON2 Bits --------------------------------------------------------
213
214
215 //----- SSPSTAT Bits -------------------------------------------------------
216
217
218 //----- ADCON1 Bits --------------------------------------------------------
219
220
221 //----- EECON1 Bits --------------------------------------------------------
222
223
224 //==========================================================================
225 //
226 //       RAM Definition
227 //
228 //==========================================================================
229
230 //         __MAXRAM H'1FF'
231 //         __BADRAM H'008'-H'009', H'018'-H'01D', H'088'-H'089'
232 //         __BADRAM H'08F'-H'090', H'095'-H'09D', H'0C0'-H'0EF'
233 //         __BADRAM H'105', H'107'-H'109'
234 //         __BADRAM H'110'-H'11F', H'185'
235 //         __BADRAM H'185', H'187'-H'189', H'18E'-H'19F',H'1C0'-H'1EF'
236
237 //==========================================================================
238 //
239 //       Configuration Bits
240 //
241 // Code protection for the PIC16C872 is different than for other PIC16C87X devices.
242 // The CP_ALL and CP_OFF switches operate as expected.
243 // CP_HALF protects the lower half of program memory. The upper half is open.
244 // CP_UPPER_256 protects everything EXCEPT the top 256 words.
245 //==========================================================================
246
247 #define _CP_ALL              0x0FCF
248 #define _CP_HALF             0x1FDF
249 #define _CP_UPPER_256        0x2FEF
250 #define _CP_OFF              0x3FFF
251 #define _DEBUG_ON            0x37FF
252 #define _DEBUG_OFF           0x3FFF
253 #define _WRT_ENABLE_ON       0x3FFF
254 #define _WRT_ENABLE_OFF      0x3DFF
255 #define _CPD_ON              0x3EFF
256 #define _CPD_OFF             0x3FFF
257 #define _LVP_ON              0x3FFF
258 #define _LVP_OFF             0x3F7F
259 #define _BODEN_ON            0x3FFF
260 #define _BODEN_OFF           0x3FBF
261 #define _PWRTE_OFF           0x3FFF
262 #define _PWRTE_ON            0x3FF7
263 #define _WDT_ON              0x3FFF
264 #define _WDT_OFF             0x3FFB
265 #define _LP_OSC              0x3FFC
266 #define _XT_OSC              0x3FFD
267 #define _HS_OSC              0x3FFE
268 #define _RC_OSC              0x3FFF
269
270 //         LIST
271
272 // ----- ADCON0 bits --------------------
273 typedef union {
274   struct {
275     unsigned char ADON:1;
276     unsigned char :1;
277     unsigned char GO:1;
278     unsigned char CHS0:1;
279     unsigned char CHS1:1;
280     unsigned char CHS2:1;
281     unsigned char ADCS0:1;
282     unsigned char ADCS1:1;
283   };
284   struct {
285     unsigned char :1;
286     unsigned char :1;
287     unsigned char NOT_DONE:1;
288     unsigned char :1;
289     unsigned char :1;
290     unsigned char :1;
291     unsigned char :1;
292     unsigned char :1;
293   };
294   struct {
295     unsigned char :1;
296     unsigned char :1;
297     unsigned char GO_DONE:1;
298     unsigned char :1;
299     unsigned char :1;
300     unsigned char :1;
301     unsigned char :1;
302     unsigned char :1;
303   };
304 } __ADCON0_bits_t;
305 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
306
307 #define ADON                 ADCON0_bits.ADON
308 #define GO                   ADCON0_bits.GO
309 #define NOT_DONE             ADCON0_bits.NOT_DONE
310 #define GO_DONE              ADCON0_bits.GO_DONE
311 #define CHS0                 ADCON0_bits.CHS0
312 #define CHS1                 ADCON0_bits.CHS1
313 #define CHS2                 ADCON0_bits.CHS2
314 #define ADCS0                ADCON0_bits.ADCS0
315 #define ADCS1                ADCON0_bits.ADCS1
316
317 // ----- ADCON1 bits --------------------
318 typedef union {
319   struct {
320     unsigned char PCFG0:1;
321     unsigned char PCFG1:1;
322     unsigned char PCFG2:1;
323     unsigned char PCFG3:1;
324     unsigned char :1;
325     unsigned char :1;
326     unsigned char :1;
327     unsigned char ADFM:1;
328   };
329 } __ADCON1_bits_t;
330 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
331
332 #define PCFG0                ADCON1_bits.PCFG0
333 #define PCFG1                ADCON1_bits.PCFG1
334 #define PCFG2                ADCON1_bits.PCFG2
335 #define PCFG3                ADCON1_bits.PCFG3
336 #define ADFM                 ADCON1_bits.ADFM
337
338 // ----- CCP1CON bits --------------------
339 typedef union {
340   struct {
341     unsigned char CCP1M0:1;
342     unsigned char CCP1M1:1;
343     unsigned char CCP1M2:1;
344     unsigned char CCP1M3:1;
345     unsigned char CCP1Y:1;
346     unsigned char CCP1X:1;
347     unsigned char :1;
348     unsigned char :1;
349   };
350 } __CCP1CON_bits_t;
351 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
352
353 #define CCP1M0               CCP1CON_bits.CCP1M0
354 #define CCP1M1               CCP1CON_bits.CCP1M1
355 #define CCP1M2               CCP1CON_bits.CCP1M2
356 #define CCP1M3               CCP1CON_bits.CCP1M3
357 #define CCP1Y                CCP1CON_bits.CCP1Y
358 #define CCP1X                CCP1CON_bits.CCP1X
359
360 // ----- EECON1 bits --------------------
361 typedef union {
362   struct {
363     unsigned char RD:1;
364     unsigned char WR:1;
365     unsigned char WREN:1;
366     unsigned char WRERR:1;
367     unsigned char :1;
368     unsigned char :1;
369     unsigned char :1;
370     unsigned char EEPGD:1;
371   };
372 } __EECON1_bits_t;
373 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
374
375 #define RD                   EECON1_bits.RD
376 #define WR                   EECON1_bits.WR
377 #define WREN                 EECON1_bits.WREN
378 #define WRERR                EECON1_bits.WRERR
379 #define EEPGD                EECON1_bits.EEPGD
380
381 // ----- INTCON bits --------------------
382 typedef union {
383   struct {
384     unsigned char RBIF:1;
385     unsigned char INTF:1;
386     unsigned char T0IF:1;
387     unsigned char RBIE:1;
388     unsigned char INTE:1;
389     unsigned char T0IE:1;
390     unsigned char PEIE:1;
391     unsigned char GIE:1;
392   };
393 } __INTCON_bits_t;
394 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
395
396 #define RBIF                 INTCON_bits.RBIF
397 #define INTF                 INTCON_bits.INTF
398 #define T0IF                 INTCON_bits.T0IF
399 #define RBIE                 INTCON_bits.RBIE
400 #define INTE                 INTCON_bits.INTE
401 #define T0IE                 INTCON_bits.T0IE
402 #define PEIE                 INTCON_bits.PEIE
403 #define GIE                  INTCON_bits.GIE
404
405 // ----- OPTION_REG bits --------------------
406 typedef union {
407   struct {
408     unsigned char PS0:1;
409     unsigned char PS1:1;
410     unsigned char PS2:1;
411     unsigned char PSA:1;
412     unsigned char T0SE:1;
413     unsigned char T0CS:1;
414     unsigned char INTEDG:1;
415     unsigned char NOT_RBPU:1;
416   };
417 } __OPTION_REG_bits_t;
418 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
419
420 #define PS0                  OPTION_REG_bits.PS0
421 #define PS1                  OPTION_REG_bits.PS1
422 #define PS2                  OPTION_REG_bits.PS2
423 #define PSA                  OPTION_REG_bits.PSA
424 #define T0SE                 OPTION_REG_bits.T0SE
425 #define T0CS                 OPTION_REG_bits.T0CS
426 #define INTEDG               OPTION_REG_bits.INTEDG
427 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
428
429 // ----- PCON bits --------------------
430 typedef union {
431   struct {
432     unsigned char NOT_BO:1;
433     unsigned char NOT_POR:1;
434     unsigned char :1;
435     unsigned char :1;
436     unsigned char :1;
437     unsigned char :1;
438     unsigned char :1;
439     unsigned char :1;
440   };
441   struct {
442     unsigned char NOT_BOR:1;
443     unsigned char :1;
444     unsigned char :1;
445     unsigned char :1;
446     unsigned char :1;
447     unsigned char :1;
448     unsigned char :1;
449     unsigned char :1;
450   };
451 } __PCON_bits_t;
452 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
453
454 #define NOT_BO               PCON_bits.NOT_BO
455 #define NOT_BOR              PCON_bits.NOT_BOR
456 #define NOT_POR              PCON_bits.NOT_POR
457
458 // ----- PIE1 bits --------------------
459 typedef union {
460   struct {
461     unsigned char TMR1IE:1;
462     unsigned char TMR2IE:1;
463     unsigned char CCP1IE:1;
464     unsigned char SSPIE:1;
465     unsigned char :1;
466     unsigned char :1;
467     unsigned char ADIE:1;
468     unsigned char :1;
469   };
470 } __PIE1_bits_t;
471 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
472
473 #define TMR1IE               PIE1_bits.TMR1IE
474 #define TMR2IE               PIE1_bits.TMR2IE
475 #define CCP1IE               PIE1_bits.CCP1IE
476 #define SSPIE                PIE1_bits.SSPIE
477 #define ADIE                 PIE1_bits.ADIE
478
479 // ----- PIE2 bits --------------------
480 typedef union {
481   struct {
482     unsigned char :1;
483     unsigned char :1;
484     unsigned char :1;
485     unsigned char BCLIE:1;
486     unsigned char EEIE:1;
487     unsigned char :1;
488     unsigned char :1;
489     unsigned char :1;
490   };
491 } __PIE2_bits_t;
492 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
493
494 #define BCLIE                PIE2_bits.BCLIE
495 #define EEIE                 PIE2_bits.EEIE
496
497 // ----- PIR1 bits --------------------
498 typedef union {
499   struct {
500     unsigned char TMR1IF:1;
501     unsigned char TMR2IF:1;
502     unsigned char CCP1IF:1;
503     unsigned char SSPIF:1;
504     unsigned char :1;
505     unsigned char :1;
506     unsigned char ADIF:1;
507     unsigned char :1;
508   };
509 } __PIR1_bits_t;
510 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
511
512 #define TMR1IF               PIR1_bits.TMR1IF
513 #define TMR2IF               PIR1_bits.TMR2IF
514 #define CCP1IF               PIR1_bits.CCP1IF
515 #define SSPIF                PIR1_bits.SSPIF
516 #define ADIF                 PIR1_bits.ADIF
517
518 // ----- PIR2 bits --------------------
519 typedef union {
520   struct {
521     unsigned char :1;
522     unsigned char :1;
523     unsigned char :1;
524     unsigned char BCLIF:1;
525     unsigned char EEIF:1;
526     unsigned char :1;
527     unsigned char :1;
528     unsigned char :1;
529   };
530 } __PIR2_bits_t;
531 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
532
533 #define BCLIF                PIR2_bits.BCLIF
534 #define EEIF                 PIR2_bits.EEIF
535
536 // ----- SSPCON bits --------------------
537 typedef union {
538   struct {
539     unsigned char SSPM0:1;
540     unsigned char SSPM1:1;
541     unsigned char SSPM2:1;
542     unsigned char SSPM3:1;
543     unsigned char CKP:1;
544     unsigned char SSPEN:1;
545     unsigned char SSPOV:1;
546     unsigned char WCOL:1;
547   };
548 } __SSPCON_bits_t;
549 extern volatile __SSPCON_bits_t __at(SSPCON_ADDR) SSPCON_bits;
550
551 #define SSPM0                SSPCON_bits.SSPM0
552 #define SSPM1                SSPCON_bits.SSPM1
553 #define SSPM2                SSPCON_bits.SSPM2
554 #define SSPM3                SSPCON_bits.SSPM3
555 #define CKP                  SSPCON_bits.CKP
556 #define SSPEN                SSPCON_bits.SSPEN
557 #define SSPOV                SSPCON_bits.SSPOV
558 #define WCOL                 SSPCON_bits.WCOL
559
560 // ----- SSPCON2 bits --------------------
561 typedef union {
562   struct {
563     unsigned char SEN:1;
564     unsigned char RSEN:1;
565     unsigned char PEN:1;
566     unsigned char RCEN:1;
567     unsigned char ACKEN:1;
568     unsigned char ACKDT:1;
569     unsigned char ACKSTAT:1;
570     unsigned char GCEN:1;
571   };
572 } __SSPCON2_bits_t;
573 extern volatile __SSPCON2_bits_t __at(SSPCON2_ADDR) SSPCON2_bits;
574
575 #define SEN                  SSPCON2_bits.SEN
576 #define RSEN                 SSPCON2_bits.RSEN
577 #define PEN                  SSPCON2_bits.PEN
578 #define RCEN                 SSPCON2_bits.RCEN
579 #define ACKEN                SSPCON2_bits.ACKEN
580 #define ACKDT                SSPCON2_bits.ACKDT
581 #define ACKSTAT              SSPCON2_bits.ACKSTAT
582 #define GCEN                 SSPCON2_bits.GCEN
583
584 // ----- SSPSTAT bits --------------------
585 typedef union {
586   struct {
587     unsigned char BF:1;
588     unsigned char UA:1;
589     unsigned char R:1;
590     unsigned char S:1;
591     unsigned char P:1;
592     unsigned char D:1;
593     unsigned char CKE:1;
594     unsigned char SMP:1;
595   };
596   struct {
597     unsigned char :1;
598     unsigned char :1;
599     unsigned char I2C_READ:1;
600     unsigned char I2C_START:1;
601     unsigned char I2C_STOP:1;
602     unsigned char I2C_DATA:1;
603     unsigned char :1;
604     unsigned char :1;
605   };
606   struct {
607     unsigned char :1;
608     unsigned char :1;
609     unsigned char NOT_W:1;
610     unsigned char :1;
611     unsigned char :1;
612     unsigned char NOT_A:1;
613     unsigned char :1;
614     unsigned char :1;
615   };
616   struct {
617     unsigned char :1;
618     unsigned char :1;
619     unsigned char NOT_WRITE:1;
620     unsigned char :1;
621     unsigned char :1;
622     unsigned char NOT_ADDRESS:1;
623     unsigned char :1;
624     unsigned char :1;
625   };
626   struct {
627     unsigned char :1;
628     unsigned char :1;
629     unsigned char R_W:1;
630     unsigned char :1;
631     unsigned char :1;
632     unsigned char D_A:1;
633     unsigned char :1;
634     unsigned char :1;
635   };
636   struct {
637     unsigned char :1;
638     unsigned char :1;
639     unsigned char READ_WRITE:1;
640     unsigned char :1;
641     unsigned char :1;
642     unsigned char DATA_ADDRESS:1;
643     unsigned char :1;
644     unsigned char :1;
645   };
646 } __SSPSTAT_bits_t;
647 extern volatile __SSPSTAT_bits_t __at(SSPSTAT_ADDR) SSPSTAT_bits;
648
649 #define BF                   SSPSTAT_bits.BF
650 #define UA                   SSPSTAT_bits.UA
651 #define R                    SSPSTAT_bits.R
652 #define I2C_READ             SSPSTAT_bits.I2C_READ
653 #define NOT_W                SSPSTAT_bits.NOT_W
654 #define NOT_WRITE            SSPSTAT_bits.NOT_WRITE
655 #define R_W                  SSPSTAT_bits.R_W
656 #define READ_WRITE           SSPSTAT_bits.READ_WRITE
657 #define S                    SSPSTAT_bits.S
658 #define I2C_START            SSPSTAT_bits.I2C_START
659 #define P                    SSPSTAT_bits.P
660 #define I2C_STOP             SSPSTAT_bits.I2C_STOP
661 #define D                    SSPSTAT_bits.D
662 #define I2C_DATA             SSPSTAT_bits.I2C_DATA
663 #define NOT_A                SSPSTAT_bits.NOT_A
664 #define NOT_ADDRESS          SSPSTAT_bits.NOT_ADDRESS
665 #define D_A                  SSPSTAT_bits.D_A
666 #define DATA_ADDRESS         SSPSTAT_bits.DATA_ADDRESS
667 #define CKE                  SSPSTAT_bits.CKE
668 #define SMP                  SSPSTAT_bits.SMP
669
670 // ----- STATUS bits --------------------
671 typedef union {
672   struct {
673     unsigned char C:1;
674     unsigned char DC:1;
675     unsigned char Z:1;
676     unsigned char NOT_PD:1;
677     unsigned char NOT_TO:1;
678     unsigned char RP0:1;
679     unsigned char RP1:1;
680     unsigned char IRP:1;
681   };
682 } __STATUS_bits_t;
683 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
684
685 #define C                    STATUS_bits.C
686 #define DC                   STATUS_bits.DC
687 #define Z                    STATUS_bits.Z
688 #define NOT_PD               STATUS_bits.NOT_PD
689 #define NOT_TO               STATUS_bits.NOT_TO
690 #define RP0                  STATUS_bits.RP0
691 #define RP1                  STATUS_bits.RP1
692 #define IRP                  STATUS_bits.IRP
693
694 // ----- T1CON bits --------------------
695 typedef union {
696   struct {
697     unsigned char TMR1ON:1;
698     unsigned char TMR1CS:1;
699     unsigned char NOT_T1SYNC:1;
700     unsigned char T1OSCEN:1;
701     unsigned char T1CKPS0:1;
702     unsigned char T1CKPS1:1;
703     unsigned char :1;
704     unsigned char :1;
705   };
706   struct {
707     unsigned char :1;
708     unsigned char :1;
709     unsigned char T1INSYNC:1;
710     unsigned char :1;
711     unsigned char :1;
712     unsigned char :1;
713     unsigned char :1;
714     unsigned char :1;
715   };
716   struct {
717     unsigned char :1;
718     unsigned char :1;
719     unsigned char T1SYNC:1;
720     unsigned char :1;
721     unsigned char :1;
722     unsigned char :1;
723     unsigned char :1;
724     unsigned char :1;
725   };
726 } __T1CON_bits_t;
727 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
728
729 #define TMR1ON               T1CON_bits.TMR1ON
730 #define TMR1CS               T1CON_bits.TMR1CS
731 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
732 #define T1INSYNC             T1CON_bits.T1INSYNC
733 #define T1SYNC               T1CON_bits.T1SYNC
734 #define T1OSCEN              T1CON_bits.T1OSCEN
735 #define T1CKPS0              T1CON_bits.T1CKPS0
736 #define T1CKPS1              T1CON_bits.T1CKPS1
737
738 // ----- T2CON bits --------------------
739 typedef union {
740   struct {
741     unsigned char T2CKPS0:1;
742     unsigned char T2CKPS1:1;
743     unsigned char TMR2ON:1;
744     unsigned char TOUTPS0:1;
745     unsigned char TOUTPS1:1;
746     unsigned char TOUTPS2:1;
747     unsigned char TOUTPS3:1;
748     unsigned char :1;
749   };
750 } __T2CON_bits_t;
751 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
752
753 #define T2CKPS0              T2CON_bits.T2CKPS0
754 #define T2CKPS1              T2CON_bits.T2CKPS1
755 #define TMR2ON               T2CON_bits.TMR2ON
756 #define TOUTPS0              T2CON_bits.TOUTPS0
757 #define TOUTPS1              T2CON_bits.TOUTPS1
758 #define TOUTPS2              T2CON_bits.TOUTPS2
759 #define TOUTPS3              T2CON_bits.TOUTPS3
760
761 #endif