c37b8323ff28988bf6dafc30d2bdc9f2ce829453
[fw/sdcc] / device / include / pic / pic16f871.h
1 //
2 // Register Declarations for Microchip 16F871 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F871_H
23 #define P16F871_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PORTC_ADDR      0x0007
36 #define PORTD_ADDR      0x0008
37 #define PORTE_ADDR      0x0009
38 #define PCLATH_ADDR     0x000A
39 #define INTCON_ADDR     0x000B
40 #define PIR1_ADDR       0x000C
41 #define PIR2_ADDR       0x000D
42 #define TMR1L_ADDR      0x000E
43 #define TMR1H_ADDR      0x000F
44 #define T1CON_ADDR      0x0010
45 #define TMR2_ADDR       0x0011
46 #define T2CON_ADDR      0x0012
47 #define CCPR1L_ADDR     0x0015
48 #define CCPR1H_ADDR     0x0016
49 #define CCP1CON_ADDR    0x0017
50 #define RCSTA_ADDR      0x0018
51 #define TXREG_ADDR      0x0019
52 #define RCREG_ADDR      0x001A
53 #define ADRESH_ADDR     0x001E
54 #define ADCON0_ADDR     0x001F
55 #define OPTION_REG_ADDR 0x0081
56 #define TRISA_ADDR      0x0085
57 #define TRISB_ADDR      0x0086
58 #define TRISC_ADDR      0x0087
59 #define TRISD_ADDR      0x0088
60 #define TRISE_ADDR      0x0089
61 #define PIE1_ADDR       0x008C
62 #define PIE2_ADDR       0x008D
63 #define PCON_ADDR       0x008E
64 #define PR2_ADDR        0x0092
65 #define TXSTA_ADDR      0x0098
66 #define SPBRG_ADDR      0x0099
67 #define ADRESL_ADDR     0x009E
68 #define ADCON1_ADDR     0x009F
69 #define EEDATA_ADDR     0x010C
70 #define EEADR_ADDR      0x010D
71 #define EEDATH_ADDR     0x010E
72 #define EEADRH_ADDR     0x010F
73 #define EECON1_ADDR     0x018C
74 #define EECON2_ADDR     0x018D
75
76 //
77 // Memory organization.
78 //
79
80
81
82 //         LIST
83 // P16F871.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
84 //         NOLIST
85
86 // This header file defines configurations, registers, and other useful bits of
87 // information for the PIC16F871 microcontroller.  These names are taken to match 
88 // the data sheets as closely as possible.  
89
90 // Note that the processor must be selected before this file is 
91 // included.  The processor may be selected the following ways:
92
93 //       1. Command line switch:
94 //               C:\ MPASM MYFILE.ASM /PIC16F871
95 //       2. LIST directive in the source file
96 //               LIST   P=PIC16F871
97 //       3. Processor Type entry in the MPASM full-screen interface
98
99 //==========================================================================
100 //
101 //       Revision History
102 //
103 //==========================================================================
104
105 //Rev:   Date:    Reason:
106
107 //1.00   08/07/98 Initial Release - cloned from 16F873
108
109 //==========================================================================
110 //
111 //       Verify Processor
112 //
113 //==========================================================================
114
115 //        IFNDEF __16F871
116 //         MESSG "Processor-header file mismatch.  Verify selected processor."
117 //         ENDIF
118
119 //==========================================================================
120 //
121 //       Register Definitions
122 //
123 //==========================================================================
124
125 #define W                    0x0000
126 #define F                    0x0001
127
128 //----- Register Files------------------------------------------------------
129
130 extern __data __at (INDF_ADDR) volatile char      INDF;
131 extern __sfr  __at (TMR0_ADDR)                    TMR0;
132 extern __data __at (PCL_ADDR) volatile char       PCL;
133 extern __sfr  __at (STATUS_ADDR)                  STATUS;
134 extern __sfr  __at (FSR_ADDR)                     FSR;
135 extern __sfr  __at (PORTA_ADDR)                   PORTA;
136 extern __sfr  __at (PORTB_ADDR)                   PORTB;
137 extern __sfr  __at (PORTC_ADDR)                   PORTC;
138 extern __sfr  __at (PORTD_ADDR)                   PORTD;
139 extern __sfr  __at (PORTE_ADDR)                   PORTE;
140 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
141 extern __sfr  __at (INTCON_ADDR)                  INTCON;
142 extern __sfr  __at (PIR1_ADDR)                    PIR1;
143 extern __sfr  __at (PIR2_ADDR)                    PIR2;
144 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;
145 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;
146 extern __sfr  __at (T1CON_ADDR)                   T1CON;
147 extern __sfr  __at (TMR2_ADDR)                    TMR2;
148 extern __sfr  __at (T2CON_ADDR)                   T2CON;
149 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
150 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
151 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
152 extern __sfr  __at (RCSTA_ADDR)                   RCSTA;
153 extern __sfr  __at (TXREG_ADDR)                   TXREG;
154 extern __sfr  __at (RCREG_ADDR)                   RCREG;
155 extern __sfr  __at (ADRESH_ADDR)                  ADRESH;
156 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;
157
158 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
159 extern __sfr  __at (TRISA_ADDR)                   TRISA;
160 extern __sfr  __at (TRISB_ADDR)                   TRISB;
161 extern __sfr  __at (TRISC_ADDR)                   TRISC;
162 extern __sfr  __at (TRISD_ADDR)                   TRISD;
163 extern __sfr  __at (TRISE_ADDR)                   TRISE;
164 extern __sfr  __at (PIE1_ADDR)                    PIE1;
165 extern __sfr  __at (PIE2_ADDR)                    PIE2;
166 extern __sfr  __at (PCON_ADDR)                    PCON;
167 extern __sfr  __at (PR2_ADDR)                     PR2;
168 extern __sfr  __at (TXSTA_ADDR)                   TXSTA;
169 extern __sfr  __at (SPBRG_ADDR)                   SPBRG;
170 extern __sfr  __at (ADRESL_ADDR)                  ADRESL;
171 extern __sfr  __at (ADCON1_ADDR)                  ADCON1;
172
173 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
174 extern __sfr  __at (EEADR_ADDR)                   EEADR;
175 extern __sfr  __at (EEDATH_ADDR)                  EEDATH;
176 extern __sfr  __at (EEADRH_ADDR)                  EEADRH;
177
178 extern __sfr  __at (EECON1_ADDR)                  EECON1;
179 extern __sfr  __at (EECON2_ADDR)                  EECON2;
180
181 //----- STATUS Bits --------------------------------------------------------
182
183
184 //----- OPTION Bits ----------------------------------------------------
185
186
187 //----- INTCON Bits --------------------------------------------------------
188
189
190 //----- PIE1 Bits ----------------------------------------------------------
191
192
193 //----- PIR1 Bits ----------------------------------------------------------
194
195
196 //----- PIE2 Bits ----------------------------------------------------------
197
198
199 //----- PIR2 Bits ----------------------------------------------------------
200
201
202
203 //----- PCON Bits ----------------------------------------------------------
204
205
206
207 //----- TRISE Bits ---------------------------------------------------------
208
209
210 //----- EECON1 Bits --------------------------------------------------------
211
212
213 //----- T1CON Bits ---------------------------------------------------------
214
215
216 //----- T2CON Bits ---------------------------------------------------------
217
218
219 //----- CCP1CON Bits -------------------------------------------------------
220
221
222
223 //----- TXSTA Bits ---------------------------------------------------------
224
225
226
227 //----- RCSTA Bits ---------------------------------------------------------
228
229
230 //----- ADCON0 Bits --------------------------------------------------------
231
232
233 //----- ADCON1 Bits --------------------------------------------------------
234
235
236 //==========================================================================
237 //
238 //       RAM Definition
239 //
240 //==========================================================================
241
242 //         __MAXRAM H'1FF'
243 //         __BADRAM H'13'-H'14', H'1B'-H'1D'
244 //         __BADRAM H'8F'-H'91', H'93'-H'97', H'9A'-H'9D', H'C0'-H'EF'
245 //         __BADRAM H'105', H'107'-H'109', H'110'-H'11F'
246 //         __BADRAM H'185', H'187'-H'189', H'18E'-H'19F', H'1C0'-H'1EF'
247
248 //==========================================================================
249 //
250 //       Configuration Bits
251 //
252 //==========================================================================
253
254 #define _CP_ALL              0x0FCF
255 #define _CP_OFF              0x3FFF
256 #define _DEBUG_ON            0x37FF
257 #define _DEBUG_OFF           0x3FFF
258 #define _WRT_ENABLE_ON       0x3FFF
259 #define _WRT_ENABLE_OFF      0x3DFF
260 #define _CPD_ON              0x3EFF
261 #define _CPD_OFF             0x3FFF
262 #define _LVP_ON              0x3FFF 
263 #define _LVP_OFF             0x3F7F     
264 #define _BODEN_ON            0x3FFF
265 #define _BODEN_OFF           0x3FBF
266 #define _PWRTE_OFF           0x3FFF
267 #define _PWRTE_ON            0x3FF7
268 #define _WDT_ON              0x3FFF
269 #define _WDT_OFF             0x3FFB
270 #define _LP_OSC              0x3FFC
271 #define _XT_OSC              0x3FFD
272 #define _HS_OSC              0x3FFE
273 #define _RC_OSC              0x3FFF
274
275 //         LIST
276
277 // ----- ADCON0 bits --------------------
278 typedef union {
279   struct {
280     unsigned char ADON:1;
281     unsigned char :1;
282     unsigned char GO:1;
283     unsigned char CHS0:1;
284     unsigned char CHS1:1;
285     unsigned char CHS2:1;
286     unsigned char ADCS0:1;
287     unsigned char ADCS1:1;
288   };
289   struct {
290     unsigned char :1;
291     unsigned char :1;
292     unsigned char NOT_DONE:1;
293     unsigned char :1;
294     unsigned char :1;
295     unsigned char :1;
296     unsigned char :1;
297     unsigned char :1;
298   };
299   struct {
300     unsigned char :1;
301     unsigned char :1;
302     unsigned char GO_DONE:1;
303     unsigned char :1;
304     unsigned char :1;
305     unsigned char :1;
306     unsigned char :1;
307     unsigned char :1;
308   };
309 } __ADCON0_bits_t;
310 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
311
312 #define ADON                 ADCON0_bits.ADON
313 #define GO                   ADCON0_bits.GO
314 #define NOT_DONE             ADCON0_bits.NOT_DONE
315 #define GO_DONE              ADCON0_bits.GO_DONE
316 #define CHS0                 ADCON0_bits.CHS0
317 #define CHS1                 ADCON0_bits.CHS1
318 #define CHS2                 ADCON0_bits.CHS2
319 #define ADCS0                ADCON0_bits.ADCS0
320 #define ADCS1                ADCON0_bits.ADCS1
321
322 // ----- ADCON1 bits --------------------
323 typedef union {
324   struct {
325     unsigned char PCFG0:1;
326     unsigned char PCFG1:1;
327     unsigned char PCFG2:1;
328     unsigned char PCFG3:1;
329     unsigned char :1;
330     unsigned char :1;
331     unsigned char :1;
332     unsigned char ADFM:1;
333   };
334 } __ADCON1_bits_t;
335 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
336
337 #define PCFG0                ADCON1_bits.PCFG0
338 #define PCFG1                ADCON1_bits.PCFG1
339 #define PCFG2                ADCON1_bits.PCFG2
340 #define PCFG3                ADCON1_bits.PCFG3
341 #define ADFM                 ADCON1_bits.ADFM
342
343 // ----- CCP1CON bits --------------------
344 typedef union {
345   struct {
346     unsigned char CCP1M0:1;
347     unsigned char CCP1M1:1;
348     unsigned char CCP1M2:1;
349     unsigned char CCP1M3:1;
350     unsigned char CCP1Y:1;
351     unsigned char CCP1X:1;
352     unsigned char :1;
353     unsigned char :1;
354   };
355 } __CCP1CON_bits_t;
356 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
357
358 #define CCP1M0               CCP1CON_bits.CCP1M0
359 #define CCP1M1               CCP1CON_bits.CCP1M1
360 #define CCP1M2               CCP1CON_bits.CCP1M2
361 #define CCP1M3               CCP1CON_bits.CCP1M3
362 #define CCP1Y                CCP1CON_bits.CCP1Y
363 #define CCP1X                CCP1CON_bits.CCP1X
364
365 // ----- EECON1 bits --------------------
366 typedef union {
367   struct {
368     unsigned char RD:1;
369     unsigned char WR:1;
370     unsigned char WREN:1;
371     unsigned char WRERR:1;
372     unsigned char :1;
373     unsigned char :1;
374     unsigned char :1;
375     unsigned char EEPGD:1;
376   };
377 } __EECON1_bits_t;
378 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
379
380 #define RD                   EECON1_bits.RD
381 #define WR                   EECON1_bits.WR
382 #define WREN                 EECON1_bits.WREN
383 #define WRERR                EECON1_bits.WRERR
384 #define EEPGD                EECON1_bits.EEPGD
385
386 // ----- INTCON bits --------------------
387 typedef union {
388   struct {
389     unsigned char RBIF:1;
390     unsigned char INTF:1;
391     unsigned char T0IF:1;
392     unsigned char RBIE:1;
393     unsigned char INTE:1;
394     unsigned char T0IE:1;
395     unsigned char PEIE:1;
396     unsigned char GIE:1;
397   };
398 } __INTCON_bits_t;
399 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
400
401 #define RBIF                 INTCON_bits.RBIF
402 #define INTF                 INTCON_bits.INTF
403 #define T0IF                 INTCON_bits.T0IF
404 #define RBIE                 INTCON_bits.RBIE
405 #define INTE                 INTCON_bits.INTE
406 #define T0IE                 INTCON_bits.T0IE
407 #define PEIE                 INTCON_bits.PEIE
408 #define GIE                  INTCON_bits.GIE
409
410 // ----- OPTION_REG bits --------------------
411 typedef union {
412   struct {
413     unsigned char PS0:1;
414     unsigned char PS1:1;
415     unsigned char PS2:1;
416     unsigned char PSA:1;
417     unsigned char T0SE:1;
418     unsigned char T0CS:1;
419     unsigned char INTEDG:1;
420     unsigned char NOT_RBPU:1;
421   };
422 } __OPTION_REG_bits_t;
423 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
424
425 #define PS0                  OPTION_REG_bits.PS0
426 #define PS1                  OPTION_REG_bits.PS1
427 #define PS2                  OPTION_REG_bits.PS2
428 #define PSA                  OPTION_REG_bits.PSA
429 #define T0SE                 OPTION_REG_bits.T0SE
430 #define T0CS                 OPTION_REG_bits.T0CS
431 #define INTEDG               OPTION_REG_bits.INTEDG
432 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
433
434 // ----- PCON bits --------------------
435 typedef union {
436   struct {
437     unsigned char NOT_BO:1;
438     unsigned char NOT_POR:1;
439     unsigned char :1;
440     unsigned char :1;
441     unsigned char :1;
442     unsigned char :1;
443     unsigned char :1;
444     unsigned char :1;
445   };
446   struct {
447     unsigned char NOT_BOR:1;
448     unsigned char :1;
449     unsigned char :1;
450     unsigned char :1;
451     unsigned char :1;
452     unsigned char :1;
453     unsigned char :1;
454     unsigned char :1;
455   };
456 } __PCON_bits_t;
457 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
458
459 #define NOT_BO               PCON_bits.NOT_BO
460 #define NOT_BOR              PCON_bits.NOT_BOR
461 #define NOT_POR              PCON_bits.NOT_POR
462
463 // ----- PIE1 bits --------------------
464 typedef union {
465   struct {
466     unsigned char TMR1IE:1;
467     unsigned char TMR2IE:1;
468     unsigned char CCP1IE:1;
469     unsigned char :1;
470     unsigned char TXIE:1;
471     unsigned char RCIE:1;
472     unsigned char ADIE:1;
473     unsigned char PSPIE:1;
474   };
475 } __PIE1_bits_t;
476 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
477
478 #define TMR1IE               PIE1_bits.TMR1IE
479 #define TMR2IE               PIE1_bits.TMR2IE
480 #define CCP1IE               PIE1_bits.CCP1IE
481 #define TXIE                 PIE1_bits.TXIE
482 #define RCIE                 PIE1_bits.RCIE
483 #define ADIE                 PIE1_bits.ADIE
484 #define PSPIE                PIE1_bits.PSPIE
485
486 // ----- PIE2 bits --------------------
487 typedef union {
488   struct {
489     unsigned char :1;
490     unsigned char :1;
491     unsigned char :1;
492     unsigned char :1;
493     unsigned char EEIE:1;
494     unsigned char :1;
495     unsigned char :1;
496     unsigned char :1;
497   };
498 } __PIE2_bits_t;
499 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
500
501 #define EEIE                 PIE2_bits.EEIE
502
503 // ----- PIR1 bits --------------------
504 typedef union {
505   struct {
506     unsigned char TMR1IF:1;
507     unsigned char TMR2IF:1;
508     unsigned char CCP1IF:1;
509     unsigned char :1;
510     unsigned char TXIF:1;
511     unsigned char RCIF:1;
512     unsigned char ADIF:1;
513     unsigned char PSPIF:1;
514   };
515 } __PIR1_bits_t;
516 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
517
518 #define TMR1IF               PIR1_bits.TMR1IF
519 #define TMR2IF               PIR1_bits.TMR2IF
520 #define CCP1IF               PIR1_bits.CCP1IF
521 #define TXIF                 PIR1_bits.TXIF
522 #define RCIF                 PIR1_bits.RCIF
523 #define ADIF                 PIR1_bits.ADIF
524 #define PSPIF                PIR1_bits.PSPIF
525
526 // ----- PIR2 bits --------------------
527 typedef union {
528   struct {
529     unsigned char :1;
530     unsigned char :1;
531     unsigned char :1;
532     unsigned char :1;
533     unsigned char EEIF:1;
534     unsigned char :1;
535     unsigned char :1;
536     unsigned char :1;
537   };
538 } __PIR2_bits_t;
539 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
540
541 #define EEIF                 PIR2_bits.EEIF
542
543 // ----- RCSTA bits --------------------
544 typedef union {
545   struct {
546     unsigned char RX9D:1;
547     unsigned char OERR:1;
548     unsigned char FERR:1;
549     unsigned char ADDEN:1;
550     unsigned char CREN:1;
551     unsigned char SREN:1;
552     unsigned char RX9:1;
553     unsigned char SPEN:1;
554   };
555   struct {
556     unsigned char RCD8:1;
557     unsigned char :1;
558     unsigned char :1;
559     unsigned char :1;
560     unsigned char :1;
561     unsigned char :1;
562     unsigned char RC9:1;
563     unsigned char :1;
564   };
565   struct {
566     unsigned char :1;
567     unsigned char :1;
568     unsigned char :1;
569     unsigned char :1;
570     unsigned char :1;
571     unsigned char :1;
572     unsigned char NOT_RC8:1;
573     unsigned char :1;
574   };
575   struct {
576     unsigned char :1;
577     unsigned char :1;
578     unsigned char :1;
579     unsigned char :1;
580     unsigned char :1;
581     unsigned char :1;
582     unsigned char RC8_9:1;
583     unsigned char :1;
584   };
585 } __RCSTA_bits_t;
586 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
587
588 #define RX9D                 RCSTA_bits.RX9D
589 #define RCD8                 RCSTA_bits.RCD8
590 #define OERR                 RCSTA_bits.OERR
591 #define FERR                 RCSTA_bits.FERR
592 #define ADDEN                RCSTA_bits.ADDEN
593 #define CREN                 RCSTA_bits.CREN
594 #define SREN                 RCSTA_bits.SREN
595 #define RX9                  RCSTA_bits.RX9
596 #define RC9                  RCSTA_bits.RC9
597 #define NOT_RC8              RCSTA_bits.NOT_RC8
598 #define RC8_9                RCSTA_bits.RC8_9
599 #define SPEN                 RCSTA_bits.SPEN
600
601 // ----- STATUS bits --------------------
602 typedef union {
603   struct {
604     unsigned char C:1;
605     unsigned char DC:1;
606     unsigned char Z:1;
607     unsigned char NOT_PD:1;
608     unsigned char NOT_TO:1;
609     unsigned char RP0:1;
610     unsigned char RP1:1;
611     unsigned char IRP:1;
612   };
613 } __STATUS_bits_t;
614 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
615
616 #define C                    STATUS_bits.C
617 #define DC                   STATUS_bits.DC
618 #define Z                    STATUS_bits.Z
619 #define NOT_PD               STATUS_bits.NOT_PD
620 #define NOT_TO               STATUS_bits.NOT_TO
621 #define RP0                  STATUS_bits.RP0
622 #define RP1                  STATUS_bits.RP1
623 #define IRP                  STATUS_bits.IRP
624
625 // ----- T1CON bits --------------------
626 typedef union {
627   struct {
628     unsigned char TMR1ON:1;
629     unsigned char TMR1CS:1;
630     unsigned char NOT_T1SYNC:1;
631     unsigned char T1OSCEN:1;
632     unsigned char T1CKPS0:1;
633     unsigned char T1CKPS1:1;
634     unsigned char :1;
635     unsigned char :1;
636   };
637   struct {
638     unsigned char :1;
639     unsigned char :1;
640     unsigned char T1INSYNC:1;
641     unsigned char :1;
642     unsigned char :1;
643     unsigned char :1;
644     unsigned char :1;
645     unsigned char :1;
646   };
647   struct {
648     unsigned char :1;
649     unsigned char :1;
650     unsigned char T1SYNC:1;
651     unsigned char :1;
652     unsigned char :1;
653     unsigned char :1;
654     unsigned char :1;
655     unsigned char :1;
656   };
657 } __T1CON_bits_t;
658 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
659
660 #define TMR1ON               T1CON_bits.TMR1ON
661 #define TMR1CS               T1CON_bits.TMR1CS
662 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
663 #define T1INSYNC             T1CON_bits.T1INSYNC
664 #define T1SYNC               T1CON_bits.T1SYNC
665 #define T1OSCEN              T1CON_bits.T1OSCEN
666 #define T1CKPS0              T1CON_bits.T1CKPS0
667 #define T1CKPS1              T1CON_bits.T1CKPS1
668
669 // ----- T2CON bits --------------------
670 typedef union {
671   struct {
672     unsigned char T2CKPS0:1;
673     unsigned char T2CKPS1:1;
674     unsigned char TMR2ON:1;
675     unsigned char TOUTPS0:1;
676     unsigned char TOUTPS1:1;
677     unsigned char TOUTPS2:1;
678     unsigned char TOUTPS3:1;
679     unsigned char :1;
680   };
681 } __T2CON_bits_t;
682 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
683
684 #define T2CKPS0              T2CON_bits.T2CKPS0
685 #define T2CKPS1              T2CON_bits.T2CKPS1
686 #define TMR2ON               T2CON_bits.TMR2ON
687 #define TOUTPS0              T2CON_bits.TOUTPS0
688 #define TOUTPS1              T2CON_bits.TOUTPS1
689 #define TOUTPS2              T2CON_bits.TOUTPS2
690 #define TOUTPS3              T2CON_bits.TOUTPS3
691
692 // ----- TRISE bits --------------------
693 typedef union {
694   struct {
695     unsigned char TRISE0:1;
696     unsigned char TRISE1:1;
697     unsigned char TRISE2:1;
698     unsigned char :1;
699     unsigned char PSPMODE:1;
700     unsigned char IBOV:1;
701     unsigned char OBF:1;
702     unsigned char IBF:1;
703   };
704 } __TRISE_bits_t;
705 extern volatile __TRISE_bits_t __at(TRISE_ADDR) TRISE_bits;
706
707 #define TRISE0               TRISE_bits.TRISE0
708 #define TRISE1               TRISE_bits.TRISE1
709 #define TRISE2               TRISE_bits.TRISE2
710 #define PSPMODE              TRISE_bits.PSPMODE
711 #define IBOV                 TRISE_bits.IBOV
712 #define OBF                  TRISE_bits.OBF
713 #define IBF                  TRISE_bits.IBF
714
715 // ----- TXSTA bits --------------------
716 typedef union {
717   struct {
718     unsigned char TX9D:1;
719     unsigned char TRMT:1;
720     unsigned char BRGH:1;
721     unsigned char :1;
722     unsigned char SYNC:1;
723     unsigned char TXEN:1;
724     unsigned char TX9:1;
725     unsigned char CSRC:1;
726   };
727   struct {
728     unsigned char TXD8:1;
729     unsigned char :1;
730     unsigned char :1;
731     unsigned char :1;
732     unsigned char :1;
733     unsigned char :1;
734     unsigned char NOT_TX8:1;
735     unsigned char :1;
736   };
737   struct {
738     unsigned char :1;
739     unsigned char :1;
740     unsigned char :1;
741     unsigned char :1;
742     unsigned char :1;
743     unsigned char :1;
744     unsigned char TX8_9:1;
745     unsigned char :1;
746   };
747 } __TXSTA_bits_t;
748 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
749
750 #define TX9D                 TXSTA_bits.TX9D
751 #define TXD8                 TXSTA_bits.TXD8
752 #define TRMT                 TXSTA_bits.TRMT
753 #define BRGH                 TXSTA_bits.BRGH
754 #define SYNC                 TXSTA_bits.SYNC
755 #define TXEN                 TXSTA_bits.TXEN
756 #define TX9                  TXSTA_bits.TX9
757 #define NOT_TX8              TXSTA_bits.NOT_TX8
758 #define TX8_9                TXSTA_bits.TX8_9
759 #define CSRC                 TXSTA_bits.CSRC
760
761 #endif