7fa5def4871a42235819f8f60ed7feed936b9c4f
[fw/sdcc] / device / include / pic / pic16f87.h
1 //
2 // Register Declarations for Microchip 16F87 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F87_H
23 #define P16F87_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PCLATH_ADDR     0x000A
36 #define INTCON_ADDR     0x000B
37 #define PIR1_ADDR       0x000C
38 #define PIR2_ADDR       0x000D
39 #define TMR1L_ADDR      0x000E
40 #define TMR1H_ADDR      0x000F
41 #define T1CON_ADDR      0x0010
42 #define TMR2_ADDR       0x0011
43 #define T2CON_ADDR      0x0012
44 #define SSPBUF_ADDR     0x0013
45 #define SSPCON_ADDR     0x0014
46 #define CCPR1L_ADDR     0x0015
47 #define CCPR1H_ADDR     0x0016
48 #define CCP1CON_ADDR    0x0017
49 #define RCSTA_ADDR      0x0018
50 #define TXREG_ADDR      0x0019
51 #define RCREG_ADDR      0x001A
52 #define OPTION_REG_ADDR 0x0081
53 #define TRISA_ADDR      0x0085
54 #define TRISB_ADDR      0x0086
55 #define PIE1_ADDR       0x008C
56 #define PIE2_ADDR       0x008D
57 #define PCON_ADDR       0x008E
58 #define OSCCON_ADDR     0x008F
59 #define OSCTUNE_ADDR    0x0090
60 #define PR2_ADDR        0x0092
61 #define SSPADD_ADDR     0x0093
62 #define SSPSTAT_ADDR    0x0094
63 #define TXSTA_ADDR      0x0098
64 #define SPBRG_ADDR      0x0099
65 #define CMCON_ADDR      0x009C
66 #define CVRCON_ADDR     0x009D
67 #define WDTCON_ADDR     0x0105
68 #define EEDATA_ADDR     0x010C
69 #define EEADR_ADDR      0x010D
70 #define EEDATH_ADDR     0x010E
71 #define EEADRH_ADDR     0x010F
72 #define EECON1_ADDR     0x018C
73 #define EECON2_ADDR     0x018D
74
75 //
76 // Memory organization.
77 //
78
79
80
81 //         LIST
82 // P16F87.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
83 //         NOLIST
84
85 // This header file defines configurations, registers, and other useful bits of
86 // information for the PIC16F87 microcontroller.  These names are taken to match 
87 // the data sheets as closely as possible.  
88
89 // Note that the processor must be selected before this file is 
90 // included.  The processor may be selected the following ways:
91
92 //       1. Command line switch:
93 //               C:\ MPASM MYFILE.ASM /PIC16F87
94 //       2. LIST directive in the source file
95 //               LIST   P=PIC16F87
96 //       3. Processor Type entry in the MPASM full-screen interface
97
98 //==========================================================================
99 //
100 //       Revision History
101 //
102 //==========================================================================
103
104 //Rev:   Date:    Reason:
105
106 //1.00   07/29/02 Initial Release
107 //1.01  09/18/02 Changed name of bit-2 in the OSCCON register to IOFS
108 //1.02  01/10/03 Added bit names for TXSTA & RCSTA registers.
109 //1.03  01/24/03 Changed Config bit CCP1_RB2 to CCP1_RB0
110 //1.04  12/02/03 Modified the WRT1:WRT0 bit definition in Config Word 1.
111 //1.05  02/08/04 Changed bit in _CONFIG1 example from CCP1_RB2 to CCP1_RB0.
112
113 //==========================================================================
114 //
115 //       Verify Processor
116 //
117 //==========================================================================
118
119 //        IFNDEF __16F87
120 //            MESSG "Processor-header file mismatch.  Verify selected processor."
121 //         ENDIF
122
123 //==========================================================================
124 //
125 //       Register Definitions
126 //
127 //==========================================================================
128
129 #define W                    0x0000
130 #define F                    0x0001
131
132 //----- Register Files------------------------------------------------------
133
134 extern __data __at (INDF_ADDR) volatile char      INDF;
135 extern __sfr  __at (TMR0_ADDR)                    TMR0;
136 extern __data __at (PCL_ADDR) volatile char       PCL;
137 extern __sfr  __at (STATUS_ADDR)                  STATUS;
138 extern __sfr  __at (FSR_ADDR)                     FSR;
139 extern __sfr  __at (PORTA_ADDR)                   PORTA;
140 extern __sfr  __at (PORTB_ADDR)                   PORTB;
141 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
142 extern __sfr  __at (INTCON_ADDR)                  INTCON;
143 extern __sfr  __at (PIR1_ADDR)                    PIR1;
144 extern __sfr  __at (PIR2_ADDR)                    PIR2;
145 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;
146 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;
147 extern __sfr  __at (T1CON_ADDR)                   T1CON;
148 extern __sfr  __at (TMR2_ADDR)                    TMR2;
149 extern __sfr  __at (T2CON_ADDR)                   T2CON;
150 extern __sfr  __at (SSPBUF_ADDR)                  SSPBUF;
151 extern __sfr  __at (SSPCON_ADDR)                  SSPCON;
152 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
153 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
154 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
155 extern __sfr  __at (RCSTA_ADDR)                   RCSTA;
156 extern __sfr  __at (TXREG_ADDR)                   TXREG;
157 extern __sfr  __at (RCREG_ADDR)                   RCREG;
158
159 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
160 extern __sfr  __at (TRISA_ADDR)                   TRISA;
161 extern __sfr  __at (TRISB_ADDR)                   TRISB;
162 extern __sfr  __at (PIE1_ADDR)                    PIE1;
163 extern __sfr  __at (PIE2_ADDR)                    PIE2;
164 extern __sfr  __at (PCON_ADDR)                    PCON;
165 extern __sfr  __at (OSCCON_ADDR)                  OSCCON;
166 extern __sfr  __at (OSCTUNE_ADDR)                 OSCTUNE;
167 extern __sfr  __at (PR2_ADDR)                     PR2;
168 extern __sfr  __at (SSPADD_ADDR)                  SSPADD;
169 extern __sfr  __at (SSPSTAT_ADDR)                 SSPSTAT;
170 extern __sfr  __at (TXSTA_ADDR)                   TXSTA;
171 extern __sfr  __at (SPBRG_ADDR)                   SPBRG;
172 extern __sfr  __at (CMCON_ADDR)                   CMCON;
173 extern __sfr  __at (CVRCON_ADDR)                  CVRCON;
174
175 extern __sfr  __at (WDTCON_ADDR)                  WDTCON;
176 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
177 extern __sfr  __at (EEADR_ADDR)                   EEADR;
178 extern __sfr  __at (EEDATH_ADDR)                  EEDATH;
179 extern __sfr  __at (EEADRH_ADDR)                  EEADRH;
180
181 extern __sfr  __at (EECON1_ADDR)                  EECON1;
182 extern __sfr  __at (EECON2_ADDR)                  EECON2;
183
184 //----- STATUS Bits --------------------------------------------------------
185
186 //----- INTCON Bits --------------------------------------------------------
187
188 //----- PIR1 Bits ----------------------------------------------------------
189
190 //----- PIR2 Bits ----------------------------------------------------------
191
192 //----- T1CON Bits ---------------------------------------------------------
193
194 //----- T2CON Bits ---------------------------------------------------------
195
196 //----- SSPCON Bits --------------------------------------------------------
197
198 //----- CCP1CON Bits -------------------------------------------------------
199
200 //----- RCSTA Bits ---------------------------------------------------------
201
202 //----- OPTION Bits -----------------------------------------------------
203
204 //----- PIE1 Bits ----------------------------------------------------------
205
206 //----- PIE2 Bits ----------------------------------------------------------
207
208 //----- PCON Bits ----------------------------------------------------------
209
210 //----- OSCCON Bits -------------------------------------------------------
211
212 //----- OSCTUNE Bits -------------------------------------------------------
213
214 //----- SSPSTAT Bits -------------------------------------------------------
215
216 //----- TXSTA Bits ---------------------------------------------------------
217
218 //----- WDTCON Bits --------------------------------------------------------
219
220 //----- CMCON Bits ---------------------------------------------------------
221
222 //----- CVRCON Bits --------------------------------------------------------
223
224 //----- EECON1 Bits --------------------------------------------------------
225
226 //==========================================================================
227 //
228 //       RAM Definition
229 //
230 //==========================================================================
231
232 //         __MAXRAM H'1FF'
233 //         __BADRAM H'07'-H'09', H'1B'-H'1F'
234 //              __BADRAM H'87'-H'89', H'91', H'95'-H'97', H'9A', H'9E'-H'9F'
235 //         __BADRAM H'107'-H'109'
236 //         __BADRAM H'185', H'187'-H'189', H'18E'-H'18F'
237
238 //==========================================================================
239 //
240 //       Configuration Bits
241 //
242 //==========================================================================
243
244 #define _CONFIG1             0x2007
245 #define _CONFIG2             0x2008
246
247 //Configuration Byte 1 Options
248 #define _CP_ALL              0x1FFF
249 #define _CP_OFF              0x3FFF
250 #define _CCP1_RB0            0x3FFF
251 #define _CCP1_RB3            0x2FFF
252 #define _DEBUG_OFF           0x3FFF
253 #define _DEBUG_ON            0x37FF
254 #define _WRT_PROTECT_OFF     0x3FFF     //No program memory write protection
255 #define _WRT_PROTECT_256     0x3DFF     //First 256 program memory protected
256 #define _WRT_PROTECT_2048    0x3BFF     //First 2048 program memory protected
257 #define _WRT_PROTECT_ALL     0x39FF     //All of program memory protected
258 #define _CPD_ON              0x3EFF
259 #define _CPD_OFF             0x3FFF
260 #define _LVP_ON              0x3FFF
261 #define _LVP_OFF             0x3F7F
262 #define _BODEN_ON            0x3FFF
263 #define _BODEN_OFF           0x3FBF
264 #define _MCLR_ON             0x3FFF
265 #define _MCLR_OFF            0x3FDF
266 #define _PWRTE_OFF           0x3FFF
267 #define _PWRTE_ON            0x3FF7
268 #define _WDT_ON              0x3FFF
269 #define _WDT_OFF             0x3FFB
270 #define _EXTRC_CLKOUT        0x3FFF
271 #define _EXTRC_IO            0x3FFE
272 #define _INTRC_CLKOUT        0x3FFD
273 #define _INTRC_IO            0x3FFC
274 #define _EXTCLK              0x3FEF
275 #define _HS_OSC              0x3FEE
276 #define _XT_OSC              0x3FED
277 #define _LP_OSC              0x3FEC
278
279 //Configuration Byte 2 Options
280 #define _IESO_ON             0x3FFF
281 #define _IESO_OFF            0x3FFD
282 #define _FCMEN_ON            0x3FFF
283 #define _FCMEN_OFF           0x3FFE
284
285
286
287 // To use the Configuration Bits, place the following lines in your source code
288 //  in the following format, and change the configuration value to the desired 
289 //  setting (such as CP_OFF to CP_ALL).  These are currently commented out here
290 //  and each __CONFIG line should have the preceding semicolon removed when
291 //  pasted into your source code.
292
293 //Program Configuration Register 1
294 //              __CONFIG    _CONFIG1, _CP_OFF & _CCP1_RB0 & _DEBUG_OFF & _WRT_PROTECT_OFF & _CPD_OFF & _LVP_OFF & _BODEN_OFF & _MCLR_OFF & _PWRTE_OFF & _WDT_OFF & _HS_OSC
295
296 //Program Configuration Register 2
297 //              __CONFIG    _CONFIG2, _IESO_OFF & _FCMEN_OFF
298
299
300
301
302
303
304 //         LIST
305
306 // ----- CCP1CON bits --------------------
307 typedef union {
308   struct {
309     unsigned char CCP1M0:1;
310     unsigned char CCP1M1:1;
311     unsigned char CCP1M2:1;
312     unsigned char CCP1M3:1;
313     unsigned char CCP1Y:1;
314     unsigned char CCP1X:1;
315     unsigned char :1;
316     unsigned char :1;
317   };
318 } __CCP1CON_bits_t;
319 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
320
321 #define CCP1M0               CCP1CON_bits.CCP1M0
322 #define CCP1M1               CCP1CON_bits.CCP1M1
323 #define CCP1M2               CCP1CON_bits.CCP1M2
324 #define CCP1M3               CCP1CON_bits.CCP1M3
325 #define CCP1Y                CCP1CON_bits.CCP1Y
326 #define CCP1X                CCP1CON_bits.CCP1X
327
328 // ----- CMCON bits --------------------
329 typedef union {
330   struct {
331     unsigned char CM0:1;
332     unsigned char CM1:1;
333     unsigned char CM2:1;
334     unsigned char CIS:1;
335     unsigned char C1INV:1;
336     unsigned char C2INV:1;
337     unsigned char C1OUT:1;
338     unsigned char C2OUT:1;
339   };
340 } __CMCON_bits_t;
341 extern volatile __CMCON_bits_t __at(CMCON_ADDR) CMCON_bits;
342
343 #define CM0                  CMCON_bits.CM0
344 #define CM1                  CMCON_bits.CM1
345 #define CM2                  CMCON_bits.CM2
346 #define CIS                  CMCON_bits.CIS
347 #define C1INV                CMCON_bits.C1INV
348 #define C2INV                CMCON_bits.C2INV
349 #define C1OUT                CMCON_bits.C1OUT
350 #define C2OUT                CMCON_bits.C2OUT
351
352 // ----- CVRCON bits --------------------
353 typedef union {
354   struct {
355     unsigned char CVR0:1;
356     unsigned char CVR1:1;
357     unsigned char CVR2:1;
358     unsigned char CVR3:1;
359     unsigned char :1;
360     unsigned char CVRR:1;
361     unsigned char CVROE:1;
362     unsigned char CVREN:1;
363   };
364 } __CVRCON_bits_t;
365 extern volatile __CVRCON_bits_t __at(CVRCON_ADDR) CVRCON_bits;
366
367 #define CVR0                 CVRCON_bits.CVR0
368 #define CVR1                 CVRCON_bits.CVR1
369 #define CVR2                 CVRCON_bits.CVR2
370 #define CVR3                 CVRCON_bits.CVR3
371 #define CVRR                 CVRCON_bits.CVRR
372 #define CVROE                CVRCON_bits.CVROE
373 #define CVREN                CVRCON_bits.CVREN
374
375 // ----- EECON1 bits --------------------
376 typedef union {
377   struct {
378     unsigned char RD:1;
379     unsigned char WR:1;
380     unsigned char WREN:1;
381     unsigned char WRERR:1;
382     unsigned char FREE:1;
383     unsigned char :1;
384     unsigned char :1;
385     unsigned char EEPGD:1;
386   };
387 } __EECON1_bits_t;
388 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
389
390 #define RD                   EECON1_bits.RD
391 #define WR                   EECON1_bits.WR
392 #define WREN                 EECON1_bits.WREN
393 #define WRERR                EECON1_bits.WRERR
394 #define FREE                 EECON1_bits.FREE
395 #define EEPGD                EECON1_bits.EEPGD
396
397 // ----- INTCON bits --------------------
398 typedef union {
399   struct {
400     unsigned char RBIF:1;
401     unsigned char INTF:1;
402     unsigned char TMR0IF:1;
403     unsigned char RBIE:1;
404     unsigned char INTE:1;
405     unsigned char TMR0IE:1;
406     unsigned char PEIE:1;
407     unsigned char GIE:1;
408   };
409 } __INTCON_bits_t;
410 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
411
412 #define RBIF                 INTCON_bits.RBIF
413 #define INTF                 INTCON_bits.INTF
414 #define TMR0IF               INTCON_bits.TMR0IF
415 #define RBIE                 INTCON_bits.RBIE
416 #define INTE                 INTCON_bits.INTE
417 #define TMR0IE               INTCON_bits.TMR0IE
418 #define PEIE                 INTCON_bits.PEIE
419 #define GIE                  INTCON_bits.GIE
420
421 // ----- OPTION_REG bits --------------------
422 typedef union {
423   struct {
424     unsigned char PS0:1;
425     unsigned char PS1:1;
426     unsigned char PS2:1;
427     unsigned char PSA:1;
428     unsigned char T0SE:1;
429     unsigned char T0CS:1;
430     unsigned char INTEDG:1;
431     unsigned char NOT_RBPU:1;
432   };
433 } __OPTION_REG_bits_t;
434 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
435
436 #define PS0                  OPTION_REG_bits.PS0
437 #define PS1                  OPTION_REG_bits.PS1
438 #define PS2                  OPTION_REG_bits.PS2
439 #define PSA                  OPTION_REG_bits.PSA
440 #define T0SE                 OPTION_REG_bits.T0SE
441 #define T0CS                 OPTION_REG_bits.T0CS
442 #define INTEDG               OPTION_REG_bits.INTEDG
443 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
444
445 // ----- OSCCON bits --------------------
446 typedef union {
447   struct {
448     unsigned char SCS0:1;
449     unsigned char SCS1:1;
450     unsigned char IOFS:1;
451     unsigned char OSTS:1;
452     unsigned char IRCF0:1;
453     unsigned char IRCF1:1;
454     unsigned char IRCF2:1;
455     unsigned char :1;
456   };
457 } __OSCCON_bits_t;
458 extern volatile __OSCCON_bits_t __at(OSCCON_ADDR) OSCCON_bits;
459
460 #define SCS0                 OSCCON_bits.SCS0
461 #define SCS1                 OSCCON_bits.SCS1
462 #define IOFS                 OSCCON_bits.IOFS
463 #define OSTS                 OSCCON_bits.OSTS
464 #define IRCF0                OSCCON_bits.IRCF0
465 #define IRCF1                OSCCON_bits.IRCF1
466 #define IRCF2                OSCCON_bits.IRCF2
467
468 // ----- OSCTUNE bits --------------------
469 typedef union {
470   struct {
471     unsigned char TUN0:1;
472     unsigned char TUN1:1;
473     unsigned char TUN2:1;
474     unsigned char TUN3:1;
475     unsigned char TUN4:1;
476     unsigned char TUN5:1;
477     unsigned char :1;
478     unsigned char :1;
479   };
480 } __OSCTUNE_bits_t;
481 extern volatile __OSCTUNE_bits_t __at(OSCTUNE_ADDR) OSCTUNE_bits;
482
483 #define TUN0                 OSCTUNE_bits.TUN0
484 #define TUN1                 OSCTUNE_bits.TUN1
485 #define TUN2                 OSCTUNE_bits.TUN2
486 #define TUN3                 OSCTUNE_bits.TUN3
487 #define TUN4                 OSCTUNE_bits.TUN4
488 #define TUN5                 OSCTUNE_bits.TUN5
489
490 // ----- PCON bits --------------------
491 typedef union {
492   struct {
493     unsigned char NOT_BO:1;
494     unsigned char NOT_POR:1;
495     unsigned char :1;
496     unsigned char :1;
497     unsigned char :1;
498     unsigned char :1;
499     unsigned char :1;
500     unsigned char :1;
501   };
502   struct {
503     unsigned char NOT_BOR:1;
504     unsigned char :1;
505     unsigned char :1;
506     unsigned char :1;
507     unsigned char :1;
508     unsigned char :1;
509     unsigned char :1;
510     unsigned char :1;
511   };
512 } __PCON_bits_t;
513 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
514
515 #define NOT_BO               PCON_bits.NOT_BO
516 #define NOT_BOR              PCON_bits.NOT_BOR
517 #define NOT_POR              PCON_bits.NOT_POR
518
519 // ----- PIE1 bits --------------------
520 typedef union {
521   struct {
522     unsigned char TMR1IE:1;
523     unsigned char TMR2IE:1;
524     unsigned char CCP1IE:1;
525     unsigned char SSPIE:1;
526     unsigned char TXIE:1;
527     unsigned char RCIE:1;
528     unsigned char :1;
529     unsigned char :1;
530   };
531 } __PIE1_bits_t;
532 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
533
534 #define TMR1IE               PIE1_bits.TMR1IE
535 #define TMR2IE               PIE1_bits.TMR2IE
536 #define CCP1IE               PIE1_bits.CCP1IE
537 #define SSPIE                PIE1_bits.SSPIE
538 #define TXIE                 PIE1_bits.TXIE
539 #define RCIE                 PIE1_bits.RCIE
540
541 // ----- PIE2 bits --------------------
542 typedef union {
543   struct {
544     unsigned char :1;
545     unsigned char :1;
546     unsigned char :1;
547     unsigned char :1;
548     unsigned char EEIE:1;
549     unsigned char :1;
550     unsigned char CMIE:1;
551     unsigned char OSFIE:1;
552   };
553 } __PIE2_bits_t;
554 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
555
556 #define EEIE                 PIE2_bits.EEIE
557 #define CMIE                 PIE2_bits.CMIE
558 #define OSFIE                PIE2_bits.OSFIE
559
560 // ----- PIR1 bits --------------------
561 typedef union {
562   struct {
563     unsigned char TMR1IF:1;
564     unsigned char TMR2IF:1;
565     unsigned char CCP1IF:1;
566     unsigned char SSPIF:1;
567     unsigned char TXIF:1;
568     unsigned char RCIF:1;
569     unsigned char :1;
570     unsigned char :1;
571   };
572 } __PIR1_bits_t;
573 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
574
575 #define TMR1IF               PIR1_bits.TMR1IF
576 #define TMR2IF               PIR1_bits.TMR2IF
577 #define CCP1IF               PIR1_bits.CCP1IF
578 #define SSPIF                PIR1_bits.SSPIF
579 #define TXIF                 PIR1_bits.TXIF
580 #define RCIF                 PIR1_bits.RCIF
581
582 // ----- PIR2 bits --------------------
583 typedef union {
584   struct {
585     unsigned char :1;
586     unsigned char :1;
587     unsigned char :1;
588     unsigned char :1;
589     unsigned char EEIF:1;
590     unsigned char :1;
591     unsigned char CMIF:1;
592     unsigned char OSFIF:1;
593   };
594 } __PIR2_bits_t;
595 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
596
597 #define EEIF                 PIR2_bits.EEIF
598 #define CMIF                 PIR2_bits.CMIF
599 #define OSFIF                PIR2_bits.OSFIF
600
601 // ----- RCSTA bits --------------------
602 typedef union {
603   struct {
604     unsigned char RX9D:1;
605     unsigned char OERR:1;
606     unsigned char FERR:1;
607     unsigned char ADDEN:1;
608     unsigned char CREN:1;
609     unsigned char SREN:1;
610     unsigned char RX9:1;
611     unsigned char SPEN:1;
612   };
613   struct {
614     unsigned char RCD8:1;
615     unsigned char :1;
616     unsigned char :1;
617     unsigned char :1;
618     unsigned char :1;
619     unsigned char :1;
620     unsigned char RC9:1;
621     unsigned char :1;
622   };
623   struct {
624     unsigned char :1;
625     unsigned char :1;
626     unsigned char :1;
627     unsigned char :1;
628     unsigned char :1;
629     unsigned char :1;
630     unsigned char NOT_RC8:1;
631     unsigned char :1;
632   };
633   struct {
634     unsigned char :1;
635     unsigned char :1;
636     unsigned char :1;
637     unsigned char :1;
638     unsigned char :1;
639     unsigned char :1;
640     unsigned char RC8_9:1;
641     unsigned char :1;
642   };
643 } __RCSTA_bits_t;
644 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
645
646 #define RX9D                 RCSTA_bits.RX9D
647 #define RCD8                 RCSTA_bits.RCD8
648 #define OERR                 RCSTA_bits.OERR
649 #define FERR                 RCSTA_bits.FERR
650 #define ADDEN                RCSTA_bits.ADDEN
651 #define CREN                 RCSTA_bits.CREN
652 #define SREN                 RCSTA_bits.SREN
653 #define RX9                  RCSTA_bits.RX9
654 #define RC9                  RCSTA_bits.RC9
655 #define NOT_RC8              RCSTA_bits.NOT_RC8
656 #define RC8_9                RCSTA_bits.RC8_9
657 #define SPEN                 RCSTA_bits.SPEN
658
659 // ----- SSPCON bits --------------------
660 typedef union {
661   struct {
662     unsigned char SSPM0:1;
663     unsigned char SSPM1:1;
664     unsigned char SSPM2:1;
665     unsigned char SSPM3:1;
666     unsigned char CKP:1;
667     unsigned char SSPEN:1;
668     unsigned char SSPOV:1;
669     unsigned char WCOL:1;
670   };
671 } __SSPCON_bits_t;
672 extern volatile __SSPCON_bits_t __at(SSPCON_ADDR) SSPCON_bits;
673
674 #define SSPM0                SSPCON_bits.SSPM0
675 #define SSPM1                SSPCON_bits.SSPM1
676 #define SSPM2                SSPCON_bits.SSPM2
677 #define SSPM3                SSPCON_bits.SSPM3
678 #define CKP                  SSPCON_bits.CKP
679 #define SSPEN                SSPCON_bits.SSPEN
680 #define SSPOV                SSPCON_bits.SSPOV
681 #define WCOL                 SSPCON_bits.WCOL
682
683 // ----- SSPSTAT bits --------------------
684 typedef union {
685   struct {
686     unsigned char BF:1;
687     unsigned char UA:1;
688     unsigned char R:1;
689     unsigned char S:1;
690     unsigned char P:1;
691     unsigned char D:1;
692     unsigned char CKE:1;
693     unsigned char SMP:1;
694   };
695   struct {
696     unsigned char :1;
697     unsigned char :1;
698     unsigned char I2C_READ:1;
699     unsigned char I2C_START:1;
700     unsigned char I2C_STOP:1;
701     unsigned char I2C_DATA:1;
702     unsigned char :1;
703     unsigned char :1;
704   };
705   struct {
706     unsigned char :1;
707     unsigned char :1;
708     unsigned char NOT_W:1;
709     unsigned char :1;
710     unsigned char :1;
711     unsigned char NOT_A:1;
712     unsigned char :1;
713     unsigned char :1;
714   };
715   struct {
716     unsigned char :1;
717     unsigned char :1;
718     unsigned char NOT_WRITE:1;
719     unsigned char :1;
720     unsigned char :1;
721     unsigned char NOT_ADDRESS:1;
722     unsigned char :1;
723     unsigned char :1;
724   };
725   struct {
726     unsigned char :1;
727     unsigned char :1;
728     unsigned char R_W:1;
729     unsigned char :1;
730     unsigned char :1;
731     unsigned char D_A:1;
732     unsigned char :1;
733     unsigned char :1;
734   };
735   struct {
736     unsigned char :1;
737     unsigned char :1;
738     unsigned char READ_WRITE:1;
739     unsigned char :1;
740     unsigned char :1;
741     unsigned char DATA_ADDRESS:1;
742     unsigned char :1;
743     unsigned char :1;
744   };
745 } __SSPSTAT_bits_t;
746 extern volatile __SSPSTAT_bits_t __at(SSPSTAT_ADDR) SSPSTAT_bits;
747
748 #define BF                   SSPSTAT_bits.BF
749 #define UA                   SSPSTAT_bits.UA
750 #define R                    SSPSTAT_bits.R
751 #define I2C_READ             SSPSTAT_bits.I2C_READ
752 #define NOT_W                SSPSTAT_bits.NOT_W
753 #define NOT_WRITE            SSPSTAT_bits.NOT_WRITE
754 #define R_W                  SSPSTAT_bits.R_W
755 #define READ_WRITE           SSPSTAT_bits.READ_WRITE
756 #define S                    SSPSTAT_bits.S
757 #define I2C_START            SSPSTAT_bits.I2C_START
758 #define P                    SSPSTAT_bits.P
759 #define I2C_STOP             SSPSTAT_bits.I2C_STOP
760 #define D                    SSPSTAT_bits.D
761 #define I2C_DATA             SSPSTAT_bits.I2C_DATA
762 #define NOT_A                SSPSTAT_bits.NOT_A
763 #define NOT_ADDRESS          SSPSTAT_bits.NOT_ADDRESS
764 #define D_A                  SSPSTAT_bits.D_A
765 #define DATA_ADDRESS         SSPSTAT_bits.DATA_ADDRESS
766 #define CKE                  SSPSTAT_bits.CKE
767 #define SMP                  SSPSTAT_bits.SMP
768
769 // ----- STATUS bits --------------------
770 typedef union {
771   struct {
772     unsigned char C:1;
773     unsigned char DC:1;
774     unsigned char Z:1;
775     unsigned char NOT_PD:1;
776     unsigned char NOT_TO:1;
777     unsigned char RP0:1;
778     unsigned char RP1:1;
779     unsigned char IRP:1;
780   };
781 } __STATUS_bits_t;
782 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
783
784 #define C                    STATUS_bits.C
785 #define DC                   STATUS_bits.DC
786 #define Z                    STATUS_bits.Z
787 #define NOT_PD               STATUS_bits.NOT_PD
788 #define NOT_TO               STATUS_bits.NOT_TO
789 #define RP0                  STATUS_bits.RP0
790 #define RP1                  STATUS_bits.RP1
791 #define IRP                  STATUS_bits.IRP
792
793 // ----- T1CON bits --------------------
794 typedef union {
795   struct {
796     unsigned char TMR1ON:1;
797     unsigned char TMR1CS:1;
798     unsigned char NOT_T1SYNC:1;
799     unsigned char T1OSCEN:1;
800     unsigned char T1CKPS0:1;
801     unsigned char T1CKPS1:1;
802     unsigned char T1RUN:1;
803     unsigned char :1;
804   };
805   struct {
806     unsigned char :1;
807     unsigned char :1;
808     unsigned char T1INSYNC:1;
809     unsigned char :1;
810     unsigned char :1;
811     unsigned char :1;
812     unsigned char :1;
813     unsigned char :1;
814   };
815 } __T1CON_bits_t;
816 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
817
818 #define TMR1ON               T1CON_bits.TMR1ON
819 #define TMR1CS               T1CON_bits.TMR1CS
820 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
821 #define T1INSYNC             T1CON_bits.T1INSYNC
822 #define T1OSCEN              T1CON_bits.T1OSCEN
823 #define T1CKPS0              T1CON_bits.T1CKPS0
824 #define T1CKPS1              T1CON_bits.T1CKPS1
825 #define T1RUN                T1CON_bits.T1RUN
826
827 // ----- T2CON bits --------------------
828 typedef union {
829   struct {
830     unsigned char T2CKPS0:1;
831     unsigned char T2CKPS1:1;
832     unsigned char TMR2ON:1;
833     unsigned char TOUTPS0:1;
834     unsigned char TOUTPS1:1;
835     unsigned char TOUTPS2:1;
836     unsigned char TOUTPS3:1;
837     unsigned char :1;
838   };
839 } __T2CON_bits_t;
840 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
841
842 #define T2CKPS0              T2CON_bits.T2CKPS0
843 #define T2CKPS1              T2CON_bits.T2CKPS1
844 #define TMR2ON               T2CON_bits.TMR2ON
845 #define TOUTPS0              T2CON_bits.TOUTPS0
846 #define TOUTPS1              T2CON_bits.TOUTPS1
847 #define TOUTPS2              T2CON_bits.TOUTPS2
848 #define TOUTPS3              T2CON_bits.TOUTPS3
849
850 // ----- TXSTA bits --------------------
851 typedef union {
852   struct {
853     unsigned char TX9D:1;
854     unsigned char TRMT:1;
855     unsigned char BRGH:1;
856     unsigned char :1;
857     unsigned char SYNC:1;
858     unsigned char TXEN:1;
859     unsigned char TX9:1;
860     unsigned char CSRC:1;
861   };
862   struct {
863     unsigned char TXD8:1;
864     unsigned char :1;
865     unsigned char :1;
866     unsigned char :1;
867     unsigned char :1;
868     unsigned char :1;
869     unsigned char NOT_TX8:1;
870     unsigned char :1;
871   };
872   struct {
873     unsigned char :1;
874     unsigned char :1;
875     unsigned char :1;
876     unsigned char :1;
877     unsigned char :1;
878     unsigned char :1;
879     unsigned char TX8_9:1;
880     unsigned char :1;
881   };
882 } __TXSTA_bits_t;
883 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
884
885 #define TX9D                 TXSTA_bits.TX9D
886 #define TXD8                 TXSTA_bits.TXD8
887 #define TRMT                 TXSTA_bits.TRMT
888 #define BRGH                 TXSTA_bits.BRGH
889 #define SYNC                 TXSTA_bits.SYNC
890 #define TXEN                 TXSTA_bits.TXEN
891 #define TX9                  TXSTA_bits.TX9
892 #define NOT_TX8              TXSTA_bits.NOT_TX8
893 #define TX8_9                TXSTA_bits.TX8_9
894 #define CSRC                 TXSTA_bits.CSRC
895
896 // ----- WDTCON bits --------------------
897 typedef union {
898   struct {
899     unsigned char SWDTEN:1;
900     unsigned char WDTPS0:1;
901     unsigned char WDTPS1:1;
902     unsigned char WDTPS2:1;
903     unsigned char WDTPS3:1;
904     unsigned char :1;
905     unsigned char :1;
906     unsigned char :1;
907   };
908   struct {
909     unsigned char SWDTE:1;
910     unsigned char :1;
911     unsigned char :1;
912     unsigned char :1;
913     unsigned char :1;
914     unsigned char :1;
915     unsigned char :1;
916     unsigned char :1;
917   };
918 } __WDTCON_bits_t;
919 extern volatile __WDTCON_bits_t __at(WDTCON_ADDR) WDTCON_bits;
920
921 #define SWDTEN               WDTCON_bits.SWDTEN
922 #define SWDTE                WDTCON_bits.SWDTE
923 #define WDTPS0               WDTCON_bits.WDTPS0
924 #define WDTPS1               WDTCON_bits.WDTPS1
925 #define WDTPS2               WDTCON_bits.WDTPS2
926 #define WDTPS3               WDTCON_bits.WDTPS3
927
928 #endif