* src/pic/device.h: removed AssignedMemory structure and macros
[fw/sdcc] / device / include / pic / pic16f819.h
1 //
2 // Register Declarations for Microchip 16F819 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F819_H
23 #define P16F819_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PCLATH_ADDR     0x000A
36 #define INTCON_ADDR     0x000B
37 #define PIR1_ADDR       0x000C
38 #define PIR2_ADDR       0x000D
39 #define TMR1L_ADDR      0x000E
40 #define TMR1H_ADDR      0x000F
41 #define T1CON_ADDR      0x0010
42 #define TMR2_ADDR       0x0011
43 #define T2CON_ADDR      0x0012
44 #define SSPBUF_ADDR     0x0013
45 #define SSPCON_ADDR     0x0014
46 #define CCPR1L_ADDR     0x0015
47 #define CCPR1H_ADDR     0x0016
48 #define CCP1CON_ADDR    0x0017
49 #define ADRESH_ADDR     0x001E
50 #define ADCON0_ADDR     0x001F
51 #define OPTION_REG_ADDR 0x0081
52 #define TRISA_ADDR      0x0085
53 #define TRISB_ADDR      0x0086
54 #define PIE1_ADDR       0x008C
55 #define PIE2_ADDR       0x008D
56 #define PCON_ADDR       0x008E
57 #define OSCCON_ADDR     0x008F
58 #define OSCTUNE_ADDR    0x0090
59 #define PR2_ADDR        0x0092
60 #define SSPADD_ADDR     0x0093
61 #define SSPSTAT_ADDR    0x0094
62 #define ADRESL_ADDR     0x009E
63 #define ADCON1_ADDR     0x009F
64 #define EEDATA_ADDR     0x010C
65 #define EEADR_ADDR      0x010D
66 #define EEDATH_ADDR     0x010E
67 #define EEADRH_ADDR     0x010F
68 #define EECON1_ADDR     0x018C
69 #define EECON2_ADDR     0x018D
70
71 //
72 // Memory organization.
73 //
74
75
76
77 //         LIST
78 // P16F819.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
79 //         NOLIST
80
81 // This header file defines configurations, registers, and other useful bits of
82 // information for the PIC16F819 microcontroller.  These names are taken to match 
83 // the data sheets as closely as possible.  
84
85 // Note that the processor must be selected before this file is 
86 // included.  The processor may be selected the following ways:
87
88 //       1. Command line switch:
89 //               C:\ MPASM MYFILE.ASM /PIC16F819
90 //       2. LIST directive in the source file
91 //               LIST   P=PIC16F819
92 //       3. Processor Type entry in the MPASM full-screen interface
93
94 //==========================================================================
95 //
96 //       Revision History
97 //
98 //==========================================================================
99
100 //Rev:   Date:    Reason:
101
102 //1.00   06/15/02 Initial Release
103 //1.01  09/18/02 Changed name of bit-2 in the OSCCON register to IOFS
104
105 //==========================================================================
106 //
107 //       Verify Processor
108 //
109 //==========================================================================
110
111 //        IFNDEF __16F819
112 //            MESSG "Processor-header file mismatch.  Verify selected processor."
113 //         ENDIF
114
115 //==========================================================================
116 //
117 //       Register Definitions
118 //
119 //==========================================================================
120
121 #define W                    0x0000
122 #define F                    0x0001
123
124 //----- Register Files------------------------------------------------------
125
126 extern __data __at (INDF_ADDR) volatile char      INDF;
127 extern __sfr  __at (TMR0_ADDR)                    TMR0;
128 extern __data __at (PCL_ADDR) volatile char       PCL;
129 extern __sfr  __at (STATUS_ADDR)                  STATUS;
130 extern __sfr  __at (FSR_ADDR)                     FSR;
131 extern __sfr  __at (PORTA_ADDR)                   PORTA;
132 extern __sfr  __at (PORTB_ADDR)                   PORTB;
133 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
134 extern __sfr  __at (INTCON_ADDR)                  INTCON;
135 extern __sfr  __at (PIR1_ADDR)                    PIR1;
136 extern __sfr  __at (PIR2_ADDR)                    PIR2;
137 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;
138 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;
139 extern __sfr  __at (T1CON_ADDR)                   T1CON;
140 extern __sfr  __at (TMR2_ADDR)                    TMR2;
141 extern __sfr  __at (T2CON_ADDR)                   T2CON;
142 extern __sfr  __at (SSPBUF_ADDR)                  SSPBUF;
143 extern __sfr  __at (SSPCON_ADDR)                  SSPCON;
144 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
145 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
146 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
147 extern __sfr  __at (ADRESH_ADDR)                  ADRESH;
148 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;
149
150 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
151 extern __sfr  __at (TRISA_ADDR)                   TRISA;
152 extern __sfr  __at (TRISB_ADDR)                   TRISB;
153 extern __sfr  __at (PIE1_ADDR)                    PIE1;
154 extern __sfr  __at (PIE2_ADDR)                    PIE2;
155 extern __sfr  __at (PCON_ADDR)                    PCON;
156 extern __sfr  __at (OSCCON_ADDR)                  OSCCON;
157 extern __sfr  __at (OSCTUNE_ADDR)                 OSCTUNE;
158 extern __sfr  __at (PR2_ADDR)                     PR2;
159 extern __sfr  __at (SSPADD_ADDR)                  SSPADD;
160 extern __sfr  __at (SSPSTAT_ADDR)                 SSPSTAT;
161 extern __sfr  __at (ADRESL_ADDR)                  ADRESL;
162 extern __sfr  __at (ADCON1_ADDR)                  ADCON1;
163
164 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
165 extern __sfr  __at (EEADR_ADDR)                   EEADR;
166 extern __sfr  __at (EEDATH_ADDR)                  EEDATH;
167 extern __sfr  __at (EEADRH_ADDR)                  EEADRH;
168
169 extern __sfr  __at (EECON1_ADDR)                  EECON1;
170 extern __sfr  __at (EECON2_ADDR)                  EECON2;
171
172 //----- STATUS Bits --------------------------------------------------------
173
174
175 //----- INTCON Bits --------------------------------------------------------
176
177
178 //----- PIR1 Bits ----------------------------------------------------------
179
180
181 //----- PIR2 Bits ----------------------------------------------------------
182
183
184 //----- T1CON Bits ---------------------------------------------------------
185
186
187 //----- T2CON Bits ---------------------------------------------------------
188
189
190 //----- SSPCON Bits --------------------------------------------------------
191
192
193 //----- CCP1CON Bits -------------------------------------------------------
194
195
196 //----- ADCON0 Bits --------------------------------------------------------
197
198
199 //----- OPTION Bits -----------------------------------------------------
200
201
202 //----- PIE1 Bits ----------------------------------------------------------
203
204
205 //----- PIE2 Bits ----------------------------------------------------------
206
207
208 //----- PCON Bits ----------------------------------------------------------
209
210
211 //----- OSCCON Bits -------------------------------------------------------
212
213
214 //----- OSCTUNE Bits -------------------------------------------------------
215
216
217 //----- SSPSTAT Bits -------------------------------------------------------
218
219
220 //----- ADCON1 Bits --------------------------------------------------------
221
222
223 //----- EECON1 Bits --------------------------------------------------------
224
225
226 //==========================================================================
227 //
228 //       RAM Definition
229 //
230 //==========================================================================
231
232 //         __MAXRAM H'1FF'
233 //         __BADRAM H'07'-H'09', H'18'-H'1D'
234 //      __BADRAM H'87'-H'89', H'91', H'95'-H'9D'
235 //         __BADRAM H'105', H'107'-H'109', H'110'-H'11F'
236 //         __BADRAM H'185', H'187'-H'189', H'18E'-H'19F'
237
238 //==========================================================================
239 //
240 //       Configuration Bits
241 //
242 //==========================================================================
243
244 #define _CP_ALL              0x1FFF
245 #define _CP_OFF              0x3FFF
246 #define _CCP1_RB2            0x3FFF
247 #define _CCP1_RB3            0x2FFF
248 #define _DEBUG_OFF           0x3FFF
249 #define _DEBUG_ON            0x37FF
250 #define _WRT_ENABLE_OFF      0x3FFF
251 #define _WRT_ENABLE_512      0x3DFF
252 #define _WRT_ENABLE_1024     0x3BFF
253 #define _WRT_ENABLE_1536     0x39FF
254 #define _CPD_ON              0x3EFF
255 #define _CPD_OFF             0x3FFF
256 #define _LVP_ON              0x3FFF
257 #define _LVP_OFF             0x3F7F
258 #define _BODEN_ON            0x3FFF
259 #define _BODEN_OFF           0x3FBF
260 #define _MCLR_ON             0x3FFF
261 #define _MCLR_OFF            0x3FDF
262 #define _PWRTE_OFF           0x3FFF
263 #define _PWRTE_ON            0x3FF7
264 #define _WDT_ON              0x3FFF
265 #define _WDT_OFF             0x3FFB
266 #define _EXTRC_CLKOUT        0x3FFF
267 #define _EXTRC_IO            0x3FFE
268 #define _INTRC_CLKOUT        0x3FFD
269 #define _INTRC_IO            0x3FFC
270 #define _EXTCLK              0x3FEF
271 #define _HS_OSC              0x3FEE
272 #define _XT_OSC              0x3FED
273 #define _LP_OSC              0x3FEC
274
275 //         LIST
276
277 // ----- ADCON0 bits --------------------
278 typedef union {
279   struct {
280     unsigned char ADON:1;
281     unsigned char :1;
282     unsigned char GO:1;
283     unsigned char CHS0:1;
284     unsigned char CHS1:1;
285     unsigned char CHS2:1;
286     unsigned char ADCS0:1;
287     unsigned char ADCS1:1;
288   };
289   struct {
290     unsigned char :1;
291     unsigned char :1;
292     unsigned char NOT_DONE:1;
293     unsigned char :1;
294     unsigned char :1;
295     unsigned char :1;
296     unsigned char :1;
297     unsigned char :1;
298   };
299   struct {
300     unsigned char :1;
301     unsigned char :1;
302     unsigned char GO_DONE:1;
303     unsigned char :1;
304     unsigned char :1;
305     unsigned char :1;
306     unsigned char :1;
307     unsigned char :1;
308   };
309 } __ADCON0_bits_t;
310 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
311
312 #define ADON                 ADCON0_bits.ADON
313 #define GO                   ADCON0_bits.GO
314 #define NOT_DONE             ADCON0_bits.NOT_DONE
315 #define GO_DONE              ADCON0_bits.GO_DONE
316 #define CHS0                 ADCON0_bits.CHS0
317 #define CHS1                 ADCON0_bits.CHS1
318 #define CHS2                 ADCON0_bits.CHS2
319 #define ADCS0                ADCON0_bits.ADCS0
320 #define ADCS1                ADCON0_bits.ADCS1
321
322 // ----- ADCON1 bits --------------------
323 typedef union {
324   struct {
325     unsigned char PCFG0:1;
326     unsigned char PCFG1:1;
327     unsigned char PCFG2:1;
328     unsigned char PCFG3:1;
329     unsigned char :1;
330     unsigned char :1;
331     unsigned char ADCS2:1;
332     unsigned char ADFM:1;
333   };
334 } __ADCON1_bits_t;
335 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
336
337 #define PCFG0                ADCON1_bits.PCFG0
338 #define PCFG1                ADCON1_bits.PCFG1
339 #define PCFG2                ADCON1_bits.PCFG2
340 #define PCFG3                ADCON1_bits.PCFG3
341 #define ADCS2                ADCON1_bits.ADCS2
342 #define ADFM                 ADCON1_bits.ADFM
343
344 // ----- CCP1CON bits --------------------
345 typedef union {
346   struct {
347     unsigned char CCP1M0:1;
348     unsigned char CCP1M1:1;
349     unsigned char CCP1M2:1;
350     unsigned char CCP1M3:1;
351     unsigned char CCP1Y:1;
352     unsigned char CCP1X:1;
353     unsigned char :1;
354     unsigned char :1;
355   };
356 } __CCP1CON_bits_t;
357 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
358
359 #define CCP1M0               CCP1CON_bits.CCP1M0
360 #define CCP1M1               CCP1CON_bits.CCP1M1
361 #define CCP1M2               CCP1CON_bits.CCP1M2
362 #define CCP1M3               CCP1CON_bits.CCP1M3
363 #define CCP1Y                CCP1CON_bits.CCP1Y
364 #define CCP1X                CCP1CON_bits.CCP1X
365
366 // ----- EECON1 bits --------------------
367 typedef union {
368   struct {
369     unsigned char RD:1;
370     unsigned char WR:1;
371     unsigned char WREN:1;
372     unsigned char WRERR:1;
373     unsigned char FREE:1;
374     unsigned char :1;
375     unsigned char :1;
376     unsigned char EEPGD:1;
377   };
378 } __EECON1_bits_t;
379 extern volatile __EECON1_bits_t __at(EECON1_ADDR) EECON1_bits;
380
381 #define RD                   EECON1_bits.RD
382 #define WR                   EECON1_bits.WR
383 #define WREN                 EECON1_bits.WREN
384 #define WRERR                EECON1_bits.WRERR
385 #define FREE                 EECON1_bits.FREE
386 #define EEPGD                EECON1_bits.EEPGD
387
388 // ----- INTCON bits --------------------
389 typedef union {
390   struct {
391     unsigned char RBIF:1;
392     unsigned char INTF:1;
393     unsigned char TMR0IF:1;
394     unsigned char RBIE:1;
395     unsigned char INTE:1;
396     unsigned char TMR0IE:1;
397     unsigned char PEIE:1;
398     unsigned char GIE:1;
399   };
400 } __INTCON_bits_t;
401 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
402
403 #define RBIF                 INTCON_bits.RBIF
404 #define INTF                 INTCON_bits.INTF
405 #define TMR0IF               INTCON_bits.TMR0IF
406 #define RBIE                 INTCON_bits.RBIE
407 #define INTE                 INTCON_bits.INTE
408 #define TMR0IE               INTCON_bits.TMR0IE
409 #define PEIE                 INTCON_bits.PEIE
410 #define GIE                  INTCON_bits.GIE
411
412 // ----- OPTION_REG bits --------------------
413 typedef union {
414   struct {
415     unsigned char PS0:1;
416     unsigned char PS1:1;
417     unsigned char PS2:1;
418     unsigned char PSA:1;
419     unsigned char T0SE:1;
420     unsigned char T0CS:1;
421     unsigned char INTEDG:1;
422     unsigned char NOT_RBPU:1;
423   };
424 } __OPTION_REG_bits_t;
425 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
426
427 #define PS0                  OPTION_REG_bits.PS0
428 #define PS1                  OPTION_REG_bits.PS1
429 #define PS2                  OPTION_REG_bits.PS2
430 #define PSA                  OPTION_REG_bits.PSA
431 #define T0SE                 OPTION_REG_bits.T0SE
432 #define T0CS                 OPTION_REG_bits.T0CS
433 #define INTEDG               OPTION_REG_bits.INTEDG
434 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
435
436 // ----- OSCCON bits --------------------
437 typedef union {
438   struct {
439     unsigned char :1;
440     unsigned char :1;
441     unsigned char IOFS:1;
442     unsigned char :1;
443     unsigned char IRCF0:1;
444     unsigned char IRCF1:1;
445     unsigned char IRCF2:1;
446     unsigned char :1;
447   };
448 } __OSCCON_bits_t;
449 extern volatile __OSCCON_bits_t __at(OSCCON_ADDR) OSCCON_bits;
450
451 #define IOFS                 OSCCON_bits.IOFS
452 #define IRCF0                OSCCON_bits.IRCF0
453 #define IRCF1                OSCCON_bits.IRCF1
454 #define IRCF2                OSCCON_bits.IRCF2
455
456 // ----- OSCTUNE bits --------------------
457 typedef union {
458   struct {
459     unsigned char TUN0:1;
460     unsigned char TUN1:1;
461     unsigned char TUN2:1;
462     unsigned char TUN3:1;
463     unsigned char TUN4:1;
464     unsigned char TUN5:1;
465     unsigned char :1;
466     unsigned char :1;
467   };
468 } __OSCTUNE_bits_t;
469 extern volatile __OSCTUNE_bits_t __at(OSCTUNE_ADDR) OSCTUNE_bits;
470
471 #define TUN0                 OSCTUNE_bits.TUN0
472 #define TUN1                 OSCTUNE_bits.TUN1
473 #define TUN2                 OSCTUNE_bits.TUN2
474 #define TUN3                 OSCTUNE_bits.TUN3
475 #define TUN4                 OSCTUNE_bits.TUN4
476 #define TUN5                 OSCTUNE_bits.TUN5
477
478 // ----- PCON bits --------------------
479 typedef union {
480   struct {
481     unsigned char NOT_BO:1;
482     unsigned char NOT_POR:1;
483     unsigned char :1;
484     unsigned char :1;
485     unsigned char :1;
486     unsigned char :1;
487     unsigned char :1;
488     unsigned char :1;
489   };
490   struct {
491     unsigned char NOT_BOR:1;
492     unsigned char :1;
493     unsigned char :1;
494     unsigned char :1;
495     unsigned char :1;
496     unsigned char :1;
497     unsigned char :1;
498     unsigned char :1;
499   };
500 } __PCON_bits_t;
501 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
502
503 #define NOT_BO               PCON_bits.NOT_BO
504 #define NOT_BOR              PCON_bits.NOT_BOR
505 #define NOT_POR              PCON_bits.NOT_POR
506
507 // ----- PIE1 bits --------------------
508 typedef union {
509   struct {
510     unsigned char TMR1IE:1;
511     unsigned char TMR2IE:1;
512     unsigned char CCP1IE:1;
513     unsigned char SSPIE:1;
514     unsigned char :1;
515     unsigned char :1;
516     unsigned char ADIE:1;
517     unsigned char :1;
518   };
519 } __PIE1_bits_t;
520 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
521
522 #define TMR1IE               PIE1_bits.TMR1IE
523 #define TMR2IE               PIE1_bits.TMR2IE
524 #define CCP1IE               PIE1_bits.CCP1IE
525 #define SSPIE                PIE1_bits.SSPIE
526 #define ADIE                 PIE1_bits.ADIE
527
528 // ----- PIE2 bits --------------------
529 typedef union {
530   struct {
531     unsigned char :1;
532     unsigned char :1;
533     unsigned char :1;
534     unsigned char :1;
535     unsigned char EEIE:1;
536     unsigned char :1;
537     unsigned char :1;
538     unsigned char :1;
539   };
540 } __PIE2_bits_t;
541 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
542
543 #define EEIE                 PIE2_bits.EEIE
544
545 // ----- PIR1 bits --------------------
546 typedef union {
547   struct {
548     unsigned char TMR1IF:1;
549     unsigned char TMR2IF:1;
550     unsigned char CCP1IF:1;
551     unsigned char SSPIF:1;
552     unsigned char :1;
553     unsigned char :1;
554     unsigned char ADIF:1;
555     unsigned char :1;
556   };
557 } __PIR1_bits_t;
558 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
559
560 #define TMR1IF               PIR1_bits.TMR1IF
561 #define TMR2IF               PIR1_bits.TMR2IF
562 #define CCP1IF               PIR1_bits.CCP1IF
563 #define SSPIF                PIR1_bits.SSPIF
564 #define ADIF                 PIR1_bits.ADIF
565
566 // ----- PIR2 bits --------------------
567 typedef union {
568   struct {
569     unsigned char :1;
570     unsigned char :1;
571     unsigned char :1;
572     unsigned char :1;
573     unsigned char EEIF:1;
574     unsigned char :1;
575     unsigned char :1;
576     unsigned char :1;
577   };
578 } __PIR2_bits_t;
579 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
580
581 #define EEIF                 PIR2_bits.EEIF
582
583 // ----- SSPCON bits --------------------
584 typedef union {
585   struct {
586     unsigned char SSPM0:1;
587     unsigned char SSPM1:1;
588     unsigned char SSPM2:1;
589     unsigned char SSPM3:1;
590     unsigned char CKP:1;
591     unsigned char SSPEN:1;
592     unsigned char SSPOV:1;
593     unsigned char WCOL:1;
594   };
595 } __SSPCON_bits_t;
596 extern volatile __SSPCON_bits_t __at(SSPCON_ADDR) SSPCON_bits;
597
598 #define SSPM0                SSPCON_bits.SSPM0
599 #define SSPM1                SSPCON_bits.SSPM1
600 #define SSPM2                SSPCON_bits.SSPM2
601 #define SSPM3                SSPCON_bits.SSPM3
602 #define CKP                  SSPCON_bits.CKP
603 #define SSPEN                SSPCON_bits.SSPEN
604 #define SSPOV                SSPCON_bits.SSPOV
605 #define WCOL                 SSPCON_bits.WCOL
606
607 // ----- SSPSTAT bits --------------------
608 typedef union {
609   struct {
610     unsigned char BF:1;
611     unsigned char UA:1;
612     unsigned char R:1;
613     unsigned char S:1;
614     unsigned char P:1;
615     unsigned char D:1;
616     unsigned char CKE:1;
617     unsigned char SMP:1;
618   };
619   struct {
620     unsigned char :1;
621     unsigned char :1;
622     unsigned char I2C_READ:1;
623     unsigned char I2C_START:1;
624     unsigned char I2C_STOP:1;
625     unsigned char I2C_DATA:1;
626     unsigned char :1;
627     unsigned char :1;
628   };
629   struct {
630     unsigned char :1;
631     unsigned char :1;
632     unsigned char NOT_W:1;
633     unsigned char :1;
634     unsigned char :1;
635     unsigned char NOT_A:1;
636     unsigned char :1;
637     unsigned char :1;
638   };
639   struct {
640     unsigned char :1;
641     unsigned char :1;
642     unsigned char NOT_WRITE:1;
643     unsigned char :1;
644     unsigned char :1;
645     unsigned char NOT_ADDRESS:1;
646     unsigned char :1;
647     unsigned char :1;
648   };
649   struct {
650     unsigned char :1;
651     unsigned char :1;
652     unsigned char R_W:1;
653     unsigned char :1;
654     unsigned char :1;
655     unsigned char D_A:1;
656     unsigned char :1;
657     unsigned char :1;
658   };
659   struct {
660     unsigned char :1;
661     unsigned char :1;
662     unsigned char READ_WRITE:1;
663     unsigned char :1;
664     unsigned char :1;
665     unsigned char DATA_ADDRESS:1;
666     unsigned char :1;
667     unsigned char :1;
668   };
669 } __SSPSTAT_bits_t;
670 extern volatile __SSPSTAT_bits_t __at(SSPSTAT_ADDR) SSPSTAT_bits;
671
672 #define BF                   SSPSTAT_bits.BF
673 #define UA                   SSPSTAT_bits.UA
674 #define R                    SSPSTAT_bits.R
675 #define I2C_READ             SSPSTAT_bits.I2C_READ
676 #define NOT_W                SSPSTAT_bits.NOT_W
677 #define NOT_WRITE            SSPSTAT_bits.NOT_WRITE
678 #define R_W                  SSPSTAT_bits.R_W
679 #define READ_WRITE           SSPSTAT_bits.READ_WRITE
680 #define S                    SSPSTAT_bits.S
681 #define I2C_START            SSPSTAT_bits.I2C_START
682 #define P                    SSPSTAT_bits.P
683 #define I2C_STOP             SSPSTAT_bits.I2C_STOP
684 #define D                    SSPSTAT_bits.D
685 #define I2C_DATA             SSPSTAT_bits.I2C_DATA
686 #define NOT_A                SSPSTAT_bits.NOT_A
687 #define NOT_ADDRESS          SSPSTAT_bits.NOT_ADDRESS
688 #define D_A                  SSPSTAT_bits.D_A
689 #define DATA_ADDRESS         SSPSTAT_bits.DATA_ADDRESS
690 #define CKE                  SSPSTAT_bits.CKE
691 #define SMP                  SSPSTAT_bits.SMP
692
693 // ----- STATUS bits --------------------
694 typedef union {
695   struct {
696     unsigned char C:1;
697     unsigned char DC:1;
698     unsigned char Z:1;
699     unsigned char NOT_PD:1;
700     unsigned char NOT_TO:1;
701     unsigned char RP0:1;
702     unsigned char RP1:1;
703     unsigned char IRP:1;
704   };
705 } __STATUS_bits_t;
706 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
707
708 #define C                    STATUS_bits.C
709 #define DC                   STATUS_bits.DC
710 #define Z                    STATUS_bits.Z
711 #define NOT_PD               STATUS_bits.NOT_PD
712 #define NOT_TO               STATUS_bits.NOT_TO
713 #define RP0                  STATUS_bits.RP0
714 #define RP1                  STATUS_bits.RP1
715 #define IRP                  STATUS_bits.IRP
716
717 // ----- T1CON bits --------------------
718 typedef union {
719   struct {
720     unsigned char TMR1ON:1;
721     unsigned char TMR1CS:1;
722     unsigned char NOT_T1SYNC:1;
723     unsigned char T1OSCEN:1;
724     unsigned char T1CKPS0:1;
725     unsigned char T1CKPS1:1;
726     unsigned char :1;
727     unsigned char :1;
728   };
729   struct {
730     unsigned char :1;
731     unsigned char :1;
732     unsigned char T1INSYNC:1;
733     unsigned char :1;
734     unsigned char :1;
735     unsigned char :1;
736     unsigned char :1;
737     unsigned char :1;
738   };
739 } __T1CON_bits_t;
740 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
741
742 #define TMR1ON               T1CON_bits.TMR1ON
743 #define TMR1CS               T1CON_bits.TMR1CS
744 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
745 #define T1INSYNC             T1CON_bits.T1INSYNC
746 #define T1OSCEN              T1CON_bits.T1OSCEN
747 #define T1CKPS0              T1CON_bits.T1CKPS0
748 #define T1CKPS1              T1CON_bits.T1CKPS1
749
750 // ----- T2CON bits --------------------
751 typedef union {
752   struct {
753     unsigned char T2CKPS0:1;
754     unsigned char T2CKPS1:1;
755     unsigned char TMR2ON:1;
756     unsigned char TOUTPS0:1;
757     unsigned char TOUTPS1:1;
758     unsigned char TOUTPS2:1;
759     unsigned char TOUTPS3:1;
760     unsigned char :1;
761   };
762 } __T2CON_bits_t;
763 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
764
765 #define T2CKPS0              T2CON_bits.T2CKPS0
766 #define T2CKPS1              T2CON_bits.T2CKPS1
767 #define TMR2ON               T2CON_bits.TMR2ON
768 #define TOUTPS0              T2CON_bits.TOUTPS0
769 #define TOUTPS1              T2CON_bits.TOUTPS1
770 #define TOUTPS2              T2CON_bits.TOUTPS2
771 #define TOUTPS3              T2CON_bits.TOUTPS3
772
773 #endif