* .version: bumped version to 2.5.6 (pic14 ABI changed)
[fw/sdcc] / device / include / pic / pic16f76.h
1 //
2 // Register Declarations for Microchip 16F76 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F76_H
23 #define P16F76_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PORTC_ADDR      0x0007
36 #define PCLATH_ADDR     0x000A
37 #define INTCON_ADDR     0x000B
38 #define PIR1_ADDR       0x000C
39 #define PIR2_ADDR       0x000D
40 #define TMR1L_ADDR      0x000E
41 #define TMR1H_ADDR      0x000F
42 #define T1CON_ADDR      0x0010
43 #define TMR2_ADDR       0x0011
44 #define T2CON_ADDR      0x0012
45 #define SSPBUF_ADDR     0x0013
46 #define SSPCON_ADDR     0x0014
47 #define CCPR1L_ADDR     0x0015
48 #define CCPR1H_ADDR     0x0016
49 #define CCP1CON_ADDR    0x0017
50 #define RCSTA_ADDR      0x0018
51 #define TXREG_ADDR      0x0019
52 #define RCREG_ADDR      0x001A
53 #define CCPR2L_ADDR     0x001B
54 #define CCPR2H_ADDR     0x001C
55 #define CCP2CON_ADDR    0x001D
56 #define ADRES_ADDR      0x001E
57 #define ADCON0_ADDR     0x001F
58 #define OPTION_REG_ADDR 0x0081
59 #define TRISA_ADDR      0x0085
60 #define TRISB_ADDR      0x0086
61 #define TRISC_ADDR      0x0087
62 #define PIE1_ADDR       0x008C
63 #define PIE2_ADDR       0x008D
64 #define PCON_ADDR       0x008E
65 #define PR2_ADDR        0x0092
66 #define SSPADD_ADDR     0x0093
67 #define SSPSTAT_ADDR    0x0094
68 #define TXSTA_ADDR      0x0098
69 #define SPBRG_ADDR      0x0099
70 #define ADCON1_ADDR     0x009F
71 #define PMDATA_ADDR     0x010C
72 #define PMADR_ADDR      0x010D
73 #define PMDATH_ADDR     0x010E
74 #define PMADRH_ADDR     0x010F
75 #define PMCON1_ADDR     0x018C
76
77 //
78 // Memory organization.
79 //
80
81 #pragma memmap INDF_ADDR INDF_ADDR SFR 0x000    // INDF
82 #pragma memmap TMR0_ADDR TMR0_ADDR SFR 0x000    // TMR0
83 #pragma memmap PCL_ADDR PCL_ADDR SFR 0x000      // PCL
84 #pragma memmap STATUS_ADDR STATUS_ADDR SFR 0x000        // STATUS
85 #pragma memmap FSR_ADDR FSR_ADDR SFR 0x000      // FSR
86 #pragma memmap PORTA_ADDR PORTA_ADDR SFR 0x000  // PORTA
87 #pragma memmap PORTB_ADDR PORTB_ADDR SFR 0x000  // PORTB
88 #pragma memmap PORTC_ADDR PORTC_ADDR SFR 0x000  // PORTC
89 #pragma memmap PCLATH_ADDR PCLATH_ADDR SFR 0x000        // PCLATH
90 #pragma memmap INTCON_ADDR INTCON_ADDR SFR 0x000        // INTCON
91 #pragma memmap PIR1_ADDR PIR1_ADDR SFR 0x000    // PIR1
92 #pragma memmap PIR2_ADDR PIR2_ADDR SFR 0x000    // PIR2
93 #pragma memmap TMR1L_ADDR TMR1L_ADDR SFR 0x000  // TMR1L
94 #pragma memmap TMR1H_ADDR TMR1H_ADDR SFR 0x000  // TMR1H
95 #pragma memmap T1CON_ADDR T1CON_ADDR SFR 0x000  // T1CON
96 #pragma memmap TMR2_ADDR TMR2_ADDR SFR 0x000    // TMR2
97 #pragma memmap T2CON_ADDR T2CON_ADDR SFR 0x000  // T2CON
98 #pragma memmap SSPBUF_ADDR SSPBUF_ADDR SFR 0x000        // SSPBUF
99 #pragma memmap SSPCON_ADDR SSPCON_ADDR SFR 0x000        // SSPCON
100 #pragma memmap CCPR1L_ADDR CCPR1L_ADDR SFR 0x000        // CCPR1L
101 #pragma memmap CCPR1H_ADDR CCPR1H_ADDR SFR 0x000        // CCPR1H
102 #pragma memmap CCP1CON_ADDR CCP1CON_ADDR SFR 0x000      // CCP1CON
103 #pragma memmap RCSTA_ADDR RCSTA_ADDR SFR 0x000  // RCSTA
104 #pragma memmap TXREG_ADDR TXREG_ADDR SFR 0x000  // TXREG
105 #pragma memmap RCREG_ADDR RCREG_ADDR SFR 0x000  // RCREG
106 #pragma memmap CCPR2L_ADDR CCPR2L_ADDR SFR 0x000        // CCPR2L
107 #pragma memmap CCPR2H_ADDR CCPR2H_ADDR SFR 0x000        // CCPR2H
108 #pragma memmap CCP2CON_ADDR CCP2CON_ADDR SFR 0x000      // CCP2CON
109 #pragma memmap ADRES_ADDR ADRES_ADDR SFR 0x000  // ADRES
110 #pragma memmap ADCON0_ADDR ADCON0_ADDR SFR 0x000        // ADCON0
111 #pragma memmap OPTION_REG_ADDR OPTION_REG_ADDR SFR 0x000        // OPTION_REG
112 #pragma memmap TRISA_ADDR TRISA_ADDR SFR 0x000  // TRISA
113 #pragma memmap TRISB_ADDR TRISB_ADDR SFR 0x000  // TRISB
114 #pragma memmap TRISC_ADDR TRISC_ADDR SFR 0x000  // TRISC
115 #pragma memmap PIE1_ADDR PIE1_ADDR SFR 0x000    // PIE1
116 #pragma memmap PIE2_ADDR PIE2_ADDR SFR 0x000    // PIE2
117 #pragma memmap PCON_ADDR PCON_ADDR SFR 0x000    // PCON
118 #pragma memmap PR2_ADDR PR2_ADDR SFR 0x000      // PR2
119 #pragma memmap SSPADD_ADDR SSPADD_ADDR SFR 0x000        // SSPADD
120 #pragma memmap SSPSTAT_ADDR SSPSTAT_ADDR SFR 0x000      // SSPSTAT
121 #pragma memmap TXSTA_ADDR TXSTA_ADDR SFR 0x000  // TXSTA
122 #pragma memmap SPBRG_ADDR SPBRG_ADDR SFR 0x000  // SPBRG
123 #pragma memmap ADCON1_ADDR ADCON1_ADDR SFR 0x000        // ADCON1
124 #pragma memmap PMDATA_ADDR PMDATA_ADDR SFR 0x000        // PMDATA
125 #pragma memmap PMADR_ADDR PMADR_ADDR SFR 0x000  // PMADR
126 #pragma memmap PMDATH_ADDR PMDATH_ADDR SFR 0x000        // PMDATH
127 #pragma memmap PMADRH_ADDR PMADRH_ADDR SFR 0x000        // PMADRH
128 #pragma memmap PMCON1_ADDR PMCON1_ADDR SFR 0x000        // PMCON1
129
130
131 //         LIST
132 // P16F76.INC  Standard Header File, Version 1.01    Microchip Technology, Inc.
133 //         NOLIST
134
135 // This header file defines configurations, registers, and other useful bits of
136 // information for the PIC16F76 microcontroller.  These names are taken to match 
137 // the data sheets as closely as possible.  
138
139 // Note that the processor must be selected before this file is 
140 // included.  The processor may be selected the following ways:
141
142 //       1. Command line switch:
143 //               C:\ MPASM MYFILE.ASM /PIC16F76
144 //       2. LIST directive in the source file
145 //               LIST   P=PIC16F76
146 //       3. Processor Type entry in the MPASM full-screen interface
147
148 //==========================================================================
149 //
150 //       Revision History
151 //
152 //==========================================================================
153
154 //Rev:   Date:    Reason:
155
156 //1.00   00/00/00 Initial Release
157
158 //==========================================================================
159 //
160 //       Verify Processor
161 //
162 //==========================================================================
163
164 //        IFNDEF __16F76
165 //            MESSG "Processor-header file mismatch.  Verify selected processor."
166 //         ENDIF
167
168 //==========================================================================
169 //
170 //       Register Definitions
171 //
172 //==========================================================================
173
174 #define W                    0x0000
175 #define F                    0x0001
176
177 //----- Register Files------------------------------------------------------
178
179 extern data __at (INDF_ADDR) volatile char      INDF;
180 extern sfr  __at (TMR0_ADDR)                    TMR0;
181 extern data __at (PCL_ADDR) volatile char       PCL;
182 extern sfr  __at (STATUS_ADDR)                  STATUS;
183 extern sfr  __at (FSR_ADDR)                     FSR;
184 extern sfr  __at (PORTA_ADDR)                   PORTA;
185 extern sfr  __at (PORTB_ADDR)                   PORTB;
186 extern sfr  __at (PORTC_ADDR)                   PORTC;
187 extern sfr  __at (PCLATH_ADDR)                  PCLATH;
188 extern sfr  __at (INTCON_ADDR)                  INTCON;
189 extern sfr  __at (PIR1_ADDR)                    PIR1;
190 extern sfr  __at (PIR2_ADDR)                    PIR2;
191 extern sfr  __at (TMR1L_ADDR)                   TMR1L;
192 extern sfr  __at (TMR1H_ADDR)                   TMR1H;
193 extern sfr  __at (T1CON_ADDR)                   T1CON;
194 extern sfr  __at (TMR2_ADDR)                    TMR2;
195 extern sfr  __at (T2CON_ADDR)                   T2CON;
196 extern sfr  __at (SSPBUF_ADDR)                  SSPBUF;
197 extern sfr  __at (SSPCON_ADDR)                  SSPCON;
198 extern sfr  __at (CCPR1L_ADDR)                  CCPR1L;
199 extern sfr  __at (CCPR1H_ADDR)                  CCPR1H;
200 extern sfr  __at (CCP1CON_ADDR)                 CCP1CON;
201 extern sfr  __at (RCSTA_ADDR)                   RCSTA;
202 extern sfr  __at (TXREG_ADDR)                   TXREG;
203 extern sfr  __at (RCREG_ADDR)                   RCREG;
204 extern sfr  __at (CCPR2L_ADDR)                  CCPR2L;
205 extern sfr  __at (CCPR2H_ADDR)                  CCPR2H;
206 extern sfr  __at (CCP2CON_ADDR)                 CCP2CON;
207 extern sfr  __at (ADRES_ADDR)                   ADRES;
208 extern sfr  __at (ADCON0_ADDR)                  ADCON0;
209
210 extern sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
211 extern sfr  __at (TRISA_ADDR)                   TRISA;
212 extern sfr  __at (TRISB_ADDR)                   TRISB;
213 extern sfr  __at (TRISC_ADDR)                   TRISC;
214 extern sfr  __at (PIE1_ADDR)                    PIE1;
215 extern sfr  __at (PIE2_ADDR)                    PIE2;
216 extern sfr  __at (PCON_ADDR)                    PCON;
217 extern sfr  __at (PR2_ADDR)                     PR2;
218 extern sfr  __at (SSPADD_ADDR)                  SSPADD;
219 extern sfr  __at (SSPSTAT_ADDR)                 SSPSTAT;
220 extern sfr  __at (TXSTA_ADDR)                   TXSTA;
221 extern sfr  __at (SPBRG_ADDR)                   SPBRG;
222 extern sfr  __at (ADCON1_ADDR)                  ADCON1;
223
224 extern sfr  __at (PMDATA_ADDR)                  PMDATA;
225 extern sfr  __at (PMADR_ADDR)                   PMADR;
226 extern sfr  __at (PMDATH_ADDR)                  PMDATH;
227 extern sfr  __at (PMADRH_ADDR)                  PMADRH;
228
229 extern sfr  __at (PMCON1_ADDR)                  PMCON1;
230
231 //----- STATUS Bits --------------------------------------------------------
232
233
234 //----- INTCON Bits --------------------------------------------------------
235
236
237 //----- PIR1 Bits ----------------------------------------------------------
238
239
240 //----- PIR2 Bits ----------------------------------------------------------
241
242
243 //----- T1CON Bits ---------------------------------------------------------
244
245
246 //----- T2CON Bits ---------------------------------------------------------
247
248
249 //----- SSPCON Bits --------------------------------------------------------
250
251
252 //----- CCP1CON Bits -------------------------------------------------------
253
254
255 //----- RCSTA Bits ---------------------------------------------------------
256
257
258 //----- CCP2CON Bits -------------------------------------------------------
259
260
261 //----- ADCON0 Bits --------------------------------------------------------
262
263
264 //----- OPTION Bits --------------------------------------------------------
265
266
267 //----- PIE1 Bits ----------------------------------------------------------
268
269
270 //----- PIE2 Bits ----------------------------------------------------------
271
272
273 //----- PCON Bits ----------------------------------------------------------
274
275
276 //----- SSPSTAT Bits -------------------------------------------------------
277
278
279 //----- TXSTA Bits ---------------------------------------------------------
280
281
282 //----- ADCON1 Bits --------------------------------------------------------
283
284
285 //----- PMCON1 Bits --------------------------------------------------------
286
287 //==========================================================================
288 //
289 //       RAM Definition
290 //
291 //==========================================================================
292
293 //       __MAXRAM H'1FF'
294 //       __BADRAM H'08'-H'09', H'88'-H'89'
295 //       __BADRAM H'8F'-H'91', H'95'-H'97', H'9A'-H'9E'
296 //       __BADRAM H'105', H'107'-H'109'
297 //       __BADRAM H'185', H'187'-H'189', H'18D'-H'18F'
298
299 //==========================================================================
300 //
301 //       Configuration Bits
302 //
303 //==========================================================================
304
305 #define _BODEN_ON            0x3FFF
306 #define _BODEN_OFF           0x3FBF
307 #define _CP_ALL              0x3FEF
308 #define _CP_OFF              0x3FFF
309 #define _PWRTE_OFF           0x3FFF
310 #define _PWRTE_ON            0x3FF7
311 #define _WDT_ON              0x3FFF
312 #define _WDT_OFF             0x3FFB
313 #define _LP_OSC              0x3FFC
314 #define _XT_OSC              0x3FFD
315 #define _HS_OSC              0x3FFE
316 #define _RC_OSC              0x3FFF
317
318 //         LIST
319
320 // ----- ADCON0 bits --------------------
321 typedef union {
322   struct {
323     unsigned char ADON:1;
324     unsigned char :1;
325     unsigned char GO:1;
326     unsigned char CHS0:1;
327     unsigned char CHS1:1;
328     unsigned char CHS2:1;
329     unsigned char ADCS0:1;
330     unsigned char ADCS1:1;
331   };
332   struct {
333     unsigned char :1;
334     unsigned char :1;
335     unsigned char NOT_DONE:1;
336     unsigned char :1;
337     unsigned char :1;
338     unsigned char :1;
339     unsigned char :1;
340     unsigned char :1;
341   };
342   struct {
343     unsigned char :1;
344     unsigned char :1;
345     unsigned char GO_DONE:1;
346     unsigned char :1;
347     unsigned char :1;
348     unsigned char :1;
349     unsigned char :1;
350     unsigned char :1;
351   };
352 } __ADCON0_bits_t;
353 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
354
355 #define ADON                 ADCON0_bits.ADON
356 #define GO                   ADCON0_bits.GO
357 #define NOT_DONE             ADCON0_bits.NOT_DONE
358 #define GO_DONE              ADCON0_bits.GO_DONE
359 #define CHS0                 ADCON0_bits.CHS0
360 #define CHS1                 ADCON0_bits.CHS1
361 #define CHS2                 ADCON0_bits.CHS2
362 #define ADCS0                ADCON0_bits.ADCS0
363 #define ADCS1                ADCON0_bits.ADCS1
364
365 // ----- ADCON1 bits --------------------
366 typedef union {
367   struct {
368     unsigned char PCFG0:1;
369     unsigned char PCFG1:1;
370     unsigned char PCFG2:1;
371     unsigned char :1;
372     unsigned char :1;
373     unsigned char :1;
374     unsigned char :1;
375     unsigned char :1;
376   };
377 } __ADCON1_bits_t;
378 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
379
380 #define PCFG0                ADCON1_bits.PCFG0
381 #define PCFG1                ADCON1_bits.PCFG1
382 #define PCFG2                ADCON1_bits.PCFG2
383
384 // ----- CCP1CON bits --------------------
385 typedef union {
386   struct {
387     unsigned char CCP1M0:1;
388     unsigned char CCP1M1:1;
389     unsigned char CCP1M2:1;
390     unsigned char CCP1M3:1;
391     unsigned char CCP1Y:1;
392     unsigned char CCP1X:1;
393     unsigned char :1;
394     unsigned char :1;
395   };
396 } __CCP1CON_bits_t;
397 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
398
399 #define CCP1M0               CCP1CON_bits.CCP1M0
400 #define CCP1M1               CCP1CON_bits.CCP1M1
401 #define CCP1M2               CCP1CON_bits.CCP1M2
402 #define CCP1M3               CCP1CON_bits.CCP1M3
403 #define CCP1Y                CCP1CON_bits.CCP1Y
404 #define CCP1X                CCP1CON_bits.CCP1X
405
406 // ----- CCP2CON bits --------------------
407 typedef union {
408   struct {
409     unsigned char CCP2M0:1;
410     unsigned char CCP2M1:1;
411     unsigned char CCP2M2:1;
412     unsigned char CCP2M3:1;
413     unsigned char CCP2Y:1;
414     unsigned char CCP2X:1;
415     unsigned char :1;
416     unsigned char :1;
417   };
418 } __CCP2CON_bits_t;
419 extern volatile __CCP2CON_bits_t __at(CCP2CON_ADDR) CCP2CON_bits;
420
421 #define CCP2M0               CCP2CON_bits.CCP2M0
422 #define CCP2M1               CCP2CON_bits.CCP2M1
423 #define CCP2M2               CCP2CON_bits.CCP2M2
424 #define CCP2M3               CCP2CON_bits.CCP2M3
425 #define CCP2Y                CCP2CON_bits.CCP2Y
426 #define CCP2X                CCP2CON_bits.CCP2X
427
428 // ----- INTCON bits --------------------
429 typedef union {
430   struct {
431     unsigned char RBIF:1;
432     unsigned char INTF:1;
433     unsigned char T0IF:1;
434     unsigned char RBIE:1;
435     unsigned char INTE:1;
436     unsigned char T0IE:1;
437     unsigned char PEIE:1;
438     unsigned char GIE:1;
439   };
440 } __INTCON_bits_t;
441 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
442
443 #define RBIF                 INTCON_bits.RBIF
444 #define INTF                 INTCON_bits.INTF
445 #define T0IF                 INTCON_bits.T0IF
446 #define RBIE                 INTCON_bits.RBIE
447 #define INTE                 INTCON_bits.INTE
448 #define T0IE                 INTCON_bits.T0IE
449 #define PEIE                 INTCON_bits.PEIE
450 #define GIE                  INTCON_bits.GIE
451
452 // ----- OPTION_REG bits --------------------
453 typedef union {
454   struct {
455     unsigned char PS0:1;
456     unsigned char PS1:1;
457     unsigned char PS2:1;
458     unsigned char PSA:1;
459     unsigned char T0SE:1;
460     unsigned char T0CS:1;
461     unsigned char INTEDG:1;
462     unsigned char NOT_RBPU:1;
463   };
464 } __OPTION_REG_bits_t;
465 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
466
467 #define PS0                  OPTION_REG_bits.PS0
468 #define PS1                  OPTION_REG_bits.PS1
469 #define PS2                  OPTION_REG_bits.PS2
470 #define PSA                  OPTION_REG_bits.PSA
471 #define T0SE                 OPTION_REG_bits.T0SE
472 #define T0CS                 OPTION_REG_bits.T0CS
473 #define INTEDG               OPTION_REG_bits.INTEDG
474 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
475
476 // ----- PCON bits --------------------
477 typedef union {
478   struct {
479     unsigned char NOT_BO:1;
480     unsigned char NOT_POR:1;
481     unsigned char :1;
482     unsigned char :1;
483     unsigned char :1;
484     unsigned char :1;
485     unsigned char :1;
486     unsigned char :1;
487   };
488   struct {
489     unsigned char NOT_BOR:1;
490     unsigned char :1;
491     unsigned char :1;
492     unsigned char :1;
493     unsigned char :1;
494     unsigned char :1;
495     unsigned char :1;
496     unsigned char :1;
497   };
498 } __PCON_bits_t;
499 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
500
501 #define NOT_BO               PCON_bits.NOT_BO
502 #define NOT_BOR              PCON_bits.NOT_BOR
503 #define NOT_POR              PCON_bits.NOT_POR
504
505 // ----- PIE1 bits --------------------
506 typedef union {
507   struct {
508     unsigned char TMR1IE:1;
509     unsigned char TMR2IE:1;
510     unsigned char CCP1IE:1;
511     unsigned char SSPIE:1;
512     unsigned char TXIE:1;
513     unsigned char RCIE:1;
514     unsigned char ADIE:1;
515     unsigned char :1;
516   };
517 } __PIE1_bits_t;
518 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
519
520 #define TMR1IE               PIE1_bits.TMR1IE
521 #define TMR2IE               PIE1_bits.TMR2IE
522 #define CCP1IE               PIE1_bits.CCP1IE
523 #define SSPIE                PIE1_bits.SSPIE
524 #define TXIE                 PIE1_bits.TXIE
525 #define RCIE                 PIE1_bits.RCIE
526 #define ADIE                 PIE1_bits.ADIE
527
528 // ----- PIE2 bits --------------------
529 typedef union {
530   struct {
531     unsigned char CCP2IE:1;
532     unsigned char :1;
533     unsigned char :1;
534     unsigned char :1;
535     unsigned char :1;
536     unsigned char :1;
537     unsigned char :1;
538     unsigned char :1;
539   };
540 } __PIE2_bits_t;
541 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
542
543 #define CCP2IE               PIE2_bits.CCP2IE
544
545 // ----- PIR1 bits --------------------
546 typedef union {
547   struct {
548     unsigned char TMR1IF:1;
549     unsigned char TMR2IF:1;
550     unsigned char CCP1IF:1;
551     unsigned char SSPIF:1;
552     unsigned char TXIF:1;
553     unsigned char RCIF:1;
554     unsigned char ADIF:1;
555     unsigned char :1;
556   };
557 } __PIR1_bits_t;
558 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
559
560 #define TMR1IF               PIR1_bits.TMR1IF
561 #define TMR2IF               PIR1_bits.TMR2IF
562 #define CCP1IF               PIR1_bits.CCP1IF
563 #define SSPIF                PIR1_bits.SSPIF
564 #define TXIF                 PIR1_bits.TXIF
565 #define RCIF                 PIR1_bits.RCIF
566 #define ADIF                 PIR1_bits.ADIF
567
568 // ----- PIR2 bits --------------------
569 typedef union {
570   struct {
571     unsigned char CCP2IF:1;
572     unsigned char :1;
573     unsigned char :1;
574     unsigned char :1;
575     unsigned char :1;
576     unsigned char :1;
577     unsigned char :1;
578     unsigned char :1;
579   };
580 } __PIR2_bits_t;
581 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
582
583 #define CCP2IF               PIR2_bits.CCP2IF
584
585 // ----- PMCON1 bits --------------------
586 typedef union {
587   struct {
588     unsigned char RD:1;
589     unsigned char :1;
590     unsigned char :1;
591     unsigned char :1;
592     unsigned char :1;
593     unsigned char :1;
594     unsigned char :1;
595     unsigned char :1;
596   };
597 } __PMCON1_bits_t;
598 extern volatile __PMCON1_bits_t __at(PMCON1_ADDR) PMCON1_bits;
599
600 #define RD                   PMCON1_bits.RD
601
602 // ----- RCSTA bits --------------------
603 typedef union {
604   struct {
605     unsigned char RX9D:1;
606     unsigned char OERR:1;
607     unsigned char FERR:1;
608     unsigned char :1;
609     unsigned char CREN:1;
610     unsigned char SREN:1;
611     unsigned char RX9:1;
612     unsigned char SPEN:1;
613   };
614   struct {
615     unsigned char RCD8:1;
616     unsigned char :1;
617     unsigned char :1;
618     unsigned char :1;
619     unsigned char :1;
620     unsigned char :1;
621     unsigned char RC9:1;
622     unsigned char :1;
623   };
624   struct {
625     unsigned char :1;
626     unsigned char :1;
627     unsigned char :1;
628     unsigned char :1;
629     unsigned char :1;
630     unsigned char :1;
631     unsigned char NOT_RC8:1;
632     unsigned char :1;
633   };
634   struct {
635     unsigned char :1;
636     unsigned char :1;
637     unsigned char :1;
638     unsigned char :1;
639     unsigned char :1;
640     unsigned char :1;
641     unsigned char RC8_9:1;
642     unsigned char :1;
643   };
644 } __RCSTA_bits_t;
645 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
646
647 #define RX9D                 RCSTA_bits.RX9D
648 #define RCD8                 RCSTA_bits.RCD8
649 #define OERR                 RCSTA_bits.OERR
650 #define FERR                 RCSTA_bits.FERR
651 #define CREN                 RCSTA_bits.CREN
652 #define SREN                 RCSTA_bits.SREN
653 #define RX9                  RCSTA_bits.RX9
654 #define RC9                  RCSTA_bits.RC9
655 #define NOT_RC8              RCSTA_bits.NOT_RC8
656 #define RC8_9                RCSTA_bits.RC8_9
657 #define SPEN                 RCSTA_bits.SPEN
658
659 // ----- SSPCON bits --------------------
660 typedef union {
661   struct {
662     unsigned char SSPM0:1;
663     unsigned char SSPM1:1;
664     unsigned char SSPM2:1;
665     unsigned char SSPM3:1;
666     unsigned char CKP:1;
667     unsigned char SSPEN:1;
668     unsigned char SSPOV:1;
669     unsigned char WCOL:1;
670   };
671 } __SSPCON_bits_t;
672 extern volatile __SSPCON_bits_t __at(SSPCON_ADDR) SSPCON_bits;
673
674 #define SSPM0                SSPCON_bits.SSPM0
675 #define SSPM1                SSPCON_bits.SSPM1
676 #define SSPM2                SSPCON_bits.SSPM2
677 #define SSPM3                SSPCON_bits.SSPM3
678 #define CKP                  SSPCON_bits.CKP
679 #define SSPEN                SSPCON_bits.SSPEN
680 #define SSPOV                SSPCON_bits.SSPOV
681 #define WCOL                 SSPCON_bits.WCOL
682
683 // ----- SSPSTAT bits --------------------
684 typedef union {
685   struct {
686     unsigned char BF:1;
687     unsigned char UA:1;
688     unsigned char R:1;
689     unsigned char S:1;
690     unsigned char P:1;
691     unsigned char D:1;
692     unsigned char CKE:1;
693     unsigned char SMP:1;
694   };
695   struct {
696     unsigned char :1;
697     unsigned char :1;
698     unsigned char I2C_READ:1;
699     unsigned char I2C_START:1;
700     unsigned char I2C_STOP:1;
701     unsigned char I2C_DATA:1;
702     unsigned char :1;
703     unsigned char :1;
704   };
705   struct {
706     unsigned char :1;
707     unsigned char :1;
708     unsigned char NOT_W:1;
709     unsigned char :1;
710     unsigned char :1;
711     unsigned char NOT_A:1;
712     unsigned char :1;
713     unsigned char :1;
714   };
715   struct {
716     unsigned char :1;
717     unsigned char :1;
718     unsigned char NOT_WRITE:1;
719     unsigned char :1;
720     unsigned char :1;
721     unsigned char NOT_ADDRESS:1;
722     unsigned char :1;
723     unsigned char :1;
724   };
725   struct {
726     unsigned char :1;
727     unsigned char :1;
728     unsigned char R_W:1;
729     unsigned char :1;
730     unsigned char :1;
731     unsigned char D_A:1;
732     unsigned char :1;
733     unsigned char :1;
734   };
735   struct {
736     unsigned char :1;
737     unsigned char :1;
738     unsigned char READ_WRITE:1;
739     unsigned char :1;
740     unsigned char :1;
741     unsigned char DATA_ADDRESS:1;
742     unsigned char :1;
743     unsigned char :1;
744   };
745 } __SSPSTAT_bits_t;
746 extern volatile __SSPSTAT_bits_t __at(SSPSTAT_ADDR) SSPSTAT_bits;
747
748 #define BF                   SSPSTAT_bits.BF
749 #define UA                   SSPSTAT_bits.UA
750 #define R                    SSPSTAT_bits.R
751 #define I2C_READ             SSPSTAT_bits.I2C_READ
752 #define NOT_W                SSPSTAT_bits.NOT_W
753 #define NOT_WRITE            SSPSTAT_bits.NOT_WRITE
754 #define R_W                  SSPSTAT_bits.R_W
755 #define READ_WRITE           SSPSTAT_bits.READ_WRITE
756 #define S                    SSPSTAT_bits.S
757 #define I2C_START            SSPSTAT_bits.I2C_START
758 #define P                    SSPSTAT_bits.P
759 #define I2C_STOP             SSPSTAT_bits.I2C_STOP
760 #define D                    SSPSTAT_bits.D
761 #define I2C_DATA             SSPSTAT_bits.I2C_DATA
762 #define NOT_A                SSPSTAT_bits.NOT_A
763 #define NOT_ADDRESS          SSPSTAT_bits.NOT_ADDRESS
764 #define D_A                  SSPSTAT_bits.D_A
765 #define DATA_ADDRESS         SSPSTAT_bits.DATA_ADDRESS
766 #define CKE                  SSPSTAT_bits.CKE
767 #define SMP                  SSPSTAT_bits.SMP
768
769 // ----- STATUS bits --------------------
770 typedef union {
771   struct {
772     unsigned char C:1;
773     unsigned char DC:1;
774     unsigned char Z:1;
775     unsigned char NOT_PD:1;
776     unsigned char NOT_TO:1;
777     unsigned char RP0:1;
778     unsigned char RP1:1;
779     unsigned char IRP:1;
780   };
781 } __STATUS_bits_t;
782 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
783
784 #define C                    STATUS_bits.C
785 #define DC                   STATUS_bits.DC
786 #define Z                    STATUS_bits.Z
787 #define NOT_PD               STATUS_bits.NOT_PD
788 #define NOT_TO               STATUS_bits.NOT_TO
789 #define RP0                  STATUS_bits.RP0
790 #define RP1                  STATUS_bits.RP1
791 #define IRP                  STATUS_bits.IRP
792
793 // ----- T1CON bits --------------------
794 typedef union {
795   struct {
796     unsigned char TMR1ON:1;
797     unsigned char TMR1CS:1;
798     unsigned char NOT_T1SYNC:1;
799     unsigned char T1OSCEN:1;
800     unsigned char T1CKPS0:1;
801     unsigned char T1CKPS1:1;
802     unsigned char :1;
803     unsigned char :1;
804   };
805   struct {
806     unsigned char :1;
807     unsigned char :1;
808     unsigned char T1INSYNC:1;
809     unsigned char :1;
810     unsigned char :1;
811     unsigned char :1;
812     unsigned char :1;
813     unsigned char :1;
814   };
815 } __T1CON_bits_t;
816 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
817
818 #define TMR1ON               T1CON_bits.TMR1ON
819 #define TMR1CS               T1CON_bits.TMR1CS
820 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
821 #define T1INSYNC             T1CON_bits.T1INSYNC
822 #define T1OSCEN              T1CON_bits.T1OSCEN
823 #define T1CKPS0              T1CON_bits.T1CKPS0
824 #define T1CKPS1              T1CON_bits.T1CKPS1
825
826 // ----- T2CON bits --------------------
827 typedef union {
828   struct {
829     unsigned char T2CKPS0:1;
830     unsigned char T2CKPS1:1;
831     unsigned char TMR2ON:1;
832     unsigned char TOUTPS0:1;
833     unsigned char TOUTPS1:1;
834     unsigned char TOUTPS2:1;
835     unsigned char TOUTPS3:1;
836     unsigned char :1;
837   };
838 } __T2CON_bits_t;
839 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
840
841 #define T2CKPS0              T2CON_bits.T2CKPS0
842 #define T2CKPS1              T2CON_bits.T2CKPS1
843 #define TMR2ON               T2CON_bits.TMR2ON
844 #define TOUTPS0              T2CON_bits.TOUTPS0
845 #define TOUTPS1              T2CON_bits.TOUTPS1
846 #define TOUTPS2              T2CON_bits.TOUTPS2
847 #define TOUTPS3              T2CON_bits.TOUTPS3
848
849 // ----- TXSTA bits --------------------
850 typedef union {
851   struct {
852     unsigned char TX9D:1;
853     unsigned char TRMT:1;
854     unsigned char BRGH:1;
855     unsigned char :1;
856     unsigned char SYNC:1;
857     unsigned char TXEN:1;
858     unsigned char TX9:1;
859     unsigned char CSRC:1;
860   };
861   struct {
862     unsigned char TXD8:1;
863     unsigned char :1;
864     unsigned char :1;
865     unsigned char :1;
866     unsigned char :1;
867     unsigned char :1;
868     unsigned char NOT_TX8:1;
869     unsigned char :1;
870   };
871   struct {
872     unsigned char :1;
873     unsigned char :1;
874     unsigned char :1;
875     unsigned char :1;
876     unsigned char :1;
877     unsigned char :1;
878     unsigned char TX8_9:1;
879     unsigned char :1;
880   };
881 } __TXSTA_bits_t;
882 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
883
884 #define TX9D                 TXSTA_bits.TX9D
885 #define TXD8                 TXSTA_bits.TXD8
886 #define TRMT                 TXSTA_bits.TRMT
887 #define BRGH                 TXSTA_bits.BRGH
888 #define SYNC                 TXSTA_bits.SYNC
889 #define TXEN                 TXSTA_bits.TXEN
890 #define TX9                  TXSTA_bits.TX9
891 #define NOT_TX8              TXSTA_bits.NOT_TX8
892 #define TX8_9                TXSTA_bits.TX8_9
893 #define CSRC                 TXSTA_bits.CSRC
894
895 #endif