* src/pic/device.h: removed AssignedMemory structure and macros
[fw/sdcc] / device / include / pic / pic16f72.h
1 //
2 // Register Declarations for Microchip 16F72 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F72_H
23 #define P16F72_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PORTC_ADDR      0x0007
36 #define PCLATH_ADDR     0x000A
37 #define INTCON_ADDR     0x000B
38 #define PIR1_ADDR       0x000C
39 #define TMR1L_ADDR      0x000E
40 #define TMR1H_ADDR      0x000F
41 #define T1CON_ADDR      0x0010
42 #define TMR2_ADDR       0x0011
43 #define T2CON_ADDR      0x0012
44 #define SSPBUF_ADDR     0x0013
45 #define SSPCON_ADDR     0x0014
46 #define CCPR1L_ADDR     0x0015
47 #define CCPR1H_ADDR     0x0016
48 #define CCP1CON_ADDR    0x0017
49 #define ADRES_ADDR      0x001E
50 #define ADCON0_ADDR     0x001F
51 #define OPTION_REG_ADDR 0x0081
52 #define TRISA_ADDR      0x0085
53 #define TRISB_ADDR      0x0086
54 #define TRISC_ADDR      0x0087
55 #define PIE1_ADDR       0x008C
56 #define PCON_ADDR       0x008E
57 #define PR2_ADDR        0x0092
58 #define SSPADD_ADDR     0x0093
59 #define SSPSTAT_ADDR    0x0094
60 #define ADCON1_ADDR     0x009F
61 #define PMDATL_ADDR     0x010C
62 #define PMADRL_ADDR     0x010D
63 #define PMDATH_ADDR     0x010E
64 #define PMADRH_ADDR     0x010F
65 #define PMCON1_ADDR     0x018C
66
67 //
68 // Memory organization.
69 //
70
71
72
73 //         LIST
74 // P16F72.INC  Standard Header File, Version 1.01    Microchip Technology, Inc.
75 //         NOLIST
76
77 // This header file defines configurations, registers, and other useful bits of
78 // information for the PIC16F72 microcontroller.  These names are taken to match 
79 // the data sheets as closely as possible.  
80
81 // Note that the processor must be selected before this file is 
82 // included.  The processor may be selected the following ways:
83
84 //       1. Command line switch:
85 //               C:\ MPASM MYFILE.ASM /PIC16F72
86 //       2. LIST directive in the source file
87 //               LIST   P=PIC16F72
88 //       3. Processor Type entry in the MPASM full-screen interface
89
90 //==========================================================================
91 //
92 //       Revision History
93 //
94 //==========================================================================
95
96 //Rev:   Date:    Reason:
97
98 //1.00   03/22/02 Initial Release
99
100 //==========================================================================
101 //
102 //       Verify Processor
103 //
104 //==========================================================================
105
106 //        IFNDEF __16F72
107 //            MESSG "Processor-header file mismatch.  Verify selected processor."
108 //         ENDIF
109
110 //==========================================================================
111 //
112 //       Register Definitions
113 //
114 //==========================================================================
115
116 #define W                    0x0000
117 #define F                    0x0001
118
119 //----- Register Files------------------------------------------------------
120
121 extern __data __at (INDF_ADDR) volatile char      INDF;
122 extern __sfr  __at (TMR0_ADDR)                    TMR0;
123 extern __data __at (PCL_ADDR) volatile char       PCL;
124 extern __sfr  __at (STATUS_ADDR)                  STATUS;
125 extern __sfr  __at (FSR_ADDR)                     FSR;
126 extern __sfr  __at (PORTA_ADDR)                   PORTA;
127 extern __sfr  __at (PORTB_ADDR)                   PORTB;
128 extern __sfr  __at (PORTC_ADDR)                   PORTC;
129 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
130 extern __sfr  __at (INTCON_ADDR)                  INTCON;
131 extern __sfr  __at (PIR1_ADDR)                    PIR1;
132 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;
133 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;
134 extern __sfr  __at (T1CON_ADDR)                   T1CON;
135 extern __sfr  __at (TMR2_ADDR)                    TMR2;
136 extern __sfr  __at (T2CON_ADDR)                   T2CON;
137 extern __sfr  __at (SSPBUF_ADDR)                  SSPBUF;
138 extern __sfr  __at (SSPCON_ADDR)                  SSPCON;
139 extern __sfr  __at (CCPR1L_ADDR)                  CCPR1L;
140 extern __sfr  __at (CCPR1H_ADDR)                  CCPR1H;
141 extern __sfr  __at (CCP1CON_ADDR)                 CCP1CON;
142 extern __sfr  __at (ADRES_ADDR)                   ADRES;
143 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;
144 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
145 extern __sfr  __at (TRISA_ADDR)                   TRISA;
146 extern __sfr  __at (TRISB_ADDR)                   TRISB;
147 extern __sfr  __at (TRISC_ADDR)                   TRISC;
148 extern __sfr  __at (PIE1_ADDR)                    PIE1;
149 extern __sfr  __at (PCON_ADDR)                    PCON;
150 extern __sfr  __at (PR2_ADDR)                     PR2;
151 extern __sfr  __at (SSPADD_ADDR)                  SSPADD;
152 extern __sfr  __at (SSPSTAT_ADDR)                 SSPSTAT;
153 extern __sfr  __at (ADCON1_ADDR)                  ADCON1;
154
155 extern __sfr  __at (PMDATL_ADDR)                  PMDATL;
156 extern __sfr  __at (PMADRL_ADDR)                  PMADRL;
157 extern __sfr  __at (PMDATH_ADDR)                  PMDATH;
158 extern __sfr  __at (PMADRH_ADDR)                  PMADRH;
159
160 extern __sfr  __at (PMCON1_ADDR)                  PMCON1;
161
162 //----- STATUS Bits --------------------------------------------------------
163
164
165 //----- INTCON Bits --------------------------------------------------------
166
167
168 //----- PIR1 Bits ----------------------------------------------------------
169
170
171 //----- T1CON Bits ---------------------------------------------------------
172
173
174 //----- T2CON Bits ---------------------------------------------------------
175
176
177 //----- SSPCON Bits --------------------------------------------------------
178
179
180 //----- CCP1CON Bits -------------------------------------------------------
181
182
183 //----- ADCON0 Bits --------------------------------------------------------
184
185
186 //----- OPTION Bits --------------------------------------------------------
187
188
189 //----- PIE1 Bits ----------------------------------------------------------
190
191
192 //----- PCON Bits ----------------------------------------------------------
193
194
195 //----- SSPSTAT Bits -------------------------------------------------------
196
197
198 //----- ADCON1 Bits --------------------------------------------------------
199
200
201 //----- PMCON1 Bits --------------------------------------------------------
202
203 //==========================================================================
204 //
205 //       RAM Definition
206 //
207 //==========================================================================
208
209 //          __MAXRAM H'1FF'
210 //          __BADRAM H'08'-H'09', H'0D', H'18'-H'1D'
211 //          __BADRAM H'88'-H'89', H'8D', H'8F'-H'91', H'95'-H'9E'
212 //       __BADRAM H'105', H'107'-H'109', H'110'-H'11F'
213 //          __BADRAM H'185', H'187'-H'189', H'18D'-H'19F'
214
215
216 //==========================================================================
217 //
218 //       Configuration Bits
219 //
220 //==========================================================================
221
222 #define _BOREN_ON            0x3FFF
223 #define _BODEN_ON            0x3FFF     // Backward compatibility only
224 #define _BOREN_OFF           0x3FBF
225 #define _BODEN_OFF           0x3FBF     // Backward compatibility only
226 #define _CP_ALL              0x3FEF
227 #define _CP_OFF              0x3FFF
228 #define _PWRTEN_OFF          0x3FFF     
229 #define _PWRTE_OFF           0x3FFF     // Backward compatibility only
230 #define _PWRTEN_ON           0x3FF7
231 #define _PWRTE_ON            0x3FF7     // Backward compatibility only
232 #define _WDTEN_ON            0x3FFF
233 #define _WDTEN_OFF           0x3FFB
234 #define _WDT_ON              0x3FFF     // Backward compatibility only
235 #define _WDT_OFF             0x3FFB     // Backward compatibility only
236 #define _LP_OSC              0x3FFC
237 #define _XT_OSC              0x3FFD
238 #define _HS_OSC              0x3FFE
239 #define _RC_OSC              0x3FFF
240
241 //         LIST
242
243 // ----- ADCON0 bits --------------------
244 typedef union {
245   struct {
246     unsigned char ADON:1;
247     unsigned char :1;
248     unsigned char GO:1;
249     unsigned char CHS0:1;
250     unsigned char CHS1:1;
251     unsigned char CHS2:1;
252     unsigned char ADCS0:1;
253     unsigned char ADCS1:1;
254   };
255   struct {
256     unsigned char :1;
257     unsigned char :1;
258     unsigned char NOT_DONE:1;
259     unsigned char :1;
260     unsigned char :1;
261     unsigned char :1;
262     unsigned char :1;
263     unsigned char :1;
264   };
265   struct {
266     unsigned char :1;
267     unsigned char :1;
268     unsigned char GO_DONE:1;
269     unsigned char :1;
270     unsigned char :1;
271     unsigned char :1;
272     unsigned char :1;
273     unsigned char :1;
274   };
275 } __ADCON0_bits_t;
276 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
277
278 #define ADON                 ADCON0_bits.ADON
279 #define GO                   ADCON0_bits.GO
280 #define NOT_DONE             ADCON0_bits.NOT_DONE
281 #define GO_DONE              ADCON0_bits.GO_DONE
282 #define CHS0                 ADCON0_bits.CHS0
283 #define CHS1                 ADCON0_bits.CHS1
284 #define CHS2                 ADCON0_bits.CHS2
285 #define ADCS0                ADCON0_bits.ADCS0
286 #define ADCS1                ADCON0_bits.ADCS1
287
288 // ----- ADCON1 bits --------------------
289 typedef union {
290   struct {
291     unsigned char PCFG0:1;
292     unsigned char PCFG1:1;
293     unsigned char PCFG2:1;
294     unsigned char :1;
295     unsigned char :1;
296     unsigned char :1;
297     unsigned char :1;
298     unsigned char :1;
299   };
300 } __ADCON1_bits_t;
301 extern volatile __ADCON1_bits_t __at(ADCON1_ADDR) ADCON1_bits;
302
303 #define PCFG0                ADCON1_bits.PCFG0
304 #define PCFG1                ADCON1_bits.PCFG1
305 #define PCFG2                ADCON1_bits.PCFG2
306
307 // ----- CCP1CON bits --------------------
308 typedef union {
309   struct {
310     unsigned char CCP1M0:1;
311     unsigned char CCP1M1:1;
312     unsigned char CCP1M2:1;
313     unsigned char CCP1M3:1;
314     unsigned char CCP1Y:1;
315     unsigned char CCP1X:1;
316     unsigned char :1;
317     unsigned char :1;
318   };
319 } __CCP1CON_bits_t;
320 extern volatile __CCP1CON_bits_t __at(CCP1CON_ADDR) CCP1CON_bits;
321
322 #define CCP1M0               CCP1CON_bits.CCP1M0
323 #define CCP1M1               CCP1CON_bits.CCP1M1
324 #define CCP1M2               CCP1CON_bits.CCP1M2
325 #define CCP1M3               CCP1CON_bits.CCP1M3
326 #define CCP1Y                CCP1CON_bits.CCP1Y
327 #define CCP1X                CCP1CON_bits.CCP1X
328
329 // ----- INTCON bits --------------------
330 typedef union {
331   struct {
332     unsigned char RBIF:1;
333     unsigned char INTF:1;
334     unsigned char TMR0IF:1;
335     unsigned char RBIE:1;
336     unsigned char INTE:1;
337     unsigned char TMR0IE:1;
338     unsigned char PEIE:1;
339     unsigned char GIE:1;
340   };
341   struct {
342     unsigned char :1;
343     unsigned char :1;
344     unsigned char T0IF:1;
345     unsigned char :1;
346     unsigned char :1;
347     unsigned char T0IE:1;
348     unsigned char :1;
349     unsigned char :1;
350   };
351 } __INTCON_bits_t;
352 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
353
354 #define RBIF                 INTCON_bits.RBIF
355 #define INTF                 INTCON_bits.INTF
356 #define TMR0IF               INTCON_bits.TMR0IF
357 #define T0IF                 INTCON_bits.T0IF
358 #define RBIE                 INTCON_bits.RBIE
359 #define INTE                 INTCON_bits.INTE
360 #define TMR0IE               INTCON_bits.TMR0IE
361 #define T0IE                 INTCON_bits.T0IE
362 #define PEIE                 INTCON_bits.PEIE
363 #define GIE                  INTCON_bits.GIE
364
365 // ----- OPTION_REG bits --------------------
366 typedef union {
367   struct {
368     unsigned char PS0:1;
369     unsigned char PS1:1;
370     unsigned char PS2:1;
371     unsigned char PSA:1;
372     unsigned char T0SE:1;
373     unsigned char T0CS:1;
374     unsigned char INTEDG:1;
375     unsigned char NOT_RBPU:1;
376   };
377 } __OPTION_REG_bits_t;
378 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
379
380 #define PS0                  OPTION_REG_bits.PS0
381 #define PS1                  OPTION_REG_bits.PS1
382 #define PS2                  OPTION_REG_bits.PS2
383 #define PSA                  OPTION_REG_bits.PSA
384 #define T0SE                 OPTION_REG_bits.T0SE
385 #define T0CS                 OPTION_REG_bits.T0CS
386 #define INTEDG               OPTION_REG_bits.INTEDG
387 #define NOT_RBPU             OPTION_REG_bits.NOT_RBPU
388
389 // ----- PCON bits --------------------
390 typedef union {
391   struct {
392     unsigned char NOT_BO:1;
393     unsigned char NOT_POR:1;
394     unsigned char :1;
395     unsigned char :1;
396     unsigned char :1;
397     unsigned char :1;
398     unsigned char :1;
399     unsigned char :1;
400   };
401   struct {
402     unsigned char NOT_BOR:1;
403     unsigned char :1;
404     unsigned char :1;
405     unsigned char :1;
406     unsigned char :1;
407     unsigned char :1;
408     unsigned char :1;
409     unsigned char :1;
410   };
411 } __PCON_bits_t;
412 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
413
414 #define NOT_BO               PCON_bits.NOT_BO
415 #define NOT_BOR              PCON_bits.NOT_BOR
416 #define NOT_POR              PCON_bits.NOT_POR
417
418 // ----- PIE1 bits --------------------
419 typedef union {
420   struct {
421     unsigned char TMR1IE:1;
422     unsigned char TMR2IE:1;
423     unsigned char CCP1IE:1;
424     unsigned char SSPIE:1;
425     unsigned char :1;
426     unsigned char :1;
427     unsigned char ADIE:1;
428     unsigned char :1;
429   };
430 } __PIE1_bits_t;
431 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
432
433 #define TMR1IE               PIE1_bits.TMR1IE
434 #define TMR2IE               PIE1_bits.TMR2IE
435 #define CCP1IE               PIE1_bits.CCP1IE
436 #define SSPIE                PIE1_bits.SSPIE
437 #define ADIE                 PIE1_bits.ADIE
438
439 // ----- PIR1 bits --------------------
440 typedef union {
441   struct {
442     unsigned char TMR1IF:1;
443     unsigned char TMR2IF:1;
444     unsigned char CCP1IF:1;
445     unsigned char SSPIF:1;
446     unsigned char :1;
447     unsigned char :1;
448     unsigned char ADIF:1;
449     unsigned char :1;
450   };
451 } __PIR1_bits_t;
452 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
453
454 #define TMR1IF               PIR1_bits.TMR1IF
455 #define TMR2IF               PIR1_bits.TMR2IF
456 #define CCP1IF               PIR1_bits.CCP1IF
457 #define SSPIF                PIR1_bits.SSPIF
458 #define ADIF                 PIR1_bits.ADIF
459
460 // ----- PMCON1 bits --------------------
461 typedef union {
462   struct {
463     unsigned char RD:1;
464     unsigned char :1;
465     unsigned char :1;
466     unsigned char :1;
467     unsigned char :1;
468     unsigned char :1;
469     unsigned char :1;
470     unsigned char :1;
471   };
472 } __PMCON1_bits_t;
473 extern volatile __PMCON1_bits_t __at(PMCON1_ADDR) PMCON1_bits;
474
475 #define RD                   PMCON1_bits.RD
476
477 // ----- SSPCON bits --------------------
478 typedef union {
479   struct {
480     unsigned char SSPM0:1;
481     unsigned char SSPM1:1;
482     unsigned char SSPM2:1;
483     unsigned char SSPM3:1;
484     unsigned char CKP:1;
485     unsigned char SSPEN:1;
486     unsigned char SSPOV:1;
487     unsigned char WCOL:1;
488   };
489 } __SSPCON_bits_t;
490 extern volatile __SSPCON_bits_t __at(SSPCON_ADDR) SSPCON_bits;
491
492 #define SSPM0                SSPCON_bits.SSPM0
493 #define SSPM1                SSPCON_bits.SSPM1
494 #define SSPM2                SSPCON_bits.SSPM2
495 #define SSPM3                SSPCON_bits.SSPM3
496 #define CKP                  SSPCON_bits.CKP
497 #define SSPEN                SSPCON_bits.SSPEN
498 #define SSPOV                SSPCON_bits.SSPOV
499 #define WCOL                 SSPCON_bits.WCOL
500
501 // ----- SSPSTAT bits --------------------
502 typedef union {
503   struct {
504     unsigned char BF:1;
505     unsigned char UA:1;
506     unsigned char R:1;
507     unsigned char S:1;
508     unsigned char P:1;
509     unsigned char D:1;
510     unsigned char CKE:1;
511     unsigned char SMP:1;
512   };
513   struct {
514     unsigned char :1;
515     unsigned char :1;
516     unsigned char I2C_READ:1;
517     unsigned char I2C_START:1;
518     unsigned char I2C_STOP:1;
519     unsigned char I2C_DATA:1;
520     unsigned char :1;
521     unsigned char :1;
522   };
523   struct {
524     unsigned char :1;
525     unsigned char :1;
526     unsigned char NOT_W:1;
527     unsigned char :1;
528     unsigned char :1;
529     unsigned char NOT_A:1;
530     unsigned char :1;
531     unsigned char :1;
532   };
533   struct {
534     unsigned char :1;
535     unsigned char :1;
536     unsigned char NOT_WRITE:1;
537     unsigned char :1;
538     unsigned char :1;
539     unsigned char NOT_ADDRESS:1;
540     unsigned char :1;
541     unsigned char :1;
542   };
543   struct {
544     unsigned char :1;
545     unsigned char :1;
546     unsigned char R_W:1;
547     unsigned char :1;
548     unsigned char :1;
549     unsigned char D_A:1;
550     unsigned char :1;
551     unsigned char :1;
552   };
553   struct {
554     unsigned char :1;
555     unsigned char :1;
556     unsigned char READ_WRITE:1;
557     unsigned char :1;
558     unsigned char :1;
559     unsigned char DATA_ADDRESS:1;
560     unsigned char :1;
561     unsigned char :1;
562   };
563 } __SSPSTAT_bits_t;
564 extern volatile __SSPSTAT_bits_t __at(SSPSTAT_ADDR) SSPSTAT_bits;
565
566 #define BF                   SSPSTAT_bits.BF
567 #define UA                   SSPSTAT_bits.UA
568 #define R                    SSPSTAT_bits.R
569 #define I2C_READ             SSPSTAT_bits.I2C_READ
570 #define NOT_W                SSPSTAT_bits.NOT_W
571 #define NOT_WRITE            SSPSTAT_bits.NOT_WRITE
572 #define R_W                  SSPSTAT_bits.R_W
573 #define READ_WRITE           SSPSTAT_bits.READ_WRITE
574 #define S                    SSPSTAT_bits.S
575 #define I2C_START            SSPSTAT_bits.I2C_START
576 #define P                    SSPSTAT_bits.P
577 #define I2C_STOP             SSPSTAT_bits.I2C_STOP
578 #define D                    SSPSTAT_bits.D
579 #define I2C_DATA             SSPSTAT_bits.I2C_DATA
580 #define NOT_A                SSPSTAT_bits.NOT_A
581 #define NOT_ADDRESS          SSPSTAT_bits.NOT_ADDRESS
582 #define D_A                  SSPSTAT_bits.D_A
583 #define DATA_ADDRESS         SSPSTAT_bits.DATA_ADDRESS
584 #define CKE                  SSPSTAT_bits.CKE
585 #define SMP                  SSPSTAT_bits.SMP
586
587 // ----- STATUS bits --------------------
588 typedef union {
589   struct {
590     unsigned char C:1;
591     unsigned char DC:1;
592     unsigned char Z:1;
593     unsigned char NOT_PD:1;
594     unsigned char NOT_TO:1;
595     unsigned char RP0:1;
596     unsigned char RP1:1;
597     unsigned char IRP:1;
598   };
599 } __STATUS_bits_t;
600 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
601
602 #define C                    STATUS_bits.C
603 #define DC                   STATUS_bits.DC
604 #define Z                    STATUS_bits.Z
605 #define NOT_PD               STATUS_bits.NOT_PD
606 #define NOT_TO               STATUS_bits.NOT_TO
607 #define RP0                  STATUS_bits.RP0
608 #define RP1                  STATUS_bits.RP1
609 #define IRP                  STATUS_bits.IRP
610
611 // ----- T1CON bits --------------------
612 typedef union {
613   struct {
614     unsigned char TMR1ON:1;
615     unsigned char TMR1CS:1;
616     unsigned char NOT_T1SYNC:1;
617     unsigned char T1OSCEN:1;
618     unsigned char T1CKPS0:1;
619     unsigned char T1CKPS1:1;
620     unsigned char :1;
621     unsigned char :1;
622   };
623   struct {
624     unsigned char :1;
625     unsigned char :1;
626     unsigned char T1INSYNC:1;
627     unsigned char :1;
628     unsigned char :1;
629     unsigned char :1;
630     unsigned char :1;
631     unsigned char :1;
632   };
633 } __T1CON_bits_t;
634 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
635
636 #define TMR1ON               T1CON_bits.TMR1ON
637 #define TMR1CS               T1CON_bits.TMR1CS
638 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
639 #define T1INSYNC             T1CON_bits.T1INSYNC
640 #define T1OSCEN              T1CON_bits.T1OSCEN
641 #define T1CKPS0              T1CON_bits.T1CKPS0
642 #define T1CKPS1              T1CON_bits.T1CKPS1
643
644 // ----- T2CON bits --------------------
645 typedef union {
646   struct {
647     unsigned char T2CKPS0:1;
648     unsigned char T2CKPS1:1;
649     unsigned char TMR2ON:1;
650     unsigned char TOUTPS0:1;
651     unsigned char TOUTPS1:1;
652     unsigned char TOUTPS2:1;
653     unsigned char TOUTPS3:1;
654     unsigned char :1;
655   };
656 } __T2CON_bits_t;
657 extern volatile __T2CON_bits_t __at(T2CON_ADDR) T2CON_bits;
658
659 #define T2CKPS0              T2CON_bits.T2CKPS0
660 #define T2CKPS1              T2CON_bits.T2CKPS1
661 #define TMR2ON               T2CON_bits.TMR2ON
662 #define TOUTPS0              T2CON_bits.TOUTPS0
663 #define TOUTPS1              T2CON_bits.TOUTPS1
664 #define TOUTPS2              T2CON_bits.TOUTPS2
665 #define TOUTPS3              T2CON_bits.TOUTPS3
666
667 #endif