582c889bfc08fb462aad27199b1a80bc03688549
[fw/sdcc] / device / include / pic / pic16f689.h
1 //
2 // Register Declarations for Microchip 16F689 Processor
3 //
4 //
5 // This header file was automatically generated by:
6 //
7 //      inc2h.pl V1.6
8 //
9 //      Copyright (c) 2002, Kevin L. Pauba, All Rights Reserved
10 //
11 //      SDCC is licensed under the GNU Public license (GPL) v2.  Note that
12 //      this license covers the code to the compiler and other executables,
13 //      but explicitly does not cover any code or objects generated by sdcc.
14 //      We have not yet decided on a license for the run time libraries, but
15 //      it will not put any requirements on code linked against it. See:
16 // 
17 //      http://www.gnu.org/copyleft/gpl/html
18 //
19 //      See http://sdcc.sourceforge.net/ for the latest information on sdcc.
20 //
21 // 
22 #ifndef P16F689_H
23 #define P16F689_H
24
25 //
26 // Register addresses.
27 //
28 #define INDF_ADDR       0x0000
29 #define TMR0_ADDR       0x0001
30 #define PCL_ADDR        0x0002
31 #define STATUS_ADDR     0x0003
32 #define FSR_ADDR        0x0004
33 #define PORTA_ADDR      0x0005
34 #define PORTB_ADDR      0x0006
35 #define PORTC_ADDR      0x0007
36 #define PCLATH_ADDR     0x000A
37 #define INTCON_ADDR     0x000B
38 #define PIR1_ADDR       0x000C
39 #define PIR2_ADDR       0x000D
40 #define TMR1L_ADDR      0x000E
41 #define TMR1H_ADDR      0x000F
42 #define T1CON_ADDR      0x0010
43 #define SSPBUF_ADDR     0x0013
44 #define SSPCON_ADDR     0x0014
45 #define RCSTA_ADDR      0x0018
46 #define TXREG_ADDR      0x0019
47 #define RCREG_ADDR      0x001A
48 #define ADRESH_ADDR     0x001E
49 #define ADCON0_ADDR     0x001F
50 #define OPTION_REG_ADDR 0x0081
51 #define TRISA_ADDR      0x0085
52 #define TRISB_ADDR      0x0086
53 #define TRISC_ADDR      0x0087
54 #define PIE1_ADDR       0x008C
55 #define PIE2_ADDR       0x008D
56 #define PCON_ADDR       0x008E
57 #define OSCCON_ADDR     0x008F
58 #define OSCTUNE_ADDR    0x0090
59 #define SSPADD_ADDR     0x0093
60 #define MSK_ADDR        0x0093
61 #define SSPMSK_ADDR     0x0093
62 #define SSPSTAT_ADDR    0x0094
63 #define WPU_ADDR        0x0095
64 #define WPUA_ADDR       0x0095
65 #define IOC_ADDR        0x0096
66 #define IOCA_ADDR       0x0096
67 #define WDTCON_ADDR     0x0097
68 #define TXSTA_ADDR      0x0098
69 #define SPBRG_ADDR      0x0099
70 #define SPBRGH_ADDR     0x009A
71 #define BAUDCTL_ADDR    0x009B
72 #define ADRESL_ADDR     0x009E
73 #define ADCON1_ADDR     0x009F
74 #define EEDATA_ADDR     0x010C
75 #define EEADR_ADDR      0x010D
76 #define EEDATH_ADDR     0x010E
77 #define EEADRH_ADDR     0x010F
78 #define WPUB_ADDR       0x0115
79 #define IOCB_ADDR       0x0116
80 #define VRCON_ADDR      0x0118
81 #define CM1CON0_ADDR    0x0119
82 #define CM2CON0_ADDR    0x011A
83 #define CM2CON1_ADDR    0x011B
84 #define ANSEL_ADDR      0x011E
85 #define ANSELH_ADDR     0x011F
86 #define EECON1_ADDR     0x018C
87 #define EECON2_ADDR     0x018D
88 #define SRCON_ADDR      0x019E
89
90 //
91 // Memory organization.
92 //
93
94
95
96 //         LIST
97 // P16F689.INC  Standard Header File, Version 1.00    Microchip Technology, Inc.
98 //         NOLIST
99
100 // This header file defines configurations, registers, and other useful bits of
101 // information for the PIC16F689 microcontroller.  These names are taken to match 
102 // the data sheets as closely as possible.  
103
104 // Note that the processor must be selected before this file is 
105 // included.  The processor may be selected the following ways:
106
107 //       1. Command line switch:
108 //               C:\ MPASM MYFILE.ASM /PIC16F689
109 //       2. LIST directive in the source file
110 //               LIST   P=PIC16F689
111 //       3. Processor Type entry in the MPASM full-screen interface
112
113 //==========================================================================
114 //
115 //       Revision History
116 //
117 //==========================================================================
118 //1.00   10/12/04 Original
119 //==========================================================================
120 //
121 //       Verify Processor
122 //
123 //==========================================================================
124
125 //        IFNDEF __16F689
126 //            MESSG "Processor-header file mismatch.  Verify selected processor."
127 //         ENDIF
128
129 //==========================================================================
130 //
131 //       Register Definitions
132 //
133 //==========================================================================
134
135 #define W                    0x0000
136 #define F                    0x0001
137
138 //----- Register Files------------------------------------------------------
139
140 extern __data __at (INDF_ADDR) volatile char      INDF;
141 extern __sfr  __at (TMR0_ADDR)                    TMR0;
142 extern __data __at (PCL_ADDR) volatile char       PCL;
143 extern __sfr  __at (STATUS_ADDR)                  STATUS;
144 extern __sfr  __at (FSR_ADDR)                     FSR;
145 extern __sfr  __at (PORTA_ADDR)                   PORTA;
146 extern __sfr  __at (PORTB_ADDR)                   PORTB;
147 extern __sfr  __at (PORTC_ADDR)                   PORTC;
148
149 extern __sfr  __at (PCLATH_ADDR)                  PCLATH;
150 extern __sfr  __at (INTCON_ADDR)                  INTCON;
151 extern __sfr  __at (PIR1_ADDR)                    PIR1;
152 extern __sfr  __at (PIR2_ADDR)                    PIR2;
153 extern __sfr  __at (TMR1L_ADDR)                   TMR1L;                
154 extern __sfr  __at (TMR1H_ADDR)                   TMR1H;                
155 extern __sfr  __at (T1CON_ADDR)                   T1CON;                
156
157
158 extern __sfr  __at (SSPBUF_ADDR)                  SSPBUF;
159 extern __sfr  __at (SSPCON_ADDR)                  SSPCON;
160
161
162 extern __sfr  __at (RCSTA_ADDR)                   RCSTA;
163 extern __sfr  __at (TXREG_ADDR)                   TXREG;                
164 extern __sfr  __at (RCREG_ADDR)                   RCREG;
165
166 extern __sfr  __at (ADRESH_ADDR)                  ADRESH;               
167 extern __sfr  __at (ADCON0_ADDR)                  ADCON0;               
168
169
170 extern __sfr  __at (OPTION_REG_ADDR)              OPTION_REG;
171
172 extern __sfr  __at (TRISA_ADDR)                   TRISA;
173 extern __sfr  __at (TRISB_ADDR)                   TRISB;
174 extern __sfr  __at (TRISC_ADDR)                   TRISC;
175
176 extern __sfr  __at (PIE1_ADDR)                    PIE1;
177 extern __sfr  __at (PIE2_ADDR)                    PIE2;
178 extern __sfr  __at (PCON_ADDR)                    PCON;
179 extern __sfr  __at (OSCCON_ADDR)                  OSCCON;
180 extern __sfr  __at (OSCTUNE_ADDR)                 OSCTUNE;
181
182 extern __sfr  __at (SSPADD_ADDR)                  SSPADD;
183 extern __sfr  __at (MSK_ADDR)                     MSK;
184 extern __sfr  __at (SSPMSK_ADDR)                  SSPMSK;
185 extern __sfr  __at (SSPSTAT_ADDR)                 SSPSTAT;
186 extern __sfr  __at (WPU_ADDR)                     WPU;
187 extern __sfr  __at (WPUA_ADDR)                    WPUA;
188 extern __sfr  __at (IOC_ADDR)                     IOC;
189 extern __sfr  __at (IOCA_ADDR)                    IOCA;
190 extern __sfr  __at (WDTCON_ADDR)                  WDTCON;
191 extern __sfr  __at (TXSTA_ADDR)                   TXSTA;
192 extern __sfr  __at (SPBRG_ADDR)                   SPBRG;
193 extern __sfr  __at (SPBRGH_ADDR)                  SPBRGH;       
194 extern __sfr  __at (BAUDCTL_ADDR)                 BAUDCTL;
195
196
197 extern __sfr  __at (ADRESL_ADDR)                  ADRESL;               
198 extern __sfr  __at (ADCON1_ADDR)                  ADCON1;
199
200
201
202 extern __sfr  __at (EEDATA_ADDR)                  EEDATA;
203 extern __sfr  __at (EEADR_ADDR)                   EEADR;
204 extern __sfr  __at (EEDATH_ADDR)                  EEDATH;
205 extern __sfr  __at (EEADRH_ADDR)                  EEADRH;
206
207
208 extern __sfr  __at (WPUB_ADDR)                    WPUB;
209 extern __sfr  __at (IOCB_ADDR)                    IOCB;
210
211 extern __sfr  __at (VRCON_ADDR)                   VRCON;
212 extern __sfr  __at (CM1CON0_ADDR)                 CM1CON0;
213 extern __sfr  __at (CM2CON0_ADDR)                 CM2CON0;
214 extern __sfr  __at (CM2CON1_ADDR)                 CM2CON1;
215
216 extern __sfr  __at (ANSEL_ADDR)                   ANSEL;
217 extern __sfr  __at (ANSELH_ADDR)                  ANSELH;
218
219 extern __sfr  __at (EECON1_ADDR)                  EECON1;
220 extern __sfr  __at (EECON2_ADDR)                  EECON2;
221
222
223 extern __sfr  __at (SRCON_ADDR)                   SRCON;
224
225
226
227 //----- BANK 0 REGISTER DEFINITIONS ----------------------------------------
228 //----- STATUS Bits --------------------------------------------------------
229
230
231 //----- INTCON Bits --------------------------------------------------------
232
233
234 //----- PIR1 Bits ----------------------------------------------------------
235
236
237
238
239 //----- PIR2 Bits ----------------------------------------------------------
240
241
242 //----- T1CON Bits ---------------------------------------------------------
243
244
245
246 //----- SSPCON Bits -------------------------------------------------------
247
248
249
250 //----- RCSTA Bits ---------------------------------------------------------
251
252
253
254 //----- ADCON0 Bits --------------------------------------------------------
255
256
257 //----- BANK 1 REGISTER DEFINITIONS ----------------------------------------
258 //----- OPTION Bits --------------------------------------------------------
259
260
261 //----- TRISA Bits --------------------------------------------------------
262
263
264 //----- TRISB Bits --------------------------------------------------------
265
266
267 //----- TRISC Bits --------------------------------------------------------
268
269
270 //----- PIE1 Bits ----------------------------------------------------------
271
272
273
274
275 //----- PIE2 Bits ----------------------------------------------------------
276
277
278 //----- PCON Bits ----------------------------------------------------------
279
280
281 //----- OSCCON Bits --------------------------------------------------------
282
283
284 //----- OSCTUNE Bits -------------------------------------------------------
285
286
287 //----- SSPSTAT Bits --------------------------------------------------------
288
289
290 //----- WPUA --------------------------------------------------------------
291
292
293
294 //----- IOC --------------------------------------------------------------
295
296
297 //----- IOCA --------------------------------------------------------------
298
299
300 //----- WDTCON Bits --------------------------------------------------------
301
302
303 //----- TXSTA Bits -------------------------------------------------------
304
305
306 //----- SPBRG Bits -------------------------------------------------------
307
308
309 //----- SPBRGH Bits -------------------------------------------------------
310
311
312 //----- BAUDCTL Bits -------------------------------------------------------
313
314
315
316
317 //----- ADCON1 -------------------------------------------------------------
318
319
320 //----- BANK 2 REGISTER DEFINITIONS ----------------------------------------
321 //----- WPUB Bits ----------------------------------------------------------
322
323
324 //----- IOCB --------------------------------------------------------------
325
326
327 //----- VRCON Bits ---------------------------------------------------------
328
329
330 //----- CM1CON0 Bits -------------------------------------------------------
331
332
333
334 //----- CM2CON0 Bits -------------------------------------------------------
335
336
337
338 //----- CM2CON1 Bits -------------------------------------------------------
339
340
341 //----- ANSEL --------------------------------------------------------------
342
343
344 //----- BANK 3 REGISTER DEFINITIONS ----------------------------------------
345 //----- EECON1 -------------------------------------------------------------
346
347
348 //----- SRCON ---------------------------------------------------------------
349
350
351 //==========================================================================
352 //
353 //       RAM Definition
354 //
355 //==========================================================================
356
357 //         __MAXRAM H'1FF'
358 //         __BADRAM H'08'-H'09', H'11'-H'12', H'15'-H'17', H'1B'-H'1D'
359 //         __BADRAM H'88'-H'89', H'91'-H'92', H'9C'-H'9D'
360 //         __BADRAM H'108'-H'109', H'110'-H'114', H'117', H'11C'-H'11D'
361 //         __BADRAM H'188'-H'189', H'18E'-H'19D', H'19F'-H'1EF'
362
363 //==========================================================================
364 //
365 //       Configuration Bits
366 //
367 //==========================================================================
368
369 #define _FCMEN_ON            0x3FFF
370 #define _FCMEN_OFF           0x37FF
371 #define _IESO_ON             0x3FFF
372 #define _IESO_OFF            0x3BFF
373 #define _BOD_ON              0x3FFF
374 #define _BOD_NSLEEP          0x3EFF
375 #define _BOD_SBODEN          0x3DFF
376 #define _BOD_OFF             0x3CFF
377 #define _CPD_ON              0x3F7F
378 #define _CPD_OFF             0x3FFF
379 #define _CP_ON               0x3FBF
380 #define _CP_OFF              0x3FFF
381 #define _MCLRE_ON            0x3FFF
382 #define _MCLRE_OFF           0x3FDF
383 #define _PWRTE_OFF           0x3FFF
384 #define _PWRTE_ON            0x3FEF
385 #define _WDT_ON              0x3FFF
386 #define _WDT_OFF             0x3FF7
387 #define _LP_OSC              0x3FF8
388 #define _XT_OSC              0x3FF9
389 #define _HS_OSC              0x3FFA
390 #define _EC_OSC              0x3FFB
391 #define _INTRC_OSC_NOCLKOUT  0x3FFC
392 #define _INTRC_OSC_CLKOUT    0x3FFD
393 #define _EXTRC_OSC_NOCLKOUT  0x3FFE
394 #define _EXTRC_OSC_CLKOUT    0x3FFF
395 #define _INTOSCIO            0x3FFC
396 #define _INTOSC              0x3FFD
397 #define _EXTRCIO             0x3FFE
398 #define _EXTRC               0x3FFF
399
400 //         LIST
401
402 // ----- ADCON0 bits --------------------
403 typedef union {
404   struct {
405     unsigned char ADON:1;
406     unsigned char GO:1;
407     unsigned char CHS0:1;
408     unsigned char CHS1:1;
409     unsigned char CHS2:1;
410     unsigned char CHS3:1;
411     unsigned char VCFG:1;
412     unsigned char ADFM:1;
413   };
414   struct {
415     unsigned char :1;
416     unsigned char NOT_DONE:1;
417     unsigned char :1;
418     unsigned char :1;
419     unsigned char :1;
420     unsigned char :1;
421     unsigned char :1;
422     unsigned char :1;
423   };
424   struct {
425     unsigned char :1;
426     unsigned char GO_DONE:1;
427     unsigned char :1;
428     unsigned char :1;
429     unsigned char :1;
430     unsigned char :1;
431     unsigned char :1;
432     unsigned char :1;
433   };
434 } __ADCON0_bits_t;
435 extern volatile __ADCON0_bits_t __at(ADCON0_ADDR) ADCON0_bits;
436
437 #define ADON                 ADCON0_bits.ADON
438 #define GO                   ADCON0_bits.GO
439 #define NOT_DONE             ADCON0_bits.NOT_DONE
440 #define GO_DONE              ADCON0_bits.GO_DONE
441 #define CHS0                 ADCON0_bits.CHS0
442 #define CHS1                 ADCON0_bits.CHS1
443 #define CHS2                 ADCON0_bits.CHS2
444 #define CHS3                 ADCON0_bits.CHS3
445 #define VCFG                 ADCON0_bits.VCFG
446 #define ADFM                 ADCON0_bits.ADFM
447
448 // ----- BAUDCTL bits --------------------
449 typedef union {
450   struct {
451     unsigned char ABDEN:1;
452     unsigned char WUE:1;
453     unsigned char :1;
454     unsigned char BRG16:1;
455     unsigned char CKTXP:1;
456     unsigned char ADCS1:1;
457     unsigned char RCIDL:1;
458     unsigned char ABDOVF:1;
459   };
460   struct {
461     unsigned char :1;
462     unsigned char :1;
463     unsigned char :1;
464     unsigned char :1;
465     unsigned char ADCS0:1;
466     unsigned char :1;
467     unsigned char ADCS2:1;
468     unsigned char :1;
469   };
470 } __BAUDCTL_bits_t;
471 extern volatile __BAUDCTL_bits_t __at(BAUDCTL_ADDR) BAUDCTL_bits;
472
473 #define ABDEN                BAUDCTL_bits.ABDEN
474 #define WUE                  BAUDCTL_bits.WUE
475 #define BRG16                BAUDCTL_bits.BRG16
476 #define CKTXP                BAUDCTL_bits.CKTXP
477 #define ADCS0                BAUDCTL_bits.ADCS0
478 #define ADCS1                BAUDCTL_bits.ADCS1
479 #define RCIDL                BAUDCTL_bits.RCIDL
480 #define ADCS2                BAUDCTL_bits.ADCS2
481 #define ABDOVF               BAUDCTL_bits.ABDOVF
482
483 // ----- CM1CON0 bits --------------------
484 typedef union {
485   struct {
486     unsigned char C1CH0:1;
487     unsigned char C1CH1:1;
488     unsigned char C1R:1;
489     unsigned char :1;
490     unsigned char C1POL:1;
491     unsigned char C1OE:1;
492     unsigned char C1OUT:1;
493     unsigned char C1ON:1;
494   };
495 } __CM1CON0_bits_t;
496 extern volatile __CM1CON0_bits_t __at(CM1CON0_ADDR) CM1CON0_bits;
497
498 #define C1CH0                CM1CON0_bits.C1CH0
499 #define C1CH1                CM1CON0_bits.C1CH1
500 #define C1R                  CM1CON0_bits.C1R
501 #define C1POL                CM1CON0_bits.C1POL
502 #define C1OE                 CM1CON0_bits.C1OE
503 #define C1OUT                CM1CON0_bits.C1OUT
504 #define C1ON                 CM1CON0_bits.C1ON
505
506 // ----- CM2CON0 bits --------------------
507 typedef union {
508   struct {
509     unsigned char C2CH0:1;
510     unsigned char C2CH1:1;
511     unsigned char C2R:1;
512     unsigned char :1;
513     unsigned char C2POL:1;
514     unsigned char C2OE:1;
515     unsigned char C2OUT:1;
516     unsigned char C2ON:1;
517   };
518 } __CM2CON0_bits_t;
519 extern volatile __CM2CON0_bits_t __at(CM2CON0_ADDR) CM2CON0_bits;
520
521 #define C2CH0                CM2CON0_bits.C2CH0
522 #define C2CH1                CM2CON0_bits.C2CH1
523 #define C2R                  CM2CON0_bits.C2R
524 #define C2POL                CM2CON0_bits.C2POL
525 #define C2OE                 CM2CON0_bits.C2OE
526 #define C2OUT                CM2CON0_bits.C2OUT
527 #define C2ON                 CM2CON0_bits.C2ON
528
529 // ----- CM2CON1 bits --------------------
530 typedef union {
531   struct {
532     unsigned char C2SYNC:1;
533     unsigned char T1GSS:1;
534     unsigned char ANS2:1;
535     unsigned char ANS3:1;
536     unsigned char ANS4:1;
537     unsigned char ANS5:1;
538     unsigned char MC2OUT:1;
539     unsigned char MC1OUT:1;
540   };
541   struct {
542     unsigned char ANS0:1;
543     unsigned char ANS1:1;
544     unsigned char WREN:1;
545     unsigned char WRERR:1;
546     unsigned char C2REN:1;
547     unsigned char C1SEN:1;
548     unsigned char ANS6:1;
549     unsigned char ANS7:1;
550   };
551   struct {
552     unsigned char RD:1;
553     unsigned char WR:1;
554     unsigned char PULSR:1;
555     unsigned char PULSS:1;
556     unsigned char :1;
557     unsigned char :1;
558     unsigned char SR0:1;
559     unsigned char EEPGD:1;
560   };
561   struct {
562     unsigned char :1;
563     unsigned char :1;
564     unsigned char :1;
565     unsigned char :1;
566     unsigned char :1;
567     unsigned char :1;
568     unsigned char :1;
569     unsigned char SR1:1;
570   };
571 } __CM2CON1_bits_t;
572 extern volatile __CM2CON1_bits_t __at(CM2CON1_ADDR) CM2CON1_bits;
573
574 #define C2SYNC               CM2CON1_bits.C2SYNC
575 #define ANS0                 CM2CON1_bits.ANS0
576 #define RD                   CM2CON1_bits.RD
577 #define T1GSS                CM2CON1_bits.T1GSS
578 #define ANS1                 CM2CON1_bits.ANS1
579 #define WR                   CM2CON1_bits.WR
580 #define ANS2                 CM2CON1_bits.ANS2
581 #define WREN                 CM2CON1_bits.WREN
582 #define PULSR                CM2CON1_bits.PULSR
583 #define ANS3                 CM2CON1_bits.ANS3
584 #define WRERR                CM2CON1_bits.WRERR
585 #define PULSS                CM2CON1_bits.PULSS
586 #define ANS4                 CM2CON1_bits.ANS4
587 #define C2REN                CM2CON1_bits.C2REN
588 #define ANS5                 CM2CON1_bits.ANS5
589 #define C1SEN                CM2CON1_bits.C1SEN
590 #define MC2OUT               CM2CON1_bits.MC2OUT
591 #define ANS6                 CM2CON1_bits.ANS6
592 #define SR0                  CM2CON1_bits.SR0
593 #define MC1OUT               CM2CON1_bits.MC1OUT
594 #define ANS7                 CM2CON1_bits.ANS7
595 #define EEPGD                CM2CON1_bits.EEPGD
596 #define SR1                  CM2CON1_bits.SR1
597
598 // ----- INTCON bits --------------------
599 typedef union {
600   struct {
601     unsigned char RABIF:1;
602     unsigned char INTF:1;
603     unsigned char T0IF:1;
604     unsigned char RABIE:1;
605     unsigned char INTE:1;
606     unsigned char T0IE:1;
607     unsigned char PEIE:1;
608     unsigned char GIE:1;
609   };
610 } __INTCON_bits_t;
611 extern volatile __INTCON_bits_t __at(INTCON_ADDR) INTCON_bits;
612
613 #define RABIF                INTCON_bits.RABIF
614 #define INTF                 INTCON_bits.INTF
615 #define T0IF                 INTCON_bits.T0IF
616 #define RABIE                INTCON_bits.RABIE
617 #define INTE                 INTCON_bits.INTE
618 #define T0IE                 INTCON_bits.T0IE
619 #define PEIE                 INTCON_bits.PEIE
620 #define GIE                  INTCON_bits.GIE
621
622 // ----- OPTION_REG bits --------------------
623 typedef union {
624   struct {
625     unsigned char PS0:1;
626     unsigned char PS1:1;
627     unsigned char PS2:1;
628     unsigned char PSA:1;
629     unsigned char T0SE:1;
630     unsigned char T0CS:1;
631     unsigned char INTEDG:1;
632     unsigned char NOT_RABPU:1;
633   };
634 } __OPTION_REG_bits_t;
635 extern volatile __OPTION_REG_bits_t __at(OPTION_REG_ADDR) OPTION_REG_bits;
636
637 #define PS0                  OPTION_REG_bits.PS0
638 #define PS1                  OPTION_REG_bits.PS1
639 #define PS2                  OPTION_REG_bits.PS2
640 #define PSA                  OPTION_REG_bits.PSA
641 #define T0SE                 OPTION_REG_bits.T0SE
642 #define T0CS                 OPTION_REG_bits.T0CS
643 #define INTEDG               OPTION_REG_bits.INTEDG
644 #define NOT_RABPU            OPTION_REG_bits.NOT_RABPU
645
646 // ----- OSCCON bits --------------------
647 typedef union {
648   struct {
649     unsigned char SCS:1;
650     unsigned char LTS:1;
651     unsigned char HTS:1;
652     unsigned char OSTS:1;
653     unsigned char IRCF0:1;
654     unsigned char IRCF1:1;
655     unsigned char IRCF2:1;
656     unsigned char :1;
657   };
658 } __OSCCON_bits_t;
659 extern volatile __OSCCON_bits_t __at(OSCCON_ADDR) OSCCON_bits;
660
661 #define SCS                  OSCCON_bits.SCS
662 #define LTS                  OSCCON_bits.LTS
663 #define HTS                  OSCCON_bits.HTS
664 #define OSTS                 OSCCON_bits.OSTS
665 #define IRCF0                OSCCON_bits.IRCF0
666 #define IRCF1                OSCCON_bits.IRCF1
667 #define IRCF2                OSCCON_bits.IRCF2
668
669 // ----- OSCTUNE bits --------------------
670 typedef union {
671   struct {
672     unsigned char TUN0:1;
673     unsigned char TUN1:1;
674     unsigned char TUN2:1;
675     unsigned char TUN3:1;
676     unsigned char TUN4:1;
677     unsigned char :1;
678     unsigned char :1;
679     unsigned char :1;
680   };
681 } __OSCTUNE_bits_t;
682 extern volatile __OSCTUNE_bits_t __at(OSCTUNE_ADDR) OSCTUNE_bits;
683
684 #define TUN0                 OSCTUNE_bits.TUN0
685 #define TUN1                 OSCTUNE_bits.TUN1
686 #define TUN2                 OSCTUNE_bits.TUN2
687 #define TUN3                 OSCTUNE_bits.TUN3
688 #define TUN4                 OSCTUNE_bits.TUN4
689
690 // ----- PCON bits --------------------
691 typedef union {
692   struct {
693     unsigned char NOT_BOD:1;
694     unsigned char NOT_POR:1;
695     unsigned char :1;
696     unsigned char :1;
697     unsigned char SBODEN:1;
698     unsigned char ULPWUE:1;
699     unsigned char :1;
700     unsigned char :1;
701   };
702 } __PCON_bits_t;
703 extern volatile __PCON_bits_t __at(PCON_ADDR) PCON_bits;
704
705 #define NOT_BOD              PCON_bits.NOT_BOD
706 #define NOT_POR              PCON_bits.NOT_POR
707 #define SBODEN               PCON_bits.SBODEN
708 #define ULPWUE               PCON_bits.ULPWUE
709
710 // ----- PIE1 bits --------------------
711 typedef union {
712   struct {
713     unsigned char T1IE:1;
714     unsigned char :1;
715     unsigned char :1;
716     unsigned char SSPIE:1;
717     unsigned char TXIE:1;
718     unsigned char RCIE:1;
719     unsigned char ADIE:1;
720     unsigned char :1;
721   };
722   struct {
723     unsigned char TMR1IE:1;
724     unsigned char :1;
725     unsigned char :1;
726     unsigned char :1;
727     unsigned char :1;
728     unsigned char :1;
729     unsigned char :1;
730     unsigned char :1;
731   };
732 } __PIE1_bits_t;
733 extern volatile __PIE1_bits_t __at(PIE1_ADDR) PIE1_bits;
734
735 #define T1IE                 PIE1_bits.T1IE
736 #define TMR1IE               PIE1_bits.TMR1IE
737 #define SSPIE                PIE1_bits.SSPIE
738 #define TXIE                 PIE1_bits.TXIE
739 #define RCIE                 PIE1_bits.RCIE
740 #define ADIE                 PIE1_bits.ADIE
741
742 // ----- PIE2 bits --------------------
743 typedef union {
744   struct {
745     unsigned char :1;
746     unsigned char :1;
747     unsigned char :1;
748     unsigned char :1;
749     unsigned char EEIE:1;
750     unsigned char C1IE:1;
751     unsigned char C2IE:1;
752     unsigned char OSFIE:1;
753   };
754 } __PIE2_bits_t;
755 extern volatile __PIE2_bits_t __at(PIE2_ADDR) PIE2_bits;
756
757 #define EEIE                 PIE2_bits.EEIE
758 #define C1IE                 PIE2_bits.C1IE
759 #define C2IE                 PIE2_bits.C2IE
760 #define OSFIE                PIE2_bits.OSFIE
761
762 // ----- PIR1 bits --------------------
763 typedef union {
764   struct {
765     unsigned char T1IF:1;
766     unsigned char :1;
767     unsigned char :1;
768     unsigned char SSPIF:1;
769     unsigned char TXIF:1;
770     unsigned char RCIF:1;
771     unsigned char ADIF:1;
772     unsigned char :1;
773   };
774   struct {
775     unsigned char TMR1IF:1;
776     unsigned char :1;
777     unsigned char :1;
778     unsigned char :1;
779     unsigned char :1;
780     unsigned char :1;
781     unsigned char :1;
782     unsigned char :1;
783   };
784 } __PIR1_bits_t;
785 extern volatile __PIR1_bits_t __at(PIR1_ADDR) PIR1_bits;
786
787 #define T1IF                 PIR1_bits.T1IF
788 #define TMR1IF               PIR1_bits.TMR1IF
789 #define SSPIF                PIR1_bits.SSPIF
790 #define TXIF                 PIR1_bits.TXIF
791 #define RCIF                 PIR1_bits.RCIF
792 #define ADIF                 PIR1_bits.ADIF
793
794 // ----- PIR2 bits --------------------
795 typedef union {
796   struct {
797     unsigned char :1;
798     unsigned char :1;
799     unsigned char :1;
800     unsigned char :1;
801     unsigned char EEIF:1;
802     unsigned char C1IF:1;
803     unsigned char C2IF:1;
804     unsigned char OSFIF:1;
805   };
806 } __PIR2_bits_t;
807 extern volatile __PIR2_bits_t __at(PIR2_ADDR) PIR2_bits;
808
809 #define EEIF                 PIR2_bits.EEIF
810 #define C1IF                 PIR2_bits.C1IF
811 #define C2IF                 PIR2_bits.C2IF
812 #define OSFIF                PIR2_bits.OSFIF
813
814 // ----- RCSTA bits --------------------
815 typedef union {
816   struct {
817     unsigned char RX9D:1;
818     unsigned char OERR:1;
819     unsigned char FERR:1;
820     unsigned char ADDEN:1;
821     unsigned char CREN:1;
822     unsigned char SREN:1;
823     unsigned char RX9:1;
824     unsigned char SPEN:1;
825   };
826 } __RCSTA_bits_t;
827 extern volatile __RCSTA_bits_t __at(RCSTA_ADDR) RCSTA_bits;
828
829 #define RX9D                 RCSTA_bits.RX9D
830 #define OERR                 RCSTA_bits.OERR
831 #define FERR                 RCSTA_bits.FERR
832 #define ADDEN                RCSTA_bits.ADDEN
833 #define CREN                 RCSTA_bits.CREN
834 #define SREN                 RCSTA_bits.SREN
835 #define RX9                  RCSTA_bits.RX9
836 #define SPEN                 RCSTA_bits.SPEN
837
838 // ----- SPBRG bits --------------------
839 typedef union {
840   struct {
841     unsigned char BRG0:1;
842     unsigned char BRG1:1;
843     unsigned char BRG2:1;
844     unsigned char BRG3:1;
845     unsigned char BRG4:1;
846     unsigned char BRG5:1;
847     unsigned char BRG6:1;
848     unsigned char BRG7:1;
849   };
850 } __SPBRG_bits_t;
851 extern volatile __SPBRG_bits_t __at(SPBRG_ADDR) SPBRG_bits;
852
853 #define BRG0                 SPBRG_bits.BRG0
854 #define BRG1                 SPBRG_bits.BRG1
855 #define BRG2                 SPBRG_bits.BRG2
856 #define BRG3                 SPBRG_bits.BRG3
857 #define BRG4                 SPBRG_bits.BRG4
858 #define BRG5                 SPBRG_bits.BRG5
859 #define BRG6                 SPBRG_bits.BRG6
860 #define BRG7                 SPBRG_bits.BRG7
861
862 // ----- SPBRGH bits --------------------
863 typedef union {
864   struct {
865     unsigned char BRG8:1;
866     unsigned char BRG9:1;
867     unsigned char BRG10:1;
868     unsigned char BRG11:1;
869     unsigned char BRG12:1;
870     unsigned char BRG13:1;
871     unsigned char BRG14:1;
872     unsigned char BRG15:1;
873   };
874 } __SPBRGH_bits_t;
875 extern volatile __SPBRGH_bits_t __at(SPBRGH_ADDR) SPBRGH_bits;
876
877 #define BRG8                 SPBRGH_bits.BRG8
878 #define BRG9                 SPBRGH_bits.BRG9
879 #define BRG10                SPBRGH_bits.BRG10
880 #define BRG11                SPBRGH_bits.BRG11
881 #define BRG12                SPBRGH_bits.BRG12
882 #define BRG13                SPBRGH_bits.BRG13
883 #define BRG14                SPBRGH_bits.BRG14
884 #define BRG15                SPBRGH_bits.BRG15
885
886 // ----- SSPCON bits --------------------
887 typedef union {
888   struct {
889     unsigned char SSPM0:1;
890     unsigned char SSPM1:1;
891     unsigned char SSPM2:1;
892     unsigned char SSPM3:1;
893     unsigned char CKP:1;
894     unsigned char SSPEN:1;
895     unsigned char SSPOV:1;
896     unsigned char WCOL:1;
897   };
898 } __SSPCON_bits_t;
899 extern volatile __SSPCON_bits_t __at(SSPCON_ADDR) SSPCON_bits;
900
901 #define SSPM0                SSPCON_bits.SSPM0
902 #define SSPM1                SSPCON_bits.SSPM1
903 #define SSPM2                SSPCON_bits.SSPM2
904 #define SSPM3                SSPCON_bits.SSPM3
905 #define CKP                  SSPCON_bits.CKP
906 #define SSPEN                SSPCON_bits.SSPEN
907 #define SSPOV                SSPCON_bits.SSPOV
908 #define WCOL                 SSPCON_bits.WCOL
909
910 // ----- SSPSTAT bits --------------------
911 typedef union {
912   struct {
913     unsigned char BF:1;
914     unsigned char UA:1;
915     unsigned char R_W_NOT:1;
916     unsigned char S:1;
917     unsigned char P:1;
918     unsigned char D_A_NOT:1;
919     unsigned char CKE:1;
920     unsigned char SMP:1;
921   };
922   struct {
923     unsigned char WPUA0:1;
924     unsigned char WPUA1:1;
925     unsigned char WPUA2:1;
926     unsigned char IOC3:1;
927     unsigned char WPUA4:1;
928     unsigned char WPUA5:1;
929     unsigned char :1;
930     unsigned char :1;
931   };
932   struct {
933     unsigned char IOC0:1;
934     unsigned char IOC1:1;
935     unsigned char IOC2:1;
936     unsigned char IOCA3:1;
937     unsigned char IOC4:1;
938     unsigned char IOC5:1;
939     unsigned char :1;
940     unsigned char :1;
941   };
942   struct {
943     unsigned char IOCA0:1;
944     unsigned char IOCA1:1;
945     unsigned char IOCA2:1;
946     unsigned char :1;
947     unsigned char IOCA4:1;
948     unsigned char IOCA5:1;
949     unsigned char :1;
950     unsigned char :1;
951   };
952 } __SSPSTAT_bits_t;
953 extern volatile __SSPSTAT_bits_t __at(SSPSTAT_ADDR) SSPSTAT_bits;
954
955 #define BF                   SSPSTAT_bits.BF
956 #define WPUA0                SSPSTAT_bits.WPUA0
957 #define IOC0                 SSPSTAT_bits.IOC0
958 #define IOCA0                SSPSTAT_bits.IOCA0
959 #define UA                   SSPSTAT_bits.UA
960 #define WPUA1                SSPSTAT_bits.WPUA1
961 #define IOC1                 SSPSTAT_bits.IOC1
962 #define IOCA1                SSPSTAT_bits.IOCA1
963 #define R_W_NOT              SSPSTAT_bits.R_W_NOT
964 #define WPUA2                SSPSTAT_bits.WPUA2
965 #define IOC2                 SSPSTAT_bits.IOC2
966 #define IOCA2                SSPSTAT_bits.IOCA2
967 #define S                    SSPSTAT_bits.S
968 #define IOC3                 SSPSTAT_bits.IOC3
969 #define IOCA3                SSPSTAT_bits.IOCA3
970 #define P                    SSPSTAT_bits.P
971 #define WPUA4                SSPSTAT_bits.WPUA4
972 #define IOC4                 SSPSTAT_bits.IOC4
973 #define IOCA4                SSPSTAT_bits.IOCA4
974 #define D_A_NOT              SSPSTAT_bits.D_A_NOT
975 #define WPUA5                SSPSTAT_bits.WPUA5
976 #define IOC5                 SSPSTAT_bits.IOC5
977 #define IOCA5                SSPSTAT_bits.IOCA5
978 #define CKE                  SSPSTAT_bits.CKE
979 #define SMP                  SSPSTAT_bits.SMP
980
981 // ----- STATUS bits --------------------
982 typedef union {
983   struct {
984     unsigned char C:1;
985     unsigned char DC:1;
986     unsigned char Z:1;
987     unsigned char NOT_PD:1;
988     unsigned char NOT_TO:1;
989     unsigned char RP0:1;
990     unsigned char RP1:1;
991     unsigned char IRP:1;
992   };
993 } __STATUS_bits_t;
994 extern volatile __STATUS_bits_t __at(STATUS_ADDR) STATUS_bits;
995
996 #define C                    STATUS_bits.C
997 #define DC                   STATUS_bits.DC
998 #define Z                    STATUS_bits.Z
999 #define NOT_PD               STATUS_bits.NOT_PD
1000 #define NOT_TO               STATUS_bits.NOT_TO
1001 #define RP0                  STATUS_bits.RP0
1002 #define RP1                  STATUS_bits.RP1
1003 #define IRP                  STATUS_bits.IRP
1004
1005 // ----- T1CON bits --------------------
1006 typedef union {
1007   struct {
1008     unsigned char TMR1ON:1;
1009     unsigned char TMR1CS:1;
1010     unsigned char NOT_T1SYNC:1;
1011     unsigned char T1OSCEN:1;
1012     unsigned char T1CKPS0:1;
1013     unsigned char T1CKPS1:1;
1014     unsigned char TMR1GE:1;
1015     unsigned char T1GINV:1;
1016   };
1017 } __T1CON_bits_t;
1018 extern volatile __T1CON_bits_t __at(T1CON_ADDR) T1CON_bits;
1019
1020 #define TMR1ON               T1CON_bits.TMR1ON
1021 #define TMR1CS               T1CON_bits.TMR1CS
1022 #define NOT_T1SYNC           T1CON_bits.NOT_T1SYNC
1023 #define T1OSCEN              T1CON_bits.T1OSCEN
1024 #define T1CKPS0              T1CON_bits.T1CKPS0
1025 #define T1CKPS1              T1CON_bits.T1CKPS1
1026 #define TMR1GE               T1CON_bits.TMR1GE
1027 #define T1GINV               T1CON_bits.T1GINV
1028
1029 // ----- TRISA bits --------------------
1030 typedef union {
1031   struct {
1032     unsigned char TRISA0:1;
1033     unsigned char TRISA1:1;
1034     unsigned char TRISA2:1;
1035     unsigned char TRISA3:1;
1036     unsigned char TRISA4:1;
1037     unsigned char TRISA5:1;
1038     unsigned char :1;
1039     unsigned char :1;
1040   };
1041 } __TRISA_bits_t;
1042 extern volatile __TRISA_bits_t __at(TRISA_ADDR) TRISA_bits;
1043
1044 #define TRISA0               TRISA_bits.TRISA0
1045 #define TRISA1               TRISA_bits.TRISA1
1046 #define TRISA2               TRISA_bits.TRISA2
1047 #define TRISA3               TRISA_bits.TRISA3
1048 #define TRISA4               TRISA_bits.TRISA4
1049 #define TRISA5               TRISA_bits.TRISA5
1050
1051 // ----- TRISB bits --------------------
1052 typedef union {
1053   struct {
1054     unsigned char :1;
1055     unsigned char :1;
1056     unsigned char :1;
1057     unsigned char :1;
1058     unsigned char TRISB4:1;
1059     unsigned char TRISB5:1;
1060     unsigned char TRISB6:1;
1061     unsigned char TRISB7:1;
1062   };
1063 } __TRISB_bits_t;
1064 extern volatile __TRISB_bits_t __at(TRISB_ADDR) TRISB_bits;
1065
1066 #define TRISB4               TRISB_bits.TRISB4
1067 #define TRISB5               TRISB_bits.TRISB5
1068 #define TRISB6               TRISB_bits.TRISB6
1069 #define TRISB7               TRISB_bits.TRISB7
1070
1071 // ----- TRISC bits --------------------
1072 typedef union {
1073   struct {
1074     unsigned char TRISC0:1;
1075     unsigned char TRISC1:1;
1076     unsigned char TRISC2:1;
1077     unsigned char TRISC3:1;
1078     unsigned char TRISC4:1;
1079     unsigned char TRISC5:1;
1080     unsigned char TRISC6:1;
1081     unsigned char TRISC7:1;
1082   };
1083 } __TRISC_bits_t;
1084 extern volatile __TRISC_bits_t __at(TRISC_ADDR) TRISC_bits;
1085
1086 #define TRISC0               TRISC_bits.TRISC0
1087 #define TRISC1               TRISC_bits.TRISC1
1088 #define TRISC2               TRISC_bits.TRISC2
1089 #define TRISC3               TRISC_bits.TRISC3
1090 #define TRISC4               TRISC_bits.TRISC4
1091 #define TRISC5               TRISC_bits.TRISC5
1092 #define TRISC6               TRISC_bits.TRISC6
1093 #define TRISC7               TRISC_bits.TRISC7
1094
1095 // ----- TXSTA bits --------------------
1096 typedef union {
1097   struct {
1098     unsigned char TX9D:1;
1099     unsigned char TRMT:1;
1100     unsigned char BRGH:1;
1101     unsigned char SENB:1;
1102     unsigned char SYNC:1;
1103     unsigned char TXEN:1;
1104     unsigned char TX9:1;
1105     unsigned char CSRC:1;
1106   };
1107 } __TXSTA_bits_t;
1108 extern volatile __TXSTA_bits_t __at(TXSTA_ADDR) TXSTA_bits;
1109
1110 #define TX9D                 TXSTA_bits.TX9D
1111 #define TRMT                 TXSTA_bits.TRMT
1112 #define BRGH                 TXSTA_bits.BRGH
1113 #define SENB                 TXSTA_bits.SENB
1114 #define SYNC                 TXSTA_bits.SYNC
1115 #define TXEN                 TXSTA_bits.TXEN
1116 #define TX9                  TXSTA_bits.TX9
1117 #define CSRC                 TXSTA_bits.CSRC
1118
1119 // ----- VRCON bits --------------------
1120 typedef union {
1121   struct {
1122     unsigned char VR0:1;
1123     unsigned char VR1:1;
1124     unsigned char VR2:1;
1125     unsigned char VR3:1;
1126     unsigned char VP6EN:1;
1127     unsigned char VRR:1;
1128     unsigned char C2VREN:1;
1129     unsigned char C1VREN:1;
1130   };
1131 } __VRCON_bits_t;
1132 extern volatile __VRCON_bits_t __at(VRCON_ADDR) VRCON_bits;
1133
1134 #define VR0                  VRCON_bits.VR0
1135 #define VR1                  VRCON_bits.VR1
1136 #define VR2                  VRCON_bits.VR2
1137 #define VR3                  VRCON_bits.VR3
1138 #define VP6EN                VRCON_bits.VP6EN
1139 #define VRR                  VRCON_bits.VRR
1140 #define C2VREN               VRCON_bits.C2VREN
1141 #define C1VREN               VRCON_bits.C1VREN
1142
1143 // ----- WDTCON bits --------------------
1144 typedef union {
1145   struct {
1146     unsigned char SWDTEN:1;
1147     unsigned char WDTPS0:1;
1148     unsigned char WDTPS1:1;
1149     unsigned char WDTPS2:1;
1150     unsigned char WDTPS3:1;
1151     unsigned char :1;
1152     unsigned char :1;
1153     unsigned char :1;
1154   };
1155 } __WDTCON_bits_t;
1156 extern volatile __WDTCON_bits_t __at(WDTCON_ADDR) WDTCON_bits;
1157
1158 #define SWDTEN               WDTCON_bits.SWDTEN
1159 #define WDTPS0               WDTCON_bits.WDTPS0
1160 #define WDTPS1               WDTCON_bits.WDTPS1
1161 #define WDTPS2               WDTCON_bits.WDTPS2
1162 #define WDTPS3               WDTCON_bits.WDTPS3
1163
1164 // ----- WPUB bits --------------------
1165 typedef union {
1166   struct {
1167     unsigned char :1;
1168     unsigned char :1;
1169     unsigned char :1;
1170     unsigned char :1;
1171     unsigned char WPUB4:1;
1172     unsigned char WPUB5:1;
1173     unsigned char WPUB6:1;
1174     unsigned char WPUB7:1;
1175   };
1176   struct {
1177     unsigned char :1;
1178     unsigned char :1;
1179     unsigned char :1;
1180     unsigned char :1;
1181     unsigned char IOCB4:1;
1182     unsigned char IOCB5:1;
1183     unsigned char IOCB6:1;
1184     unsigned char IOCB7:1;
1185   };
1186 } __WPUB_bits_t;
1187 extern volatile __WPUB_bits_t __at(WPUB_ADDR) WPUB_bits;
1188
1189 #define WPUB4                WPUB_bits.WPUB4
1190 #define IOCB4                WPUB_bits.IOCB4
1191 #define WPUB5                WPUB_bits.WPUB5
1192 #define IOCB5                WPUB_bits.IOCB5
1193 #define WPUB6                WPUB_bits.WPUB6
1194 #define IOCB6                WPUB_bits.IOCB6
1195 #define WPUB7                WPUB_bits.WPUB7
1196 #define IOCB7                WPUB_bits.IOCB7
1197
1198 #endif